KR100396691B1 - 반도체 소자의 살리사이드층 형성 방법 - Google Patents
반도체 소자의 살리사이드층 형성 방법 Download PDFInfo
- Publication number
- KR100396691B1 KR100396691B1 KR10-1999-0022577A KR19990022577A KR100396691B1 KR 100396691 B1 KR100396691 B1 KR 100396691B1 KR 19990022577 A KR19990022577 A KR 19990022577A KR 100396691 B1 KR100396691 B1 KR 100396691B1
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- thin film
- gate electrode
- heat treatment
- salicide layer
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 47
- 239000004065 semiconductor Substances 0.000 title claims abstract description 32
- 239000010409 thin film Substances 0.000 claims abstract description 49
- 238000010438 heat treatment Methods 0.000 claims abstract description 32
- 229910019001 CoSi Inorganic materials 0.000 claims abstract description 24
- 150000002500 ions Chemical class 0.000 claims abstract description 24
- 239000000758 substrate Substances 0.000 claims abstract description 16
- 238000009792 diffusion process Methods 0.000 claims abstract description 14
- 239000010408 film Substances 0.000 claims abstract description 11
- 239000012535 impurity Substances 0.000 claims abstract description 5
- 238000000059 patterning Methods 0.000 claims abstract 2
- 238000005468 ion implantation Methods 0.000 claims description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 10
- 229920005591 polysilicon Polymers 0.000 claims description 10
- 238000005229 chemical vapour deposition Methods 0.000 claims description 6
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 claims description 4
- 238000001312 dry etching Methods 0.000 claims description 3
- 238000001039 wet etching Methods 0.000 claims description 3
- 150000004767 nitrides Chemical class 0.000 claims description 2
- 238000004140 cleaning Methods 0.000 claims 1
- 238000000151 deposition Methods 0.000 claims 1
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 8
- 238000002347 injection Methods 0.000 description 4
- 239000007924 injection Substances 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 229910052757 nitrogen Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002401 inhibitory effect Effects 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 238000000137 annealing Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28035—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
- H01L21/28044—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
- H01L21/28052—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a silicide layer formed by the silicidation reaction of silicon with a metal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28518—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
본 발명은 살리사이드층 형성시에 Co의 확산을 적절하게 억제하여 높은 열안정성과 낮은 면저항을 갖도록한 반도체 소자의 살리사이드층 형성 방법에 관한 것으로, 반도체 기판상에 폴리 실리콘층을 형성하고 선택적으로 패터닝하여 게이트 전극을 형성하는 단계;상기 게이트 전극의 측면에 게이트 측벽을 형성하는 단계;상기 게이트 전극 양측의 반도체 기판 표면내에 불순물 이온을 주입하여 소오스/드레인을 형성하는 단계;상기 게이트 전극을 포함하는 전면에 Co 박막을 형성하는 단계;상기 Co 박막을 형성한후 1차 열처리 공정을 진행하여 반도체 기판,게이트 전극의 표면에 접하는 Co 박막의 계면에 Si의 확산에 의한 CoSi 박막(monosilicide)을 형성하는 단계;상기 1차 열처리 단계에서 Si와 반응하지 않은 Co 박막을 제거하고 N2이온을 CoSi 박막 두께 이상의 깊이로 주입하는 단계;제 2 열처리 공정으로 Co를 확산시켜 CoSi2박막을 형성하는 단계를 포함하여 이루어진다.
Description
본 발명은 반도체 소자에 관한 것으로, 특히 살리사이드(Self Aligned siLICIDE)층 형성시에 Co의 확산을 적절하게 억제하여 높은 열안정성과 낮은 면저항을 갖도록한 반도체 소자의 살리사이드층 형성 방법에 관한 것이다.
이하, 첨부된 도면을 참고하여 종래 기술의 반도체 소자의 살리사이드층 형성에 관하여 설명하면 다음과 같다.
도 1a 내지 도 1d는 종래 기술의 살리사이드층 형성을 위한 공정 단면도이다.
종래 기술의 살리사이드층 형성 공정은 먼저, 도 1a에서와 같이, 반도체 기판(11)의 소자 격리 영역에 필드 산화막(12)을 형성하여 활성 영역을 정의한다.
이어, 상기 반도체 기판(11)의 활성 영역의 표면에 게이트 절연 물질층과 게이트 형성용 물질층을 차례로 형성하고 선택적으로 패터닝하여 게이트 산화막(13),게이트 전극(14)을 형성한다.
여기서, 게이트 형성용 물질층은 폴리 실리콘이 사용된다.
그리고 도 1b에서와 같이, 상기 게이트 전극(14)을 포함하는 전면에 CVD(Chemical Vapour Deposition)공정으로 산화막을 증착하고 이방성 건식각을 실시하여 게이트 측벽(15)을 형성한다.
이어, 게이트 측벽(15)을 포함하는 게이트 전극(14)을 마스크로하여 불순물이온을 주입하여 소오스/드레인(16)을 형성한다.
그리고 도 1c에서와 같이, 상기 게이트 전극(14)을 포함하는 전면에 Co박막(17)을 증착 형성한다.
상기 Co 박막(17)을 형성한후 1차 열처리 공정을 진행하여 반도체 기판(11),게이트 전극(14)의 표면과 Co 박막(17) 계면에 Si의 확산에 의한 CoSi 박막(monosilicide)을 형성한다.
그리고 도 1d에서와 같이, Si와 반응하지 않은 상기 Co 박막(17)을 습식 식각으로 제거한 후, 전면을 제 2 열처리 공정으로 Co를 확산시켜 CoSi2박막(18) 즉, 살리사이드층을 형성한다.
이와 같은 Co 살리사이드층은 후속되는 공정에서 진행되는 열처리에 의해 게이트 전극(14)과의 계면에서 Co의 확산이 일어나 면저항이 급격히 증가하는 현상을 일으킨다.
이와 같은 종래 기술의 살리사이드층 형성 공정은 다음과 같은 문제가 있다.
Co 박막이 1차 열처리 공정에서의 Si의 확산에 의해 CoSi 박막화되고, 2차 열처리 공정으로 Co가 확산되어 CoSi2박막화 되는데, Co의 확산은 게이트 전극으로 사용되는 폴리 실리콘층에 치명적인 결함을 발생시킨다.
즉, 폴리 실리콘층의 결정입계를 따라 확산되는 Co에 의해 CoSi2박막의 계면 프로파일이 불균일하게 되어 열안정성이 저하된다.
또한, CoSi2박막의 불균일한 계면 특성은 후속되는 열처리 공정시에 폴리 실리콘의 입자 성장을 촉진시켜 게이트 전극 상부의 면저항을 급격하게 증가시킨다.
본 발명은 이와 같은 종래 기술의 반도체 소자의 살리사이드층의 문제를 해결하기 위한 것으로, 살리사이드층 형성시에 Co의 확산을 적절하게 억제하여 높은 열안정성과 낮은 면저항을 갖도록한 반도체 소자의 살리사이드층 형성 방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1d는 종래 기술의 살리사이드층 형성을 위한 공정 단면도
도 2a 내지 도 2f는 본 발명의 실시예에 따른 살리사이드층 형성을 위한 공정 단면도
도 3은 후속 열처리 공정의 온도 변화에 따른 면저항 변화 특성을 나타낸 그래프
도 4는 N2도즈량 및 이온 주입 에너지에 따른 살리사이드층의 면저항 변화 특성을 나타낸 그래프
도 5는 질소 이온 주입 프로파일 및 그에 따른 면저항 특성을 나타낸 그래프
도면의 주요 부분에 대한 부호의 설명
31. 반도체 기판 32. 필드 산화막
33. 게이트 산화막 34. 게이트 전극
35. 게이트 측벽 36. 소오스/드레인 영역
37. Co 박막 38. CoSi 박막
39. CoSi2박막
N2이온 주입으로 후속되는 열처리 공정시에 발생하는 Co의 확산을 적절하게 억제할 수 있도록한 본 발명에 따른 반도체 소자의 살리사이드층 형성 방법은 반도체 기판상에 폴리 실리콘층을 형성하고 선택적으로 패터닝하여 게이트 전극을 형성하는 단계;상기 게이트 전극의 측면에 게이트 측벽을 형성하는 단계;상기 게이트 전극 양측의 반도체 기판 표면내에 불순물 이온을 주입하여 소오스/드레인을 형성하는 단계;상기 게이트 전극을 포함하는 전면에 Co 박막을 형성하는 단계;상기 Co 박막을 형성한후 1차 열처리 공정을 진행하여 반도체 기판,게이트 전극의 표면에 접하는 Co 박막의 계면에 Si의 확산에 의한 CoSi 박막(monosilicide)을 형성하는 단계;상기 1차 열처리 단계에서 Si와 반응하지 않은 Co 박막을 제거하고 N2이온을 CoSi 박막 두께 이상의 깊이로 주입하는 단계;제 2 열처리 공정으로 Co를 확산시켜 CoSi2박막을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명에 따른 반도체 소자의 살리사이드층 형성 방법에 관하여 상세히 설명하면 다음과 같다.
도 2a 내지 도 2f는 본 발명의 실시예에 따른 살리사이드층 형성을 위한 공정 단면도이다.
먼저, 도 2a에서와 같이, 반도체 기판(31)의 소자 격리 영역에 필드 산화막(32)을 형성하여 활성 영역을 정의한다.
이어, 상기 반도체 기판(31)의 활성 영역의 표면에 게이트 절연 물질층과 게이트 형성용 물질층을 차례로 형성하고 선택적으로 패터닝하여 게이트 산화막(33),게이트 전극(34)을 형성한다.
여기서, 게이트 형성용 물질층은 폴리 실리콘이 사용된다.
그리고 도 2b에서와 같이, 상기 게이트 전극(34)을 포함하는 전면에 CVD(Chemical Vapour Deposition)공정으로 산화막 또는 질화막을 증착하고 이방성 건식각을 실시하여 게이트 측벽(35)을 형성한다.
이어, 게이트 측벽(35)을 포함하는 게이트 전극(34)을 마스크로하여 불순물 이온을 주입하여 소오스/드레인(36)을 형성한다.
그리고 도 2c에서와 같이, 불산 용액을 사용하여 전처리를 하고 상기 게이트 전극(34)을 포함하는 전면에 Co 박막(37)을 증착 형성한다.
이어, 도 2d에서와 같이, 상기 Co 박막(37)을 형성한후 1차 열처리 공정을 진행하여 반도체 기판(31),게이트 전극(34)의 표면에 접하는 Co 박막(37)의 계면에 Si의 확산에 의한 CoSi 박막(monosilicide)(38)을 형성한다.
여기서, 1차 열처리 공정을 300 ~ 700℃의 조건에서 진행한다.
그리고 도 2e에서와 같이, Si와 반응하지 않은 Co 박막(37)을 습식 식각으로 제거한 후, N2이온을 CoSi 박막(38) 두께 이상의 깊이로 주입한다.
이때, 이온 주입 영역은 게이트 전극(34)의 표면내와 소오스/드레인 영역(36)의 표면내가 되고, 이온 주입 조건은 이온 주입 에너지를 1 ~ 200 KeV, 도즈량을 1.0E13 ~ 5.0E16/cm2으로 진행한다.
이어, 도 2f에서와 같이, 제 2 열처리 공정으로 Co를 확산시켜 CoSi2박막(39) 즉, 살리사이드층을 형성한다.
여기서, 제 2 열처리 공정은 700 ~ 900℃의 온도로 진행한다.
이와 같은 제 2 열처리 공정에서 CoSi 박막(38)내에 존재하는 N2이온에 의해 Si의 입자 성장은 적절한 범위내에서 억제된다.
이와 같은 공정으로 형성된 본 발명에 따른 살리사이드층은 다음과 같은 특성을 갖는다.
도 3은 후속 열처리 공정의 온도 변화에 따른 면저항 변화 특성을 나타낸 그래프이고, 도 4는 N2도즈량 및 이온 주입 에너지에 따른 살리사이드층의 면저항 변화 특성을 나타낸 그래프이다. 그리고 도 5는 질소 이온 주입 프로파일 및 그에 따른 면저항 특성을 나타낸 그래프이다.
먼저, 도 3은 N2이온을 주입한후 2차 열처리 공정을 진행하는 본 발명의 살리사이드층과 N2이온을 주입하지 않고 2차 열처리 공정을 진행한 경우의 먼저항 특성을 비교한 것이다.
여기서, 도 3의 그래프에서 `Ⅰ'이 N2이온을 주입한후 2차 열처리 공정을 진행하는 본 발명의 살리사이드층의 면저항 특성을 나타낸 것이고, `Ⅱ'가 N2이온을 주입하지 않고 2차 열처리 공정을 진행하여 형성한 살리사이드층의 면저항 특성이다.
N2이온을 주입하지 않고 2차 열처리를 진행하여 살리사이드층을 형성하는 경우, 후속 열처리 공정에서 가해지는 온도가 900℃가 되는 부근에서 박막의 면저항이 급격히 증가하는 것을 알 수 있다.
이는 Si의 입자 성장을 적절하게 억제하는 본 발명의 살리사이드층이 열적 안정성이 우수하다는 것을 나타내는 것이다.
도 4는 이온 주입 에너지 및 도즈량에 따라 살리사이드층의 면저항이 달라지는 것을 나타낸 것으로, N2이온의 주입으로 살리사이드층의 면저항 특성을 향상시킬 수 있다는 것을 보여준다.
도 5는 N2이온 주입 에너지를 80keV로 한 경우에서의 깊이에 따른 N2이온의 도핑 프로파일과 Co 도핑 프로파일을 나타낸 것이다.
도 5에서 (□)는 N2이온의 주입량을 1.5E15/cm2로 하였을 경우의 N2프로파일을 나타낸 것이고, (○)는 N2이온의 주입량을 5E13/cm2로 하였을 경우의 N2프로파일을 나타낸 것이다.
그리고 ①은 N2이온의 주입량을 1.5E15/cm2로 하였을 경우의 Co 프로파일을 나타낸 것이고, ②는 N2이온의 주입량을 5E13/cm2로 하였을 경우의 Co 프로파일을 나타낸 것이다.
이와 같은 본 발명에 따른 살리사이드층 형성 방법에서 Co 박막이 아닌 다른 금속 물질(예를들면, 고융점 금속의 어느 하나)을 사용한 경우에도 N2이온에 의한 Si의 입자 성장 억제 효과를 구현할 수 있음은 명백하다.
이와 같은 본 발명에 따른 반도체 소자의 살리사이드층 형성 방법은 다음과 같은 효과가 있다.
CoSi 박막을 형성한후에 Si 내부에 N2이온을 주입하여 폴리 실리콘의 입자 성장을 억제하여 계면 프로파일이 균일해지도록 하여 살리사이드층의 면저항 특성을 향상시킬 수 있다.
또한, Co 확산이 쉽게 일어나는 폴리 실리콘에서의 입자 성장을 억제시키는 것은 후속되는 열처리 공정에서 높은 열안정성에 기여하므로 게이트 전극 상부의 살리사이드층의 열안정 특성을 향상시킨다.
즉, 질소 이온 주입으로 인해 질소가 부분적으로 CoSi 박막내에 존재하여 열처리동안의 Co의 확산을 억제하므로 높은 열안정성을 갖는 CoSi2박막을 제공하는 효과가 있다.
Claims (8)
- 반도체 기판상에 폴리 실리콘층을 형성하고 선택적으로 패터닝하여 게이트 전극을 형성하는 단계;상기 게이트 전극의 측면에 게이트 측벽을 형성하는 단계;상기 게이트 전극 양측의 반도체 기판 표면내에 불순물 이온을 주입하여 소오스/드레인을 형성하는 단계;상기 게이트 전극을 포함하는 전면에 Co 박막을 형성하는 단계;상기 Co 박막을 형성한후 1차 열처리 공정을 진행하여 반도체 기판,게이트 전극의 표면에 접하는 Co 박막의 계면에 Si의 확산에 의한 CoSi 박막(monosilicide)을 형성하는 단계;상기 1차 열처리 단계에서 Si와 반응하지 않은 Co 박막을 제거하고 N2이온을 CoSi 박막 두께 이상의 깊이로 주입하는 단계;제 2 열처리 공정으로 Co를 확산시켜 CoSi2박막을 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, 폴리 실리콘층을 형성하기 전에 반도체 기판의 표면에 게이트 산화막을 먼저 형성하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, 게이트 측벽을 게이트 전극을 포함하는 전면에 CVD(Chemical Vapour Deposition)공정으로 산화막 또는 질화막을 증착하고 이방성 건식각을 실시하여 형성하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, Co 박막의 증착전에 불산 용액을 사용하여 전세정 공정을 진행하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, 1차 열처리 공정을 300 ~ 700℃의 조건에서 진행하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, 1차 열처리후에 Si와 반응하지 않은 Co 박막을 습식 식각으로 제거하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, N2이온을 이온 주입 에너지를 1 ~ 200 KeV, 도즈량을 1.0E13 ~ 5.0E16/cm2으로 진행하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
- 제 1 항에 있어서, 제 2 열처리 공정을 700 ~ 900℃의 온도로 진행하는 것을 특징으로 하는 반도체 소자의 살리사이드층 형성 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-0022577A KR100396691B1 (ko) | 1999-06-16 | 1999-06-16 | 반도체 소자의 살리사이드층 형성 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-0022577A KR100396691B1 (ko) | 1999-06-16 | 1999-06-16 | 반도체 소자의 살리사이드층 형성 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010002666A KR20010002666A (ko) | 2001-01-15 |
KR100396691B1 true KR100396691B1 (ko) | 2003-09-02 |
Family
ID=19592852
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1999-0022577A KR100396691B1 (ko) | 1999-06-16 | 1999-06-16 | 반도체 소자의 살리사이드층 형성 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100396691B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150078776A (ko) * | 2013-12-31 | 2015-07-08 | (주)디엔에프 | 코발트 함유 박막의 제조방법 및 이에 따라 제조된 코발트 함유 박막 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100672739B1 (ko) * | 2001-06-27 | 2007-01-23 | 매그나칩 반도체 유한회사 | 반도체 소자의 게이트 형성 방법 |
KR100940438B1 (ko) * | 2002-12-18 | 2010-02-10 | 매그나칩 반도체 유한회사 | 반도체 소자의 제조 방법 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970004081A (ko) * | 1995-06-26 | 1997-01-29 | 기다오까 다까시 | 반도체 장치, 그 제조방법 및 전계효과 트랜지스터 |
-
1999
- 1999-06-16 KR KR10-1999-0022577A patent/KR100396691B1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970004081A (ko) * | 1995-06-26 | 1997-01-29 | 기다오까 다까시 | 반도체 장치, 그 제조방법 및 전계효과 트랜지스터 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150078776A (ko) * | 2013-12-31 | 2015-07-08 | (주)디엔에프 | 코발트 함유 박막의 제조방법 및 이에 따라 제조된 코발트 함유 박막 |
KR101587509B1 (ko) * | 2013-12-31 | 2016-01-22 | (주)디엔에프 | 코발트 함유 박막의 제조방법 및 이에 따라 제조된 코발트 함유 박막 |
Also Published As
Publication number | Publication date |
---|---|
KR20010002666A (ko) | 2001-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6475888B1 (en) | Method for forming ultra-shallow junctions using laser annealing | |
US6472283B1 (en) | MOS transistor processing utilizing UV-nitride removable spacer and HF etch | |
KR950007354B1 (ko) | 티탄늄 실리사이드 콘택 제조방법 | |
US20050151203A1 (en) | Temporary self-aligned stop layer is applied on silicon sidewall | |
KR100396692B1 (ko) | 반도체 소자의 제조방법 | |
KR20010060169A (ko) | 반도체 장치의 제조 방법 | |
KR101022854B1 (ko) | 도핑된 고유전 측벽 스페이서들을 구비한 전계 효과트랜지스터의 드레인/소스 확장 구조 | |
US6281085B1 (en) | Method of manufacturing a semiconductor device | |
KR100310175B1 (ko) | 이온주입에 의한 실리사이드 형성 방법 | |
US6342423B1 (en) | MOS-type transistor processing utilizing UV-nitride removable spacer and HF etch | |
KR100396691B1 (ko) | 반도체 소자의 살리사이드층 형성 방법 | |
JP3529634B2 (ja) | デバイスの製造方法 | |
KR100198652B1 (ko) | 반도체 소자의 전극형성방법 | |
KR100313089B1 (ko) | 반도체소자의제조방법 | |
JPH09172176A (ja) | Mosデバイス製造方法 | |
KR100299385B1 (ko) | 반도체 소자의 제조방법 | |
KR100307982B1 (ko) | 반도체장치및그의제조방법 | |
KR100192537B1 (ko) | 반도체 소자 제조방법 | |
KR100486649B1 (ko) | 반도체 소자의 실리사이드 형성 방법 | |
KR100286341B1 (ko) | 모스트랜지스터제조방법 | |
KR100268865B1 (ko) | 반도체 소자의 제조방법 | |
KR20040054919A (ko) | 반도체 소자의 제조방법 | |
KR100273323B1 (ko) | 반도체소자 및 그 제조방법 | |
KR100587609B1 (ko) | 반도체 소자의 트랜지스터 제조방법 | |
KR100740780B1 (ko) | 반도체 소자의 트랜지스터 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
N231 | Notification of change of applicant | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20011116 Effective date: 20030530 Free format text: TRIAL NUMBER: 2001101003767; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20011116 Effective date: 20030530 |
|
S901 | Examination by remand of revocation | ||
GRNO | Decision to grant (after opposition) | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080728 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |