KR100387249B1 - 영상제거믹서 - Google Patents

영상제거믹서 Download PDF

Info

Publication number
KR100387249B1
KR100387249B1 KR10-2001-0010822A KR20010010822A KR100387249B1 KR 100387249 B1 KR100387249 B1 KR 100387249B1 KR 20010010822 A KR20010010822 A KR 20010010822A KR 100387249 B1 KR100387249 B1 KR 100387249B1
Authority
KR
South Korea
Prior art keywords
signals
phase
current
image
signal
Prior art date
Application number
KR10-2001-0010822A
Other languages
English (en)
Other versions
KR20010094949A (ko
Inventor
왕지안퀸
Original Assignee
엔이씨 가꼬오부쯔 디바이스 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔이씨 가꼬오부쯔 디바이스 가부시끼가이샤 filed Critical 엔이씨 가꼬오부쯔 디바이스 가부시끼가이샤
Publication of KR20010094949A publication Critical patent/KR20010094949A/ko
Application granted granted Critical
Publication of KR100387249B1 publication Critical patent/KR100387249B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers
    • H04B1/28Circuits for superheterodyne receivers the receiver comprising at least one semiconductor device having three or more electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • H03D7/1425Balanced arrangements with transistors
    • H03D7/1433Balanced arrangements with transistors using bipolar transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • H03D7/1425Balanced arrangements with transistors
    • H03D7/1458Double balanced arrangements, i.e. where both input signals are differential
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/16Multiple-frequency-changing
    • H03D7/165Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/18Modifications of frequency-changers for eliminating image frequencies

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Superheterodyne Receivers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

본 발명의 목적은 영상제거믹서의 전력낭비를 저감함에 있다. 이 영상제거믹서는, 위상차를 갖는 국부신호들을 공급받아 국부신호들을 분배하기 위한 분배수단, 위상차를 갖는 분배된 국부신호들 및 RF신호들을 혼합하고 개별적인 중간주파수(IF)전류신호들을 출력하기 위한 제1 및 제2혼합수단, 개별적인 IF전류신호들에 90도의 상대위상차를 제공하기 위하여 혼합된 개별적인 IF전류신호들 위상시프트하기 위한 위상시프트수단, 및 위상시프트된 개별적인 IF전류신호들을 가산하기 위한 가산수단을 포함한다. 위상시프트수단은 제1 및 제2혼합수단으로부터 출력된 개별적인 IF전류신호들의 위상들을 시프트시킨다.

Description

영상제거믹서{Image rejection mixer}
본 발명은 영상제거믹서, 및 이 믹서를 이용한 수신기에 관한 것이다.
기존에는, 무선통신기기들과 같은 많은 수신기들이 수신된 라디오주파수신호의 영상신호출력성분을 제거하기 위한 영상제거믹서를 가진다. 이후, 기존 영상제거믹서가 도면을 참조하여 설명될 것이다.
도 6은 일본공개특허공보 평10-190359호에 기재된 영상제거믹서기기의 블록도이다. 도 7은 도 6에 보여진 영상제거믹서기기의 위상시프터들의 등가회로도이다. 위상시프터들은 각각이 커패시터들(C) 및 저항기들(R)을 갖는 CR격자형회로들을 구비한다.
도 6에 보인 영상제거믹서기기의 두 개의 믹서들(101 및 102)에 인가되는 국부발진기신호들에 관해서는, 공통국부발진소스에서부터 공급되는 신호가, 예를 들면, 위상시프터들(103 및 104)을 사용하여 각각 +45° 및 -45°만큼 위상시프트되어, 직각위상상태로 된다.
그 후, 믹서들(101 및 102)의 개별적인 I 및 Q출력신호들은, 서로에 대해 추가로 90°만큼, 예를 들면, 위상시프터(105) 및 위상시프터(106)에 의해 각각 +45° 및 -45°만큼 위상시프트된다. 결과적인 I 및 Q출력신호들은 가산기회로(107)에서 가산된다. 그 결과, 이러한 두 개의 출력신호들로부터 얻어진 "요구된" 측대역들의 신호성분들은 서로 강화된다. 한편, "영상"측대역들의 신호성분들은 서로 상쇄된다.
게다가, 도 7에 보인 것처럼, 이미터결합트랜지스터쌍들(125 및 126)에는 반대 위상을 갖는 I 및 Q채널신호들이 각각 공급된다. 트랜지스터들(125 및 126)의콜렉터전극들로부터 공급되는 전류신호들은 위상시프터수단(127 및 128)에 의해 각각 +45° 및 -45°만큼 위상시프트된다. 결과적인 신호들은 트랜지스터들(129 및 132)의 콜렉터단자들에 연결된 출력단자(133) 및 트랜지스터들(130 및 131)의 콜렉터단자들에 연결된 출력단자(134)에서 가산된다.
트랜지스터들(129 및 130)은 쌍으로 된 트랜지스터들(125)에 종접속(cascade)형태로 각각 연결된다. 게다가, 트랜지스터들(131 및 132)은 쌍으로 된 트랜지스터들(126)에 종접속형태로 각각 연결된다. 바이어스전위가 공통경로(135)를 통해 트랜지스터들(129 내지 132)의 베이스전극들에 공급된다. 이미터결합트랜지스터쌍들(125 및 126)의 각각을 위해, 오직 하나의 전류원(136)만이 요구된다. 따라서, 전체로는 두 개의 전류원들만이 요구된다. 그러므로, 도시되지 않은 전력공급원으로부터 이끌어낸 전류는 최소가 되게 억압될 수 있다.
기존의 기법에서는, CR격자형회로가 각각의 위상시프터에 사용된다. 그러나, CR격자형회로가 일정전류원에 의해 전류 구동되므로, 전력낭비가 높아지게 된다. 이제 그 이유를 설명한다. CR격자형회로의 커패시터들(C1 및 C2)과 저항기들(R1 및 R2)의 값들은 다음의 수학식 1 및 2를 만족하도록 결정되는 것이 바람직하다.
여기서 f는 IF동작주파수이다. IF동작주파수가 큰 경우, 위상시프터의 커패시터들(C1 및 C2)과 저항기들(R1 및 R2)의 값들을 작게 만드는 것이 필요하게 된다. 그러므로, 위상시프터의 입력임피던스는 작아지게 된다. 따라서 큰 구동전류값을 설정하는 것이 필요하다. 그것이 전력낭비가 커지게 되는 이유이다.
게다가, 기존의 기법에서, 각각의 위상시프터는 하나의 트랜지스터쌍 및 하나의 전류원을 구비한다. 트랜지스터쌍 및 전류원은 노이즈 및 왜곡을 야기할 것이다. 노이즈 등이 발생한다면, 영상제거믹서의 잡음지수(noise figure)는 커지게 되고 수신감도는 어떤 경우들에서는 나빠지게 된다. 그래서 노이즈 및 왜곡의 감소가 요구된다.
기존의 기법에서 사용되는 가산기의 입력임피던스를 0에 가깝게 되도록 작게 만들기 위해서는, 더 큰 DC전류를 가산기에 입력시키는 것이 필요하다. 그러나, 더 큰 DC전류를 입력하기 위해 시도한다면, 영상제거믹서에서의 전력낭비는 더 커지게 된다.
본 발명의 목적은 영상제거믹서의 전력낭비를 낮추는 것에 있다.
게다가, 본 발명의 다른 목적은, 노이즈 및 왜곡이 감소된 영상제거믹서를 제공함에 있다.
도 1은 본 발명의 제1실시예에 따른 영상제거믹서의 블록도,
도 2는 도 1에 보여진 영상제거믹서의 등가회로도,
도 3a 내지 도 3e는 도 1 및 도 2에 보인 영상제거믹서에서의 영상신호의 제거원리를 보여주는 도면들,
도 4는 본 발명의 제2실시예에 따른 영상제거믹서의 등가회로도,
도 5는 본 발명의 제3실시예에 따른 영상제거믹서의 블록도,
도 6은 기존 기법의 영상제거믹서기기의 블록도,
도 7은 도 6에 보여진 영상제거믹서기기의 위상시프터들의 등가회로도.
*도면의 주요부분에 대한 부호의 설명
1, 2 : 길버트셀 3 : 라디오주파수(RF)입력단자들
4 : 국부위상시프터 5 : 국부입력단자들
6, 7 : 중간주파수(IF)위상시프터 8 : 가산기
9 : IF출력단자들
본 발명의 영상제거믹서는, 위상차를 갖는 국부신호들을 공급받아 상기 국부신호들을 분배하는 분배수단, 위상차를 갖는 분배된 국부신호들 및 RF신호들을 혼합하고 개별적인 중간주파수(IF)전류신호들을 출력하기 위한 제1 및 제2혼합수단,혼합된 개별적인 IF전류신호들에 90도의 상대위상차를 제공하기 위해 혼합된 개별적인 IF전류신호들을 위상시프트시키기 위한 위상시프트수단; 및 위상시프트된 개별적인 IF전류신호들을 가산하기 위한 가산수단을 포함하고, 위상시프트수단은 제1 및 제2혼합수단으로부터 출력된 개별적인 IF전류신호들을 위상시프트시키는 것을 특징으로 한다.
전술한 위상시프트수단은 인덕터들 및 저항기들을 갖는 격자형회로를 구비한다. 게다가, 가산수단은 정궤환의 피드백루프를 갖는 차동증폭기를 구비하고, 입력된 IF전류신호들을 가산한다. 더욱이, 영상제거믹서가 제1 및 제2혼합수단과 위상시프트수단 사이에 임피던스들을 구비하고, 이 임피던스들의 값들이 제1혼합수단으로부터 출력된 IF전류신호 및 제2혼합수단으로부터 출력된 IF전류신호간의 위상차에 기초하여 결정되는 것이 바람직하다.
게다가, 본 발명의 수신기는, 전술한 영상제거믹서와, 위상차를 갖는 개별적인 라디오주파수(RF)신호들을 수신하기 위한 수신수단을 구비하며, 영상신호들이 수신수단에 의해 수신된 개별적인 RF신호들로부터 영상제거믹서에 의해 제거되는 것을 특징으로 한다.
지금까지 설명된 것처럼, 본 발명의 영상제거믹서는 개별적인 믹서수단으로부터 출력되는 중간주파수전류신호들을 위상 시프트시킨다. 그 결과, 영상제거믹서의 전력낭비는 감소될 수 있다.
이하 첨부된 도면들을 참조하여 본 발명의 실시예들을 상세히 설명한다.
제1실시예
도 1은 본 발명의 제1실시예에 따른 영상제거믹서의 블록도이고, 도 2는 도 1에 보인 영상제거믹서의 등가회로도이다.
도 1 및 도 2에는, 예컨대 90°의 위상차를 갖는 국부신호들(LO 및 LOX)을 입력받기 위한 국부입력단자들(5), 동일한 위상을 갖는 국부신호(LO) 및 국부신호(LOX)를 출력하고 그것들을 90°만큼 위상시프트하여 그 결과의 신호들을 출력하기 위한 국부위상시프터(4), 영상RF신호를 갖는 것들로서 예컨대 90°위상차를 갖는 RF신호 및 RFX신호를 입력받기 위한 라디오주파수(RF)입력단자들(3), 그리고 RF신호 및 RFX신호를 국부위상시프터(4)의 출력신호들과 혼합하여 IF전류신호를 출력하기 위한 길버트셀들(1 및 2)과 같은 이중평활화믹서들이 보여진다.
게다가, 도 1 및 도 2에는, 인덕터들(L1 및 L2)과 저항기들(R1 및 R2)을 갖는 격자형회로들을 구비하여 길버트셀들(1 및 2)로부터 출력된 중간주파수(IF)전류신호들을 α도 및 (α+90)도만큼 위상시프트시켜 그 결과의 신호들을 출력하는 LR형 IF전류위상시프터들과 같은 전류위상시프트형 중간주파수위상시프터들(6 및 7), 캐스코드회로들(11 및 12)을 가져 전류위상시프트형 IF위상시프터들(6 및 7)의 출력신호들을 가산하여 RF영상신호를 제거하는 가산기(8), 및 가산기(8)에서의 가산에 의해 얻어진 IF신호들을 출력하기 위한 IF출력단자들(9)도 보여진다.
구체적으로는, 전류위상시프트형 IF위상시프터(6)에는 길버트셀(1)로부터 공급된 IF전류신호들이 병렬로 공급된다. 길버트셀(1)로부터 공급된 IF전류신호들은 저항기들(R1) 및 인덕터들(L1)에 병렬로 입력된다. 동일한 방식으로, 전류위상시프트형 IF위상시프터(7)에는 길버트셀(2)로부터 공급된 IF전류신호들이 병렬로 공급된다. 길버트셀(2)로부터 공급된 IF전류신호들은 저항기들(R2) 및 인덕터들(L2)에 병렬로 입력된다.
게다가, 가산기(8)의 캐스코드회로(11)에는 전류위상시프트형 IF위상시프터(6)로부터 출력되며 α도만큼 위상시프트된 IF전류신호들이 병렬로 공급된다. 캐스코드회로(12)에는 전류위상시프트형 IF위상시프터(7)로부터 출력되며 (α+ 90)도만큼 위상시프트된 IF전류신호들이 병렬로 공급된다. 그런데, 전류위상시프트형 IF위상시프터들(6 및 7)로부터 출력된 신호들과 같이, 90도의 위상차를 갖는 신호들은, 동위상신호 및 직각위상신호라 불린다.
다음에, 도 1 및 도 2에 보여진 영상제거믹서의 동작이 설명될 것이다. 우선, RF입력단자들(3)로부터 입력된 RF신호 및 RFX신호는 길버트셀들(1 및 2)로 출력된다. 게다가, 국부입력단자들(5)로부터 입력된 LO신호 및 LOX신호는 동일한 위상을 가지는 것과 국부위상시프터(4)에 의해 90°만큼 시프트된 위상을 가지는 것으로서 길버트셀들(1 및 2)에 출력된다.
이어서, 길버트셀들(1 및 2)에서, 예를 들면, 90°의 위상차를 갖는 RF신호 및 RFX신호는 국부위상시프터(4)의 국부신호들과 혼합된다. 그 결과의 RF전류신호들은 전류위상시프트형 IF위상시프터들(6 및 7)에 출력된다. 전류위상시프트형 IF위상시프터(6)는 입력된 IF전류신호들의 각각을 인덕터들(L1) 및 저항기들(R1)을 갖는 격자형회로를 사용하여 α도만큼 위상시프트하여 그 결과의 신호들을 가산기(8)에 출력한다.
한편, 전류위상시프트형 IF위상시프터(7)는 입력된 IF전류신호들의 각각을 인덕터들(L2) 및 저항기들(R2)을 갖는 격자형회로를 사용하여 (α+ 90)도만큼 위상시프트하여 그 결과의 신호들을 가산기(8)에 출력한다. 가산기(8)에서는, 전류위상시프트형 IF위상시프터들(6 및 7)로부터 각각 입력된 출력신호들이 캐스코드회로들(11 및 12)에 의해 가산된다. 그 결과의 신호들은 IF출력단자들(9)로부터 IF신호들로서 출력된다.
여기서, 영상RF신호를 담고있지 않는 RF신호들은 동일한 위상을 가진다. 그러므로, 영상RF신호를 담고있지 않는 RF신호들은 가산기(8)에서의 가산에 의해 증폭되고, IF출력단자들(9)로부터 출력된다. 한편 영상RF신호들은 서로 위상이 반대이다. 그러므로, 영상RF신호들은 가산기(8)에서의 가산에 의해 제거되어, IF출력단자들(9)로부터 출력되지 않는다. 이제 영상RF신호들의 이러한 제거 원리를 설명할 것이다.
도 3a 내지 도 3e는 도 1 및 2에 보여진 영상제거믹서에서의 영상신호들의 제거원리의 예시도들이다. 우선, 영상RF신호를 담고있는 RF신호와 LO신호를 길버트셀(1)에서 혼합하여 얻어진 IF전류신호는 IF0전류신호로 표시된다. 길버트셀(1)에서 영상RF신호만을 LO신호와 혼합하여 얻어진 IF전류신호는 IMIF0전류신호로 표시된다. 길버트셀(1)로부터 출력된 IF전류신호들은 도 3a에 보인 것처럼 벡터도에 의해 표현될 수 있다.
영상RF신호를 담고있는 RF신호와 LO신호에 대해 90도의 위상차를 갖는 LO90신호를 길버트셀(2)에서 혼합하여 얻어진 IF전류신호는 IF90전류신호로 표시된다. 영상RF신호만을 LO신호에 대해 90도의 위상차를 갖는 LO90신호와 길버트셀(2)에서 혼합하여 얻어진 IF전류신호는 IMIF90전류신호로 표시된다. 길버트셀(2)로부터 출력된 IF전류신호들은 도 3b에 보인 바와 같은 벡터도로써 표현될 수 있다.
게다가, 도 3a에 보인 IF0전류신호 및 IMIF0전류신호를 전류위상시프트형 IF위상시프터(6)에서 α도만큼 위상시프트하여 얻어진 신호들은 IF0α전류신호 및 IMIF0α전류신호로 표시된다. IF0α전류신호 및 IMIF0α전류신호는 도 3c에 보인 바와 같은 벡터도로써 표현될 수 있다.
더욱이, 도 3b에 보인 IF90전류신호 및 IMIF90전류신호를 전류위상시프트형 IF위상시프터(7)에서 (α+ 90)도만큼 위상시프트하여 얻어진 신호들은 IFα+90전류신호 및 IMIFα+90전류신호로 표시된다. IFα+90전류신호 및 IMIFα+90전류신호는 도 3d에 보인 바와 같은 벡터도로써 표현될 수 있다.
도 3c에 보인 IF0α전류신호 및 IMIF0α전류신호와 도 3d에 보인 IFα+90전류신호 및 IMIFα+90전류신호는 가산기(8)에서 가산된다. 이 가산은 도 3e에 보인 벡터도로써 표현될 수 있다. 여기서, IF0α전류신호 및 IFα+90전류신호는, 그것들이 위상이 동일하기 때문에, 가산에 의해 증폭된다. 한편, IMIF0α전류신호 및 IMIFα+90전류신호는, 그것들이 위상이 서로 반대이기 때문에, 가산에 의해 제거되다.
RF신호 및 LOX신호간의 관계, RFX신호 및 LO신호간의 관계, 및 RFX신호 및 LOX신호간의 관계에서, 전술한 바와 같은 관계는 동일한 방식으로 정확히 유지된다. 그러므로, 영상RF신호들을 담고있지 않는 RF신호들은 증폭되어 IF출력단자들(9)로부터 출력된다. RF영상신호들은 서로 제거되어 IF출력단자들(9)로부터 출력되지 않는다.
다음으로, 전류위상시프트형 IF위상시프터들(6 및 7)에 구비된 LR격자형회로들이 설명될 것이다. 이 LR격자형회로들에는 길버트셀들(1 및 2)로부터 출력된 전류신호들이 공급된다. 입력된 전류신호의 DC성분은 인덕터(L)를 통해 흐르므로, 저항기(R)에 걸리는 전압강하는 0이 된다. 따라서 영상제거믹서의 전력낭비는 감소될 수 있다.
게다가, 전류이득을 최대화하는 것과 α도의 위상시프트를 달성하는 것은 전류위상시프트형 IF위상시프터(6)의 출력임피던스, 즉, 가산기(8)의 입력임피던스를 0과 동일하게 만듦으로써 달성될 수 있다. 이는 전류위상시프트형 IF위상시프터(6)의 LR격자형회로의 인덕터(L1) 및 저항기(R1)의 값들을 인덕터(L1) 및 저항기(R1)가 다음의 수학식 3 및 4를 만족하도록 결정함으로써 달성될 수 있다.
즉, 인덕터들(L1 및 L2)과 저항기들(R1 및 R2)은 다음의 식들을 만족할 것이다.
여기서 f는 IF동작주파수이다. 가산기(8)의 입력임피던스가 0인 경우, 전류위상시프트형 IF위상시프터(6)에서의 위상에러 및 진폭에러는 0이 된다.
본 실시예에서, 길버트셀들(1 및 2)로부터 출력된 전류신호들은 전류위상시프트형 IF위상시프터들(6 및 7)에 입력된다. 그러므로, 길버트셀들(1 및 2)로부터 출력된 전류신호들을 전압신호들로 변환하는 것이 불필요하게 된다. 구체적으로는, 전류위상시프트형 IF위상시프터들(6 및 7)에 구비된 LR격자형회로에 입력된 전류신호들의 DC성분은 인덕터(L)를 통해 흐르고, 저항기(R)를 가로지르는 전압강하는 0이 된다. 영상제거믹서는 낮은 전압으로 이와 같이 동작하므로, 전력낭비는 감소될 수 있다.
제2실시예
도 4는 본 발명의 제2실시예에 따른 영상제거믹서의 등가회로도이다. 도 4는 제1실시예의 도 2에 대응한다. 도 4에서, 가산기(8)는 도 2에 보여진 것과는 다르다. 구체적으로는, 가산기(8)는 각각이 신호발진을 야기하지 않도록 설계된 정궤환(positive feedback)루프를 갖는 차동증폭기들을 구비한다.
도 4에 보인 것처럼, 각각이 정궤환루프를 갖는 차동증폭기들을 구비한 가산기(8)는 입력임피던스가 거의 0에 가깝도록 만들어질 수 있고, 따라서 전류이득은 커지게 될 수 있다. 게다가, 전류위상시프트형 IF위상시프터들(6 및 7)이 구동될 때, 위상시프트진폭에러가 실제로 발생한다. 이 위상시프트진폭에러는 정궤환루프에 의해 감소될 수 있다.
제3실시예
도 5는 본 발명의 제3실시예에 따른 영상제거믹서의 블록도이다. 도 5는 제1실시예의 도 1에 대응한다. 도 5에서, 각각이 예컨대 저항기, 커패시터 및 인덕터를 구비하거나 그것들의 임의의 조합을 구비한 임피던스들(Z1 및 Z2)은, 길버트셀들(1 및 2)에서의 위상에러를 감소시키기 위하여 길버트셀들(1 및 2) 및 전류위상시프트형 IF위상시프터들(6 및 7) 사이에 제공된다.
전류위상시프트형 IF위상시프터들(6 및 7)에서, 입력신호들은 α도 및 (α+90)도만큼 각각 위상시프트된다. 그러므로, 인덕터들(L1 및 L2)과 저항기들(R1 및 R2)의 값들은 다르게 되고, 그래서, 전류위상시프트형 IF위상시프터들(6 및 7)에 개별적으로 구비된 LR격자형회로들은 임피던스가 다르다. 그러므로, 기생효과의 영향에 의해, 위상에러들이 길버트셀들(1 및 2)에서 발생한다.
길버트셀들(1 및 2)로부터 출력된 IF전류신호들의 위상차이들에 기초하여 결정된 임피던스들(L1 및 L2)을 제공함으로써, 길버트셀들(1 및 2)의 부하임피던스들은 길버트셀들(1 및 2)에서의 위상에러들을 감소시키도록 조절된다.
지금까지 설명된 본 발명에 따른 실시예들의 영상제거믹서들은 휴대전화기들과 무선통신기기들과 같은 수신기들에 적용될 수 있다. 구체적으로는, 수신기에는 실시예들 중의 어느 것에서 설명된 영상제거믹서와, 각각의 RF신호를 수신하기 위한 안테나와 같은 수신수단이 장비된다. 수신수단에 의해 수신된 RF신호로부터, 영상신호는 영상제거믹서에 의해 제거된다.
상술한 바와 같이, 본 발명에 따르면, 영상제거믹서의 전력낭비를 줄일 수 있고, 또 노이즈 및 왜곡이 감소된 영상제거믹서를 제공할 수 있다.

Claims (9)

  1. 국부신호들을 분배하기 위하여 위상차를 갖는 상기 국부신호들을 공급받는 분배수단;
    분배된 국부신호들 및 상기 분배된 국부신호들의 위상들과는 다른 위상들을 갖는 RF신호들을 혼합하고 개별적인 IF전류신호들을 출력하기 위한 제1 및 제2혼합수단;
    상기 개별적인 IF전류신호들간에 90도의 위상차를 발생하기 위한 제1 및 제2위상시프트수단; 및
    위상시프트된 개별적인 IF전류신호들을 가산하기 위한 가산수단을 포함하고,
    영상신호들이 상기 개별적인 RF신호들로부터 제거되며,
    상기 위상시프트수단은 인덕터들 및 저항기들을 갖는 격자형회로를 포함하는 영상제거믹서.
  2. 삭제
  3. 제1항에 있어서, 상기 가산수단은 피드백루프를 포함하고, 상기 IF전류신호들을 가산하는 영상제거믹서.
  4. 제1항에 있어서, 상기 피드백루프는 정궤환의 피드백루프인 영상제거믹서.
  5. 제1항에 있어서, 상기 가산수단은 차동증폭기를 포함하는 영상제거믹서.
  6. 제1항에 있어서, 상기 제1혼합수단 및 제1위상시프트수단 사이의 제1임피던스; 및
    상기 제2혼합수단 및 제2위상시프트수단 사이의 제2임피던스를 더 포함하는 영상제거믹서.
  7. 제6항에 있어서, 상기 임피던스들은 저항기, 커패시터 또는 인덕터, 또는 그것들의 임의의 조합을 포함하는 영상제거믹서.
  8. 제7항에 있어서, 상기 임피던스들의 값들은 상기 제1혼합수단으로부터 출력된 상기 IF전류신호 및 상기 제2혼합수단으로부터 출력된 상기 IF전류신호 사이의 위상차에 기초하여 결정되는 영상제거믹서.
  9. 영상제거믹서를 구비한 수신기에 있어서,
    위상차를 갖는 RF신호들을 수신하기 위한 수신수단; 및
    영상제거믹서를 포함하고, 상기 영상제거믹서는,
    국부신호들을 분배하기 위하여 위상차를 갖는 상기 국부신호들이 공급되는 분배수단;
    분배된 국부신호들 및 상기 분배된 국부신호들의 위상들과는 다른 위상들을 갖는 RF신호들을 혼합하고 개별적인 IF전류신호들을 출력하기 위한 제1 및 제2혼합수단;
    상기 개별적인 IF전류신호들간에 90도의 위상차를 발생하기 위한 제1 및 제2위상시프트수단; 및
    위상시프트된 개별적인 IF전류신호들을 가산하기 위한 가산수단을 구비하고,
    영상신호들이 상기 수신수단에 의해 수신된 상기 개별적인 RF신호들로부터 상기 영상제거믹서에 의해 제거되며,
    상기 위상시프트수단은 인덕터들 및 저항기들을 갖는 격자형회로를 포함하는 수신기.
KR10-2001-0010822A 2000-03-30 2001-03-02 영상제거믹서 KR100387249B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-095050 2000-03-30
JP2000095050A JP3510556B2 (ja) 2000-03-30 2000-03-30 イメージリジェクションミキサ及びそれを用いた受信機

Publications (2)

Publication Number Publication Date
KR20010094949A KR20010094949A (ko) 2001-11-03
KR100387249B1 true KR100387249B1 (ko) 2003-06-12

Family

ID=18610002

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0010822A KR100387249B1 (ko) 2000-03-30 2001-03-02 영상제거믹서

Country Status (4)

Country Link
US (1) US6999746B2 (ko)
JP (1) JP3510556B2 (ko)
KR (1) KR100387249B1 (ko)
DE (1) DE10115235B4 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477041B1 (ko) * 2002-04-10 2005-03-18 가부시끼가이샤 도시바 반도체 집적 회로 장치

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7333791B2 (en) * 2001-12-11 2008-02-19 Microtune (Texas), L.P. Use of an image reject mixer in a forward data channel tuner
US6865382B2 (en) * 2002-01-07 2005-03-08 Broadcom Corp. Mixer having low noise, controllable gain, and/or low supply voltage operation
JP4009827B2 (ja) 2002-03-20 2007-11-21 日本電気株式会社 信号処理装置
US7054609B2 (en) * 2002-04-04 2006-05-30 Telefonaktiebolaget Lm Ericsson (Publ) Linearity improvement of Gilbert mixers
US6891423B2 (en) * 2002-04-04 2005-05-10 Telefonaktiebolaget Lm Ericsson (Publ) Quadrature switching mixer with reduced leakage
US7672659B2 (en) * 2002-04-04 2010-03-02 Telefonaktiebolaget L M Ericsson (Publ) Mixer with feedback
US7509111B2 (en) * 2002-04-30 2009-03-24 Infineon Technologies Ag Integrated circuit having a mixer circuit
US7266357B2 (en) * 2003-05-12 2007-09-04 Broadcom Corporation Reduced local oscillator feedthrough quadrature image reject mixer
KR100519876B1 (ko) * 2004-01-30 2005-10-10 삼성전자주식회사 2차 혼변조 왜곡을 제거하기 위한 직접 변환용 믹서 회로및 이를 이용한 직접 변환 송수신기
US20050175130A1 (en) * 2004-02-10 2005-08-11 Tony Yang Current mode image rejection mixer and method thereof
US7558351B2 (en) * 2004-02-10 2009-07-07 Wionics Research Super harmonic filter and method of filtering frequency components from a signal
US20050244768A1 (en) * 2004-04-28 2005-11-03 Eldad Taub Device and method for applying an abutment force between dental appliance and teeth
US7383034B2 (en) * 2004-05-28 2008-06-03 Matsushita Electric Industrial Co., Ltd. Frequency conversion circuit, modulation circuit, polar modulation transmitting circuit, quadrature modulation transmitting circuit, communication instrument, and frequency conversion method
US7254379B2 (en) * 2004-07-09 2007-08-07 Silicon Storage Technology, Inc. RF receiver mismatch calibration system and method
US20060205375A1 (en) * 2005-03-11 2006-09-14 Nokia Corporation Measurement circuit and method for measuring the level of an RF signal, and a transmitter including a measurement circuit
US7333790B2 (en) * 2005-04-08 2008-02-19 Broadcom Corporation Method and apparatus for generating arbitrary phase shift using a phase shifter based on adding two perpendicular vectors with variable gains
DE112007001670T5 (de) * 2006-08-10 2009-06-18 Nxp B.V. Zweifach-Gilbertzellenmischer mit Offsetlöschung
FR2916588A1 (fr) * 2007-05-25 2008-11-28 Thales Sa Melangeur bidirectionnel de frequences, systeme emetteur/ recepteur radiofrequences comportant au moins un tel melangeur.
EP2206235A2 (en) * 2007-10-29 2010-07-14 Nxp B.V. Passive harmonic-rejection mixer
JP5202198B2 (ja) * 2008-09-10 2013-06-05 株式会社アドバンテスト イメージ除去装置
WO2011004256A1 (en) * 2009-07-10 2011-01-13 Theta S.A. Method of operation of a passive high-frequency image reject mixer
US8331896B2 (en) * 2009-07-10 2012-12-11 Theta S.A. Method of operation of a passive high-frequency image reject mixer
US8275338B2 (en) * 2009-07-10 2012-09-25 Theta S.A. Passive high frequency image reject mixer
US9001947B2 (en) 2012-01-10 2015-04-07 Telefonaktiebolaget L M Ericsson (Publ) Linearization of multi-antenna receivers with RF pre-distortion
WO2015190971A1 (en) * 2014-06-11 2015-12-17 Catena Wireless Electronics Ab Method for using an accurate adjustable high-frequency phase-detector
JP6299637B2 (ja) * 2015-03-19 2018-03-28 三菱電機株式会社 高周波ミクサ
CN107124154B (zh) * 2017-03-30 2021-09-17 复旦大学 一种宽带高精度有源移相器
WO2019171506A1 (ja) * 2018-03-07 2019-09-12 三菱電機株式会社 イメージリジェクションミクサ及び通信回路
TWI686054B (zh) * 2019-07-04 2020-02-21 國立暨南國際大學 降頻混頻器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06350474A (ja) * 1993-06-03 1994-12-22 Toshiba Corp Fm信号処理回路
JPH08130416A (ja) * 1994-10-31 1996-05-21 Toshiba Corp ミキサー回路
JPH10233625A (ja) * 1997-01-11 1998-09-02 Mitel Semiconductor Ltd 画像排除ミキサー回路装置
JPH11234046A (ja) * 1997-11-07 1999-08-27 Mitel Semiconductor Ltd 画像リジェクトミキサ回路装置、無線受信機、及び無線電話機

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6115426A (ja) * 1984-06-29 1986-01-23 Matsushita Electric Ind Co Ltd ミキサ装置
JPS62278813A (ja) 1986-05-27 1987-12-03 Clarion Co Ltd 移相器
GB2239143B (en) * 1989-12-16 1993-06-16 Stc Plc Cross-coupled mixer stage for zero if radio
GB9017418D0 (en) * 1990-08-08 1990-09-19 Gen Electric Co Plc Half frequency mixer
JPH04119019A (ja) * 1990-09-07 1992-04-20 Fujitsu Ltd 携帯型受信機
JP3042184B2 (ja) 1991-08-29 2000-05-15 松下電器産業株式会社 イメージリジェクションミキサ
US5339462A (en) * 1991-11-04 1994-08-16 Motorola, Inc. Broadband mixer circuit and method
JPH06204752A (ja) 1992-12-28 1994-07-22 Nec Ic Microcomput Syst Ltd 周波数変換回路
JPH09153741A (ja) * 1995-09-13 1997-06-10 Fujitsu Ltd 変調器、間接変調型変調器、及び周波数逓倍器
GB9626229D0 (en) 1996-12-18 1997-02-05 Plessey Semiconductors Ltd Image-reject mixer arrangements
GB2325102B (en) * 1997-05-09 2001-10-10 Nokia Mobile Phones Ltd Down conversion mixer
US6029059A (en) * 1997-06-30 2000-02-22 Lucent Technologies, Inc. Quadrature mixer method and apparatus
JP4072652B2 (ja) 1998-03-06 2008-04-09 ソニー株式会社 移相器、電圧制御型発振回路、復調回路及び信号処理装置
US6226509B1 (en) * 1998-09-15 2001-05-01 Nortel Networks Limited Image reject mixer, circuit, and method for image rejection
EP1024590A1 (en) * 1999-01-29 2000-08-02 Lucent Technologies Inc. Frequency translation circuitry
US6687494B1 (en) * 2000-06-30 2004-02-03 International Business Machines Corporation Low power radio telephone image reject mixer

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06350474A (ja) * 1993-06-03 1994-12-22 Toshiba Corp Fm信号処理回路
JPH08130416A (ja) * 1994-10-31 1996-05-21 Toshiba Corp ミキサー回路
JPH10233625A (ja) * 1997-01-11 1998-09-02 Mitel Semiconductor Ltd 画像排除ミキサー回路装置
JPH11234046A (ja) * 1997-11-07 1999-08-27 Mitel Semiconductor Ltd 画像リジェクトミキサ回路装置、無線受信機、及び無線電話機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477041B1 (ko) * 2002-04-10 2005-03-18 가부시끼가이샤 도시바 반도체 집적 회로 장치

Also Published As

Publication number Publication date
US20010027095A1 (en) 2001-10-04
US6999746B2 (en) 2006-02-14
DE10115235A1 (de) 2001-12-13
JP3510556B2 (ja) 2004-03-29
KR20010094949A (ko) 2001-11-03
DE10115235B4 (de) 2006-09-07
JP2001284968A (ja) 2001-10-12

Similar Documents

Publication Publication Date Title
KR100387249B1 (ko) 영상제거믹서
US7120414B2 (en) Circuit and method for receiving and mixing radio frequencies in a direct conversion receiver
US6029059A (en) Quadrature mixer method and apparatus
JP3252639B2 (ja) 検波器及び受信装置並びに送信装置
US7457606B2 (en) Mixer circuit for direct conversion transceiver with improved IP2
US7130599B2 (en) Quadrature generator with image reject mixer
JPH0691477B2 (ja) Rf同調回路
US6564045B1 (en) Broadband frequency multiplier
US7218163B2 (en) Radio-frequency mixer arrangement
US6021323A (en) Direct conversion receiver with reduced even order distortion
EP1679789A1 (en) Mixer circuit with gain control
EP1199796B1 (en) Frequency Converter
US7609776B2 (en) Quadrature frequency changer, tuner and modulator
EP0903846A2 (en) Double-balanced modulator and quadri-phase shift keying device
US20040032303A1 (en) Oscillator transmission circuit and radio apparatus
US5736840A (en) Phase shifter and communication system using the phase shifter
US7565128B2 (en) High performance low noise amplifier
US6927629B2 (en) Differential amplifier having improved balanced and linearity
JPH0927734A (ja) 衛星受信系の同調装置及び衛星受信系の入力信号群から所要のチャンネルキャリア周波数を選択するための方法
EP0849873A1 (en) Image-reject mixer arrangements
US5650714A (en) Orthogonal signal generation system
JP2001257538A (ja) 直交ミキサ回路及び複素ミキサ回路
GB2321353A (en) Image reject mixer arrangements
JP2002135057A (ja) ミキサ回路とその回路を使用する移動体通信システム
JPH11191717A (ja) 直交ミクサと、それを用いた送信装置および受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120507

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130503

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee