KR100323354B1 - 작은 구성으로 멀티레이트 및 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서 - Google Patents
작은 구성으로 멀티레이트 및 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서 Download PDFInfo
- Publication number
- KR100323354B1 KR100323354B1 KR1019990021290A KR19990021290A KR100323354B1 KR 100323354 B1 KR100323354 B1 KR 100323354B1 KR 1019990021290 A KR1019990021290 A KR 1019990021290A KR 19990021290 A KR19990021290 A KR 19990021290A KR 100323354 B1 KR100323354 B1 KR 100323354B1
- Authority
- KR
- South Korea
- Prior art keywords
- data sequences
- processing
- panels
- processing panels
- derived
- Prior art date
Links
- 238000004891 communication Methods 0.000 title claims abstract description 21
- 238000012545 processing Methods 0.000 claims abstract description 108
- 230000005540 biological transmission Effects 0.000 claims abstract description 40
- 230000004044 response Effects 0.000 claims abstract description 8
- 230000015654 memory Effects 0.000 claims description 34
- 238000000034 method Methods 0.000 claims description 20
- 239000002131 composite material Substances 0.000 claims description 17
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 230000003247 decreasing effect Effects 0.000 claims description 3
- 230000009977 dual effect Effects 0.000 claims description 3
- 238000003786 synthesis reaction Methods 0.000 claims description 3
- 238000012546 transfer Methods 0.000 claims description 2
- 230000002194 synthesizing effect Effects 0.000 claims 3
- 238000003672 processing method Methods 0.000 claims 2
- 239000000284 extract Substances 0.000 abstract description 15
- 238000001514 detection method Methods 0.000 description 9
- 238000010295 mobile communication Methods 0.000 description 3
- 238000012937 correction Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 125000004122 cyclic group Chemical group 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/50—Circuit switching systems, i.e. systems in which the path is physically permanent during the communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7097—Interference-related aspects
- H04B1/711—Interference-related aspects the interference being multi-path interference
- H04B1/7115—Constructive combining of multi-path signals, i.e. RAKE receivers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
베이스밴드 신호 프로세서는 CDMA 통신 시스템의 기지국에 사용된다. 베이스밴드 신호 프로세서는 입력 신호로부터 특정 데이타 시퀀스를 추출하여 추출 데이타 시퀀스들을 생성하는 다수의 처리 패널들을 포함한다. RAKE부는 처리 패널들에 접속되어, 추출 데이타 시퀀스들을 합성하여 합성 데이타 시퀀스를 생성한다. 제어기는 처리 패널들과 관련되고 RAKE부에 접속되어 제1 전송 레이트에 응답하여 처리 패널들 중 적어도 하나를 선택한다. 제어기에 의해 선택된 선택 처리 패널들은 특정 데이타 시퀀스들로서 입력 신호로부터 제1 파생 데이타 시퀀스들을 추출하고 상기 추출 데이타 시퀀스들로서 제1 추출 데이타 시퀀스들을 생성한다. RAKE부는 제어기의 제어 하에서 제1 추출 데이타 시퀀스들을 합성한다.
Description
본 발명은 CDMA 통신 시스템의 기지국에서 사용되는 베이스밴드 신호 프로세서에 관한 것으로, 특히 멀티레이트와 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서에 관한 것이다.
널리 공지된 이동 통신 시스템은 기지국 및 이동 단말기들을 포함한다. 각각의 기지국들은 셀을 커버하고 셀 내에 위치하는 이동 단말기들과 통신한다.
최근 이동 단말기들(또는 가입자들) 수의 급속한 증가로, 이동 통신 시스템용으로 사용할 수 있는 주파수 자원이 급속하게 감소하고 있다. 따라서, CDMA(코드 분할 다중 액세스) 통신 시스템이 공지의 다른 통신 시스템들보다 주파수 사용 효율성이 높다는 이유로 주목 받고 있다.
그런데, 영상 데이타 전송과 같은 데이타 통신은 이동 통신 분야에서 그 수요가 증가하는 추세이다. 따라서, CDMA 통신 시스템은 멀티유저 통신뿐만 아니라 낮은 전송 레이트의 호출에서 높은 전송 레이트의 영상 데이타 전송까지의 멀티레이트 통신도 처리해야 한다.
종래의 베이스밴드 신호 프로세서(또는 RAKE 수신기)는 CDMA 통신 시스템의 기지국에 구비된다. 베이스밴드 신호 프로세서는 다수의 확산 신호들을 포함하는 입력 신호를 처리하기 위하여 다수의 패널을 갖는다. 패널들의 수는 메세지 채널들을 통해 기지국과 통신할 수 있는 이동 단말기들의 최대수와 동일하다. 각각의 패널들은 CDMA 통신 시스템용의 최대 전송 레이트로 입력 신호를 처리할 수 있도록 형성되고 이동 단말기들 중 하나로부터 전송된 확산 신호들을 처리하기 위한 최소 유닛인 블럭을 형성한다.
이러한 형태의 RAKE 수신기는 이동 단말기에서도 사용된다. 그런 RAKE 수신기들은 미심사된 일본 특허 공보 제10-94041, 제10-98448, 및 제10-117157에 개시되어 있다.
상기 언급한 바와 같이, 모든 패널들은 최대 전송 레이트를 처리할 수 있다. 사실 이로 인해 기지국에는 과도한 장비가 구비된다. 즉, 종래의 베이스밴드 신호 프로세서는 필요 이상으로 사이즈가 크고 고가이다.
한편, 기지국에 의해 커버된 셀은 작을수록 바람직한데, 이는 기지국의 필요한 출력 전력이 더 작아질 수 있고, 주파수 자원을 더욱 효과적으로 사용할 수 있기 때문이다. 그러나, 셀들이 작아진다면, CDMA 통신 시스템의 서비스 영역에서 기기국의 수를 증가시킬 필요가 있다. 이는 설비와 장치면에서 투자를 증가시키고 CDMA 시스템을 유지하기 위한 비용을 증가시키는 결과를 초래한다. 이들 비용 부담은 가입자에게로 전가된다.
따라서, 본 발명의 목적은 필요 최소한의 구성으로 멀티레이트 및 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서를 제공하는 것에 있다.
본 발명의 다른 목적은 설명 과정에서 더욱 분명해질 것이다.
본 발명의 요지를 설명하면, 베이스밴드 신호 프로세서가 CDMA 통신 시스템의 기지국에 사용되는 것을 이해할 수 있다. 베이스밴드 신호 프로세서는 다수의 제1 확산 신호들을 포함하는 입력 신호들을 처리한다. 제1 확산 신호들은 제1 전송 레이트로 제1 이동 단말기로부터 전송된 제1 원 확산 신호(first original diffused signal)로부터 파생된다.
본 발명의 요지에 따르면, 베이스밴드 신호 프로세서는 입력 신호로부터 특정 데이타 시퀀스들을 추출하기 위하여 다수의 처리 패널들을 포함한다. RAKE부는 처리 패널들에 접속되고 추출 데이타 시퀀스들을 합성하여 합성 데이타 시퀀스를 생성한다. 제어기는 처리 패널들과 관련되고 RAKE부에 접속된다. 제어기는 특정 데이타 시퀀스들로서 제1 파생 데이타 시퀀스들을 추출하고 추출 데이타 시퀀스들로서 제1 추출 데이타 시퀀스들을 생성하기 위하여 제1 전송 레이트에 응답하여 처리 패널들 중 적어도 하나를 선택한다. 제어기는 RAKE부가 합성 데이타 시퀀스로서 제1 합성 데이타 시퀀스를 생성하게 한다.
본 발명의 다른 요지에 따르면, 입력 신호는 제2 전송 레이트로 제2 이동 단말기로부터 전송된 제2 전송 신호에 포함된 제2 원 데이타 시퀀스로부터 파생된 다수의 제2 파생 데이타 시퀀스를 포함한다. 제어기는 특정 데이타 시퀀스들로서 제2 파생 데이타 시퀀스들을 추출하고 추출 데이타 시퀀스들로서 제2 추출 데이타 시퀀스들을 생성하기 위해 제2 전송 레이트에 응답하여 처리 패널들 중 하나 이상의 다른 처리 패널들을 선택한다. 제어기는 RAKE부가 제1 합성 데이타 시퀀스와 시분할적으로 다중화된 제2 합성 데이타 시퀀스를 생성하게 한다.
도 1은 이동 단말기에 의해 전송된 전송 신호의 구조를 도시하는 도면.도 2는 본 발명의 양호한 실시예에 따른 베이스밴드 신호 프로세서의 블럭도.
<도면의 주요 부분에 대한 부호의 설명>
11 : 파일럿부
20 : 베이스밴드 신호 프로세서
211-1 : 탐색기
212-1 : 핑거부
213-1 : 메모리
23 : RAKE부
25 : 디코더
27 : CPU
도 1 및 도 2를 참조하여, 본 발명의 양호한 실시예에 따른 베이스밴드 신호 프로세서에 관하여 설명하겠다.
베이스밴드 신호 프로세서는 CDMA 무선 통신 시스템의 기지국에 사용된다. 기지국은 무선 신호를 수신하고 아날로그 수신 신호를 생성하기 위한 안테나를 갖는다. 아날로그 수신 신호는 기지국에서 디지탈 수신 신호로 변환된다. 디지탈 수신 신호는 입력 신호(또는 베이스밴드 신호)로서 베이스밴드 신호 프로세서에 공급된다.
CDMA 무선 통신 시스템에서, 이동 단말기 또는 이동국들은 반송파용으로 동일한 주파수를 사용한다. 각각의 이동 단말기들은 원 데이타 시퀀스로 반송파를 변조하여 원 전송 신호를 생성한다. 각 이동 단말기는 기지국의 CPU(도2를 참조)에 의해 주어진 전송 확산 코드로 원 전송 신호를 확산하여 원 확산 신호를 생성한다. 원 확산 신호는 기지국으로 전송된다.
원 확산 신호는 서로 상이한 다수의 패스를 통해 기지국에 도달한다. 달리 말하면, 원 확산 신호로부터 파생되는 다수의 파생 확산 신호들이 무선 신호로서 안테나에 의해 수신된다. 따라서, 무선 신호는 원 확산 신호로부터 파생된 파생 확산 신호를 포함하고, 따라서 입력 신호는 원 데이타 시퀀스로부터 파생되고 서로 다중화된 파생 데이타 시퀀스들을 포함한다.
도 1에 도시된 바와 같이, 원 데이타 시퀀스는 그 헤드에 파일럿(PL)부(11)를 갖는다. 파일럿부(11)는 CDMA 무선 통신 시스템에서 미리 정해지는 파일럿 신호를 포함한다. 데이타부(13)는 파일럿부(11)에 후속한다. 데이타부(13)는 CRC(순환 중복 검사) 코드 부가 또는 컨볼루셔널 인코딩과 같은 에러 검출 및 정정 코딩에 의해 인코드되는 가입자의 데이타 시퀀스를 포함한다.
도 2에서, 베이스밴드 신호 프로세서(20)는 입력 신호가 공급되는 8개의 처리 패널들(21-1 내지 21-8), 처리 패널들(21-1 내지 21-8)에 접속된 RAKE부(23), RAKE부(23)에 접속된 디코더(25), 및 RAKE부(23) 및 디코더(25)에 접속된 중앙 처리 장치(CPU: 27)를 포함한다.
각각의 처리 패널들(21-1 내지 21-8)은 탐색기(211-N : N=1, 2, 3, ..., 7, 8), 핑거부(212-N), 및 탐색기(211-N) 및 핑거부(212-N)에 접속된 메모리부(213-N)를 갖는다. 처리 패널들(21-1 내지 21-8)은 CPU(27)의 제어하에서 개별적으로 동작한다.
각각의 처리 패널들(21-1 내지 21-8)이 CPU(40)로부터 RAKE부(23)를 통해 공급된 파라미터들을 수신할 때, 처리 패널들은 하기와 같이 동작한다. 파라미터들은 수신 확산 코드, 탐색기(211-N)의 탐색 범위, 수신 타이밍을 알아내기 위한 계수, RAKE 합성용 대상(또는 패스)의 수 등을 포함한다. 수신 확산 코드는 이동 단말기와 기지국 사이에 접속된 메세지 채널에 대해 특정 이동 단말기에 주어진 전송 확산 코드와 동일하다.
탐색기(211-N)는 수신 확산 코드로 파일럿 신호를 확산하여 탐색 신호를 생성한다. 탐색기(211-N)는 입력 신호와 탐색 신호 사이의 상관도를 나타내는 상관 계수를 찾아내고, 원 확산 신호들 중 하나로부터 파생된 파생 확산 수신 신호의 수신 타이밍을 추정한다. 상관 계수는 핑거부(212-N)에 통지된다. 상관 계수는 핑거부(212-N)의 동작 타이밍을 결정한다. 수신 타이밍을 나타내는 수신 타이밍 정보는 메모리(213N) 내에 기억된다.
핑거부(212-N)는 상관 계수에 응답하여 입력 신호로부터 파생 확산 데이타 시퀀스들의 일부를 선택한다. 선택된 파생 확산 데이타 시퀀스들은 원 데이타 시퀀스 중의 하나로부터 발생되는데, 이는 상관 계수가 수신 확산 코드에 기초하여 구해지기 때문이다. 하기와 같은 CPU(40)는 선택되는 파생 확산 데이타 시퀀스의 수를 결정한다. 그 수는 최대 8이다. 핑거부(212-N)는 선택된 파생 확산 데이타 시퀀스들의 지연 시간 및 검출 타이밍을 검출하고, 지연 시간을 나타내는 지연 시간 정보와 검출 타이밍을 나타내는 멀티패스 검출 타이밍 정보를 메모리(213-N)에 저장한다. 또한, 핑거부(212-N)는 수신 확산 코드를 이용하여 선택된 파생 확산 데이타 시퀀스들의 역확산을 실행한다. 달리 말하면, 핑거부(212-N)는 수신 확산 코드에 각각의 선택된 파생 확산 데이타 시퀀스를 곱한다. 즉, 핑거부(212-N)는 입력 신호로부터, 선택된 파생 확산 데이타 시퀀스들과 대응하는, 수신 데이타 시퀀스들을 추출한다. 핑거부(212-N)는 수신 데이타 시퀀스들을 메모리(215-N)에 저장한다.
탐색기(211-N) 및 핑거부(212-N)는(또는 처리 패널(21)은) 예를 들어, 32ksps(초당 킬로 심볼)의 고정 동작 레이트에서 입력 신호를 처리하도록 최적화된다. 이하에서는, 고정 동작 레이트가 32ksps라고 가정하고 베이스밴드 신호 프로세서에 관하여 설명한다. 원 전송 신호가 32ksps의 심볼 레이트로 특정 기지국으로부터 전송된다면, 핑거부(212-N)는 최대 8개의 파생 데이타 시퀀스를 추출할 수 있다.
메모리(213-N)는 탐색기(211-N), 핑거부(212-N), 및 RAKE부(23)에 의해 판독/기입되는 이중 포트 RAM(Random Access Memory)이다. 상기 메모리(213-N)는 탐색기(211-N) 및 핑거부(212-N)에 제공하기 위한 파라미타들을 기억한다. 즉, 파라미터들은 RAKE부(23) 및 메모리(213-N)를 통해 CPU(40)로부터 탐색기(211-N) 및 핑거부(212-N)로 공급된다. 또한, 메모리(213-N)는 상기 언급된 바와 같이 수신 타이밍 정보, 지연 시간 정보, 멀티패스 검출 타이밍 정보, 및 수신 데이타 시퀀스를 기억한다.
RAKE부(23)는 메모리(231-N)로부터 판독된 수신 데이타 시퀀스들을 합성하여 합성 수신 데이타 시퀀스를 생성한다. 이러한 합성은 CPU(27)의 제어 하에서 메모리(213-N)에 기억된 지연 시간 정보에 기초하여 실행된다. CPU(27)가 처리 패널들(21-1 내지 21-8)의 일부에 동일한 수신 확산 코드를 제공하는 경우에, RAKE부(23)는 그들 처리 패널로부터 공급된 수신 데이타 시퀀스들을 합성한다. RAKE부는 처리 패널들(21-1 내지 21-8)의 레이트보다 상당히 높은 레이트로 동작한다.
디코더(25)는 합성 수신 데이타 시퀀스를 디코드하여 디코드된 수신 데이타 시퀀스를 생성한다. 이때, 디코드(25)는 에러를 검출하여 그것을 정정한다. 예를 들어, 에러 검출 및 정정은 CRC 검사로 이루어진다. 디코더(25)는 디코드된 수신 데이타 시퀀스를 와이어 시스템, 예를 들어 ISDN(통합 서비스 디지탈 네트워크) 또는 ATM(비동기 전송 모드) 네트워크를 통해 제어 스테이션(도시되지 않음)에 공급한다. 제어 스테이션은 이동/공중 네트워크 인터커넥터를 통해 공중 네트워크에 접속된다.
CPU(27)는 상기 기술된 바와 같이 동작하도록 처리 패널(21-1 내지 21-8), RAKE부(23), 및 디코더(25)를 제어한다.
또한, CPU(27)는 기지국과 이동 단말기 사이의 접속을 제어한다. CPU(27)가 제어 채널을 통해 특정 이동 단말기로부터 접속 요청을 수신할 때, CPU(27)는 이동 단말기에 전송 확산 코드를 할당한다. 한편, CPU(27)는 접속 요청에 응답하여 처리 패널들(21-1 내지 21-8)에 전송 확산 코드와 동일한 수신 확산 코드를 공급한다.
예를 들어, 접속 요청은 32ksps의 전송 레이트를 요청하고, CPU(27)는 처리 패널들(21-1 내지 21-8)중 하나에 수신 확산 코드를 공급한다. 수신 확산 코드를 수신하는 처리 패널은 8개의 파생 확산 시퀀스들을 선택하여 파라미터들에 포함된 패스의 수에 응답하여 상기 파생 확산 시퀀스들을 처리한다. 접속 요청이 64ksps의 전송 레이트를 요청한다면, CPU(27)는 처리 패널들(21-1 내지 21-8) 중 2개에 수신 확산 코드를 공급한다. 수신 확산 코드를 수신하는 각각의 처리 패널들은 4개의 파생 확산 데이타 시퀀스들을 선택하여 그것들을 처리한다. 2개의 처리 패널들은 하나의 블럭으로서 동작한다. 접속 요청이 94ksps의 전송 레이트를 요청한다면, CPU(27)는 처리 패널들(21-1 내지 21-8) 중 3개에 수신 확산 코드를 공급한다. 수신 확산 코드를 수신하는 각각의 처리 패널은 2개의 파생 확산 데이타 시퀀스들을 선택하여 그것들을 처리한다. 3개의 처리 패널들은 하나의 블럭으로서 동작한다. 접속 요청이 128ksps의 전송 레이트를 요청한다면, CPU(27)는 처리 패널들(21-1 내지 21-8) 중 4개에 수신 확산 코드를 공급한다. 수신 확산 코드를 수신하는 각각의 처리 패널은 2개의 파생 확산 데이타 시퀀스들을 선택하여 그것들을 처리한다. 4개의 처리 패널들은 하나의 블럭으로서 동작한다. 따라서, 베이스밴드 신호 프로세서는 128ksps의 2명의 사용자로부터 32ksps의 8명의 사용자까지 처리할 수 있다.
이하에서는 베이스밴드 신호 프로세서의 동작을 더 상세히 설명한다.
우선, 제1 사용자가 32ksps의 심볼 레이트로 8.8kbps의 코드된 음성 신호를 전송한다고 가정한다. 이러한 경우에, CPU(27)는 미사용 처리 패널 중에서 하나를 선택한다. CPU(27)가 처리 패널(21-1)을 선택한다고 가정한다.
그런 다음, CPU(27)는 제1 사용자에게 할당된 사용자 ID코드 및 수신 확산 코드를 포함하는 파라미터들을 RAKE부(23)에 공급하고, RAKE(23)에 지시하여 처리 패널(21-1)이 입력 신호를 처리하도록 한다. RAKE부(23)는 파라미터들을 메모리(213-1)에 저장한다.
탐색기(211-1) 및 핑거부(212-1)는 파라미터들을 사용하여 상기 언급된 바와 같이 동작한다. 즉, 탐색기(211-1) 및 핑거부(212-1)는 제1 수신 타이밍 정보, 제1 멀티패스 검출 타이밍 정보, 제1 지연 시간 정보, 및 제1 수신 데이타 시퀀스들을 생성하고 그것들을 메모리(213-1)에 저장한다. 제1 수신 시퀀스들의 수는 최대 8개이다. 각각의 탐색기(211-1) 및 핑거부(212-1)는 메모리로의 기록 종료를 RAKE부(23)에 통지한다.
RAKE부가 탐색기(211-1) 및 핑거부(212-1)로부터 기록 종료의 통지를 수신하면, RAKE부는 메모리(213-1)로부터 제1 수신 데이타 시퀀스들, 제1 수신 타이밍 정보, 제1 멀티패스 검출 정보, 및 제1 지연 시간 정보를 판독하여, 제1 수신 타이밍 정보, 제1 멀티패스 검출 정보, 및 제1 지연 시간 정보에 기초하여 제1 수신 데이타 시퀀스들을 합성한다. RAKE부는 제1 합성 수신 데이타 시퀀스를 디코더(25)에 공급한다.
디코더(25)는 제1 합성 수신 데이타 시퀀스를 디코드하고 에러를 검출하고 그 에러를 정정하여, 제1 디코드된 수신 데이타 시퀀스를 제어 스테이션에 공급한다.
다음으로, 제2 사용자가 64ksps의 심볼 레이트로 14.8kbps의 코드된 음성 신호 또는 32kbps의 데이타 신호를 전송한다고 가정한다. 이 경우에, CPU(27)는 미사용 처리 패널들 중에서 2개를 선택한다. CPU(27)가 처리 패널들(21-1 및 21-2)을 선택한다고 가정한다.
그런 다음, CPU(27)는 제2 사용자에게 할당된 사용자 ID코드 및 수신 확산 코드를 포함하는 파라미터들을 RAKE부(23)에 공급하고, RAKE부(23)에 지시하여 처리 패널들(21-1 및 21-2)이 입력 신호를 처리하도록 한다. RAKE부(23)는 파라미터들을 메모리(213-1 및 213-2)에 저장한다.
처리 패널(21-1)은 입력 신호로부터 제1군의 제2 수신 데이타 시퀀스로서 최대 4개의 수신 데이타 시퀀스를 추출하고 그것을 메모리(213-1)에 기억한다. 그와 유사하게, 처리 패널(21-2)은 입력 신호로부터 제2군의 제2 수신 데이타 시퀀스들로서 최대 4개의 다른 수신 데이타 시퀀스를 추출하고 그것을 메모리(213-2)에 저장한다.
처리 패널(21-1 및 21-2)이 RAKE부(23)에 기록 종료를 통지하면, RAKE부(23)는 메모리(213-1 및 213-2)로부터 제1 및 제2군의 제2 수신 데이타 시퀀스 및 다른 정보를 판독하고 제2 수신 데이타 시퀀스 모두(최대 8세트)를 합성하여 제2 합성 수신 데이타 시퀀스를 생성한다.
디코더(25)는 RAKE부(23)로부터 제2 합성 수신 데이타 시퀀스들을 수신하고, 제2 합성 수신 데이타 시퀀스를 디코드하여 와이어 시스템에 제2 디코드된 수신 데이타를 공급한다.
다음으로, 3개의 메세지 채널들이 제3, 제4, 및 제5 사용자들(또는 이동 단말기들)에 차례로 할당된다고 가정한다.
제3 사용자가 32ksps의 심볼 레이트로 8.8kbps의 코드된 음성 신호들을 전송할 때, CPU(27)는 미사용 처리 패널들 중에서 하나를 선택한다. CPU(27)가 처리 패널(21-1)을 선택한다고 가정한다.
처리 패널(21-1)은 입력 신호로부터 제3 수신 데이타 시퀀스로서 제3 사용자에 관련된 최대 8개의 수신 데이타 시퀀스를 추출하고 그것을 메모리(213-1)에 저장한다. 처리 패널(21-1)은 제3 사용자와 기지국 사이의 메세지 채널이 일소될 때까지 연속해서 상기 언급된 동작을 실행한다.
처리 패널(21-1)이 RAKE부(23)에 기록 완료를 알릴 때마다, RAKE부(23)는 메모리(213-1)로부터 제3 수신 데이타 시퀀스를 판독하고 제3 수신 데이타 시퀀스들(최대 8세트)을 합성하여 제3 합성 수신 데이타 시퀀스를 생성한다.
디코더(25)는 RAKE부(23)로부터 제3 합성 수신 데이타 시퀀스들을 수신하고 제3 합성 수신 데이타 시퀀스를 디코드하여 제3 디코드된 수신 데이타 시퀀스를 와이어 시스템에 공급한다.
제4 사용자가 128ksps의 심볼 레이트로 64kbps의 데이타 신호를 전송할 때, CPU(27)는 미사용 처리 패널 중에서 4개를 선택한다. CPU(27)가 처리 패널들(21-2 내지 21-5)을 선택한다고 가정한다. 이러한 경우에, 블럭(21-1)은 제1 사용자에 대한 입력 신호를 계속 처리한다.
각각의 처리 패널들(21-2 내지 21-5)은 제4 사용자와 연관된 2개의 수신 데이타 시퀀스들을 추출한다. 즉, 처리 패널들(21-2)은 2개의 수신 데이타 시퀀스들을 추출하고 그것들을 제1군의 제4 수신 데이타 시퀀스들로서 메모리(213-2)에 기억한다. 처리 패널들(21-3)은 다른 2개의 수신 데이타 시퀀스들을 추출하여 그것들을 제2군의 제4 수신 데이타 시퀀스들로서 메모리(213-3)에 기억시킨다. 처리 패널들(21-4)은 또 다른 2개의 수신 데이타 시퀀스들을 추출하여 그것들을 제3군의 제4 수신 데이타 시퀀스들의 제3군으로서 메모리(213-4)에 기억한다. 또한, 처리 패널들(21-5)은 또 다른 2개의 수신 데이타 시퀀스들을 추출하여 그것들을 제4군의 제4 수신 데이타 시퀀스들로서 메모리(213-5)에 기억한다. 처리 패널들(21-2 내지 21-5)은 제4 사용자와 기지국 사이의 메세지 채널들이 일소될 때까지 상기 언급된 동작을 연속적으로 실행한다.
처리 패널들(21-2 내지 21-5)이 RAKE부(23)에 기록 종료를 알릴 때마다, RAKE부(23)는 메모리(213-2 내지 213-5)로부터 제4 수신 데이타 시퀀스들 모두를 판독한다. 그런 다음, RAKE부(23)는 제4 수신 데이타 시퀀스들(최대 8세트)을 합성하여 제4 합성 수신 데이타 시퀀스를 생성한다. RAKE부(23)는 일련의 제3 수신 데이타 시퀀스들 및 일련의 제4 수신 데이타 시퀀스들을 시분할적으로 처리한다.
디코더(25)는 RAKE부(23)로부터 제3 합성 수신 데이타 시퀀스들 및 제4 합성 수신 데이타 시퀀스들을 수신하고 그것들을 디코드하여, 제3 디코드된 수신 데이타 시퀀스들이 제4 합성 수신 데이타 시퀀스들에 대응하는 제4 디코드된 수신 데이타 시퀀스들과 다중화된 디코드 수신 데이타 시퀀스를 제어 스테이션에 공급한다.
제5 사용자가 64ksps의 심볼 레이트로 32kbps의 데이타 신호들을 전송할 때, CPU(27)는 미사용 처리 패널들 중에서 2개를 선택한다. CPU(27)가 처리 패널들(21-6 내지 21-7)을 선택한다고 가정한다. 이 경우에, 처리 패널(21-1)은 제1 사용자의 입력 신호를 계속해서 처리하고 처리 패널들(21-2 내지 21-5)은 제2 사용자의 입력 신호를 계속해서 처리한다.
각각의 처리 패널들(21-6 내지 21-7)은 제5 사용자와 관련된 4개의 수신 데이타 시퀀스들을 추출한다. 즉, 처리 패널(21-6)은 4개의 수신 데이타 시퀀스들을 추출하고 그것을 제1군의 제5 수신 데이타 시퀀스들로서 메모리(213-6)에 기억한다. 처리 패널(21-7)은 다른 2개의 수신 데이타 시퀀스들을 추출하고 그것을 제2군의 제5 수신 데이타 시퀀스들로서 메모리(213-7)에 기억한다. 처리 패널들(21-6 및 21-7)은 제5 사용자와 기지국 사이의 메세지 채널이 일소될 때까지 상기 언급된 동작을 연속해서 실행한다.
처리 패널들(21-6 및 21-7)이 RAKE부(23)에 기록 완료를 알릴 때마다, RAKE부(23)는 메모리(213-6 및 213-7)로부터 제5 수신 데이타 시퀀스들을 판독한다. 그런 다음, RAKE부(23)는 제5 수신 데이타 시퀀스들(최대 8세트)을 합성하여 제5 합성 수신 데이타를 생성한다. RAKE부(23)는 일련의 제3 수신 데이타 시퀀스들 및 일련의 제4 수신 데이타 시퀀스들, 및 일련의 제5 수신 데이타 시퀀스들을 시분할적으로 처리한다.디코더(25)는 RAKE부(23)로부터 제3 합성 수신 데이타 시퀀스들, 제4 합성 수신 데이타 시퀀스들, 및 제5 합성 수신 데이타 시퀀스들을 수신하고, 그것들을 디코드하여, 제3 디코드된 수신 데이타 시퀀스들이 제4 수신 데이터 시퀀스들 및 제5 합성 수신 데이타 시퀀스들에 대응하는 제5 수신 데이타 시퀀스들과 다중화된 디코드 수신 데이타 시퀀스를 제어 스테이션에 공급한다.
베이스밴드 신호 프로세서가 상기 언급한 바와 같이 각각의 원 전송 신호들의 전송 레이트에 기초하여 처리 패널들(21-1 내지 21-8)을 적응성 있게 사용하기 때문에, 베이스밴드 신호 프로세서는 필요 최소한의 구성(또는 하드 웨어)으로 원 전송 신호들을 처리할 수 있다.
또한, 베이스밴드 신호 프로세서는 처리 패널들에서 이중 포트(RAMs)를 갖기 때문에, 처리 패널들과 RAKE부 사이에서 파라미터, 수신 데이타 시퀀스 등의 교환이 효과적으로 실행된다. 이러한 것은 처리 시간을 단축시킨다.
이상 본 발명을 양호한 실시예와 관련하여 설명하였으나, 본 기술 분야의 숙련된 자들은 다양한 방법으로 본 발명을 용이하게 실행할 수 있을 것이다. 예를 들어, 처리 패널들의 수는 16개일 수 있다. 이러한 경우에, 베이스밴드 신호 프로세서는 최대 32ksps 레이트의 16명의 사용자 또는 128ksps의 레이트의 4명의 사용자를 처리할 수 있다. 또한, 처리 패널들(21-1 내지 21-8)은 64ksps의 동작 레이트로 입력 신호를 처리하도록 최적화될 수 있다. 이 경우에, 베이스밴드 신호 프로세서는 최대 64ksps 레이트의 8명의 사용자, 32ksps 레이트의 16명의 사용자, 또는 256ksps 레이트의 2명의 사용자를 처리할 수 있다.
상기 기술된 바와 같이, 본 발명에 따르면, 필요 최소한의 구성으로 멀티레이트와 멀티유저 통신을 처리할 수 있고, 처리 시간을 단축시킬 수 있는 베이스밴드 신호 프로세서가 제공된다.
Claims (10)
- 제1 이동 단말기로부터 제1 전송 레이트로 전송된 제1 전송 신호에 포함된 제1 원 데이타 시퀀스(first original data sequence)로부터 파생된 제1 파생 데이타 시퀀스들을 포함하는 입력 신호로부터, 합성된 수신 데이타 시퀀스를 생성하기 위한 CDMA 통신 시스템의 기지국에서 사용되는 베이스밴드 신호 프로세서에 있어서,상기 입력 신호로부터 특정 데이타 시퀀스들을 개별적으로 추출하여 추출 데이타 시퀀스들을 생성하기 위한 복수의 처리 패널 -이 처리 패널들 각각은 고정 동작 레이트를 가지며 소정 수의 패스를 처리할 수 있음-;상기 처리 패널들에 접속되어, 상기 추출 데이타 시퀀스들을 합성하여 합성 데이타 시퀀스를 생성하기 위한 RAKE부; 및상기 처리 패널들과 관련되고 상기 RAKE부에 접속된 제어기를 포함하고,상기 제어기는, 상기 특정 데이타 시퀀스들로서 상기 제1 파생 데이타 시퀀스들을 추출하고 상기 추출 데이타 시퀀스들로서 제1 추출 데이타 시퀀스들을 생성하기 위하여 상기 고정 동작 레이트 및 상기 제1 전송 레이트에 기초하여 상기 처리 패널들 중에서 하나 이상의 처리 패널을 선택하고, 상기 제1 전송 레이트가 상기 고정 동작 레이트를 초과하는 경우 상기 선택되는 처리 패널의 수를 증가시키고 선택된 처리 패널들 각각에 할당되는 패스의 수를 감소시켜서, 상기 RAKE부가 상기 합성 데이타 시퀀스로서 제1 합성 데이타 시퀀스를 생성하게 하는 것을 특징으로 하는 베이스밴드 신호 프로세서.
- 삭제
- 삭제
- 제1항에 있어서, 상기 각각의 처리 패널은 핑거부를 구비하고, 상기 핑거부에 동작 타이밍을 제공하기 위한 탐색부를 구비하는 베이스밴드 신호 프로세서.
- 제4항에 있어서, 상기 탐색부는 상기 동작 타이밍을 결정하기 위하여 상기 각각의 제1 파생 데이타 시퀀스들로부터 파일럿부를 검출하는 베이스밴드 신호 프로세서.
- 제4항에 있어서, 상기 각각의 처리 패널은, 상기 탐색부, 상기 핑거부, 및 상기 RAKE부에 접속된 메모리 -상기 메모리는 상기 동작 타이밍을 나타내는 타이밍 정보 및 상기 RAKE부에 제공하기 위한 적어도 하나 이상의 상기 추출 데이터 시퀀스를 기억함- 를 구비하고, 상기 RAKE부는 상기 메모리에 기입된 내용을 판독하여 RAKE 합성을 행하는 베이스밴드 신호 프로세서.
- 제6항에 있어서, 상기 메모리는 이중 포트 메모리인 베이스밴드 신호 프로세서.
- 제1항에 있어서, 상기 입력 신호는 제2 전송 레이트로 제2 이동 단말기로부터 전송된 제2 전송 신호에 포함된 제2 원 데이타 시퀀스들로부터 파생된 복수의 제2 파생 데이타 시퀀스들을 포함하고,상기 제어기는, 상기 특정 데이타 시퀀스들로서 상기 제2 파생 데이타 시퀀스들을 추출하고 상기 추출 데이타 시퀀스들로서 제2 추출 데이타 시퀀스들을 생성하기 위하여 상기 고정 동작 레이트 및 상기 제2 전송 레이트에 기초하여 상기 처리 패널들 중에서 하나 이상의 다른 처리 패널을 선택하고, 상기 제2 전송 레이트가 상기 고정 동작 레이트를 초과하는 경우 상기 선택되는 처리 패널의 수를 증가시키고 선택된 처리 패널들 각각에 할당되는 패스의 수를 감소시켜서, 상기 RAKE부가 상기 제1 합성 데이타 시퀀스와 시분할적으로 다중화된 제2 합성 데이타 시퀀스를 생성하게 하는 것을 특징으로 하는 베이스밴드 신호 프로세서.
- CDMA 통신 시스템의 기지국에서, 제1 전송 레이트로 제1 이동 단말기에 의해 전송된 제1 전송 신호에 포함된 제1 원 데이타 시퀀스로부터 파생된 복수의 제1 파생 데이타 시퀀스들을 포함하는 입력 신호를 처리하는 방법에 있어서,상기 제1 전송 레이트에 응답하여 복수의 처리 패널 -상기 처리 패널들 각각은 고정 동작 레이트를 가지며 소정 수의 패스를 처리할 수 있음- 중에서 하나 이상의 처리 패널을 선택하는 단계;상기 선택된 처리 패널들이 상기 제1 파생 데이타 시퀀스들을 추출하여 제1 추출 데이타 시퀀스들을 생성하도록 하는 단계; 및상기 제1 추출 데이타 시퀀스들을 합성하여 제1 합성 데이타 시퀀스를 생성하는 단계를 포함하고,상기 처리 패널의 선택 단계에서, 상기 제1 전송 레이트가 상기 고정 동작 레이트를 초과하는 경우 상기 선택되는 처리 패널의 수를 증가시키고 선택된 처리 패널들 각각에 할당되는 패스의 수를 감소시키는 것을 특징으로 하는 입력 신호 처리 방법.
- 제9항에 있어서,상기 입력 신호는 제2 전송 레이트로 제2 이동 단말기에 의해 전송된 제2 전송 신호에 포함된 제2 원 데이타 시퀀스로부터 파생된 복수의 제2 파생 데이타 시퀀스들을 더 포함하고,상기 제2 전송 레이트에 응답하여 상기 복수의 처리 패널 중에서 하나 이상의 다른 처리 패널을 선택하는 단계;상기 선택된 처리 패널들이 상기 제2 파생 데이타 시퀀스들을 추출하여 제2 추출 데이타 시퀀스들을 생성하도록 하는 단계; 및상기 제2 추출 데이타 시퀀스를 합성하여 상기 제1 합성 데이타 시퀀스와 시분할적으로 다중화된 제2 합성 데이타 시퀀스를 생성하는 단계를 포함하고,상기 처리 패널의 선택 단계에서, 상기 제2 전송 레이트가 상기 고정 동작 레이트를 초과하는 경우 상기 선택되는 처리 패널의 수를 증가시키고 선택된 처리 패널들 각각에 할당되는 패스의 수를 감소시키는 것을 특징으로 하는 입력 신호 처리 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1998-161057 | 1998-06-09 | ||
JP16105798A JP3097664B2 (ja) | 1998-06-09 | 1998-06-09 | Cdma通信のベ−スバンド処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000006025A KR20000006025A (ko) | 2000-01-25 |
KR100323354B1 true KR100323354B1 (ko) | 2002-02-19 |
Family
ID=15727802
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990021290A KR100323354B1 (ko) | 1998-06-09 | 1999-06-09 | 작은 구성으로 멀티레이트 및 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6515979B1 (ko) |
EP (1) | EP0964528B1 (ko) |
JP (1) | JP3097664B2 (ko) |
KR (1) | KR100323354B1 (ko) |
CN (1) | CN1103519C (ko) |
BR (1) | BR9902428A (ko) |
DE (1) | DE69939353D1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3895098B2 (ja) * | 2000-07-21 | 2007-03-22 | 東日本電信電話株式会社 | 視聴制御方法および視聴制御システム |
JP3730842B2 (ja) | 2000-08-02 | 2006-01-05 | 日本電気株式会社 | Cdma受信装置及びその方法 |
KR100464485B1 (ko) * | 2000-11-09 | 2004-12-31 | 엘지전자 주식회사 | 고속무선 패킷 데이터의 전송 장치 및 그 방법 |
US7236500B1 (en) * | 2000-12-19 | 2007-06-26 | Intel Corporation | Demodulation of multi-user, multi-protocol data in a reconfigurable datapath |
JP2002359576A (ja) * | 2001-05-31 | 2002-12-13 | Fujitsu Ltd | Cdma受信装置 |
US7010016B2 (en) | 2001-12-19 | 2006-03-07 | Intel Corporation | Method and WCDMA receiver for high-rate and low-rate physical channel reception |
CN100389549C (zh) * | 2002-06-11 | 2008-05-21 | 上海贝尔有限公司 | 一种宽带码分多址系统下行基带处理装置 |
KR102637730B1 (ko) | 2018-12-24 | 2024-02-19 | 삼성전자주식회사 | 다중 수신 다중 sim을 위한 장치 및 방법 |
WO2024049405A1 (en) * | 2022-08-29 | 2024-03-07 | Zeku, Inc. | Apparatus and method for two-dimensional scheduling of downlink layer 1 operations |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0799487A (ja) * | 1993-04-30 | 1995-04-11 | Canon Inc | スペクトラム拡散通信装置および無線通信装置 |
JPH07221729A (ja) * | 1994-02-07 | 1995-08-18 | Fujitsu Ltd | 符号分割多重通信装置 |
JPH09321667A (ja) * | 1996-05-29 | 1997-12-12 | Yozan:Kk | Cdma通信システム用受信機 |
JPH10336072A (ja) * | 1997-06-02 | 1998-12-18 | N T T Ido Tsushinmo Kk | 直接拡散cdma伝送方式におけるrake受信機 |
KR19990052560A (ko) * | 1997-12-22 | 1999-07-15 | 정선종 | 레이크 수신기 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6245237A (ja) | 1985-08-23 | 1987-02-27 | Nec Home Electronics Ltd | スペクトラム拡散電力線伝送方式 |
JPS63283246A (ja) | 1987-05-15 | 1988-11-21 | Hitachi Ltd | スペクトラム拡散無線通信の狭帯域化方式 |
JP3128997B2 (ja) | 1992-10-09 | 2001-01-29 | ソニー株式会社 | 受信装置及びマルチパス信号の選択方法 |
FI932605A (fi) | 1993-06-07 | 1994-12-08 | Nokia Telecommunications Oy | Tukiasemavastaanotinlaitteisto |
US5490165A (en) | 1993-10-28 | 1996-02-06 | Qualcomm Incorporated | Demodulation element assignment in a system capable of receiving multiple signals |
JPH07231278A (ja) | 1994-02-18 | 1995-08-29 | Fujitsu Ltd | 直接拡散スペクトル拡散通信方式によるレイク受信機 |
GB2291567B (en) | 1994-07-01 | 1999-02-24 | Roke Manor Research | Apparatus for use in equipment providing a digital radio link between a fixed and a mobile radio unit |
US5579341A (en) * | 1994-12-29 | 1996-11-26 | Motorola, Inc. | Multi-channel digital transceiver and method |
US5872776A (en) * | 1995-11-22 | 1999-02-16 | Yang; Lin-Lang | Signal detection and interference cancellation based on simplified matrix inversion for CDMA applications |
JP2820918B2 (ja) | 1996-03-08 | 1998-11-05 | 株式会社ワイ・アール・ピー移動通信基盤技術研究所 | スペクトル拡散通信装置 |
JP3358170B2 (ja) | 1996-07-24 | 2002-12-16 | 株式会社エヌ・ティ・ティ・ドコモ | Cdma無線通信の受信方法 |
CA2210582C (en) * | 1996-07-24 | 2001-01-30 | Ntt Mobile Communications Network Inc. | Method and apparatus for receiving cdma radio communication |
US6026115A (en) * | 1996-08-23 | 2000-02-15 | Ntt Mobile Communications Network, Inc. | Rake receiver |
JP3380435B2 (ja) | 1996-08-23 | 2003-02-24 | 株式会社エヌ・ティ・ティ・ドコモ | Rake受信装置 |
US5889768A (en) | 1996-08-30 | 1999-03-30 | Motorola, Inc. | Method of and apparatus for pilot channel acquisition |
US6078576A (en) * | 1998-02-04 | 2000-06-20 | Golden Bridge Technology, Inc. | High processing gain CDMA/TDMA system and method |
EP0935204A3 (en) * | 1998-02-05 | 2001-02-28 | Texas Instruments Incorporated | Programmable correlator coprocessor |
JP3058269B2 (ja) * | 1998-04-08 | 2000-07-04 | 日本電気株式会社 | 携帯電話装置 |
-
1998
- 1998-06-09 JP JP16105798A patent/JP3097664B2/ja not_active Expired - Fee Related
-
1999
- 1999-06-08 US US09/327,535 patent/US6515979B1/en not_active Expired - Fee Related
- 1999-06-08 DE DE69939353T patent/DE69939353D1/de not_active Expired - Fee Related
- 1999-06-08 EP EP19990111150 patent/EP0964528B1/en not_active Expired - Lifetime
- 1999-06-09 CN CN99107987A patent/CN1103519C/zh not_active Expired - Fee Related
- 1999-06-09 KR KR1019990021290A patent/KR100323354B1/ko not_active IP Right Cessation
- 1999-06-09 BR BR9902428A patent/BR9902428A/pt not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0799487A (ja) * | 1993-04-30 | 1995-04-11 | Canon Inc | スペクトラム拡散通信装置および無線通信装置 |
JPH07221729A (ja) * | 1994-02-07 | 1995-08-18 | Fujitsu Ltd | 符号分割多重通信装置 |
JPH09321667A (ja) * | 1996-05-29 | 1997-12-12 | Yozan:Kk | Cdma通信システム用受信機 |
JPH10336072A (ja) * | 1997-06-02 | 1998-12-18 | N T T Ido Tsushinmo Kk | 直接拡散cdma伝送方式におけるrake受信機 |
KR19990052560A (ko) * | 1997-12-22 | 1999-07-15 | 정선종 | 레이크 수신기 |
Also Published As
Publication number | Publication date |
---|---|
EP0964528A2 (en) | 1999-12-15 |
JPH11355244A (ja) | 1999-12-24 |
EP0964528B1 (en) | 2008-08-20 |
CN1103519C (zh) | 2003-03-19 |
US6515979B1 (en) | 2003-02-04 |
DE69939353D1 (de) | 2008-10-02 |
BR9902428A (pt) | 2000-08-08 |
EP0964528A3 (en) | 2003-10-15 |
JP3097664B2 (ja) | 2000-10-10 |
KR20000006025A (ko) | 2000-01-25 |
CN1238614A (zh) | 1999-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU753670B2 (en) | Base station architecture for a mobile communications system | |
US6333926B1 (en) | Multiple user CDMA basestation modem | |
US7532590B2 (en) | Cell search apparatus and method in a mobile communication system | |
KR20010072762A (ko) | 선택된 상관성을 가지는 직교 하다마드-베이스드 시퀀스에기초한 통신 방법 및 장치 | |
KR100323354B1 (ko) | 작은 구성으로 멀티레이트 및 멀티유저 통신을 처리할 수 있는 베이스밴드 신호 프로세서 | |
US6920123B1 (en) | Cell search method in wireless communication network | |
US20080092141A1 (en) | Method and apparatus for time-sliced and multi-threaded data processing in a communication system | |
JP4298140B2 (ja) | 送受信装置 | |
JP2000308120A (ja) | チャネル割当制御方法 | |
US6504816B1 (en) | Baseband signal demodulating apparatus and method in mobile radio communication system | |
JP2008527913A (ja) | スクランブル符号決定を実行するためのサーチャ・ハードウェア | |
KR101157108B1 (ko) | 메모리 아키텍처를 사용하여 1차 셀을 검색하기 위한 상관기 | |
US6574204B1 (en) | Method of canceling interference components included in received signals of base station in mobile communication system | |
US7366143B2 (en) | Diversity receiving radio base station with high reception sensitivity and high time slot utilization efficiency | |
US6977918B2 (en) | Method and apparatus for processing a signal received in a high data rate communication system | |
US7552257B2 (en) | Data transmission device with a data transmission channel for the transmission of data between data processing devices | |
JPH1174820A (ja) | Cdma信号受信装置 | |
AU6625098A (en) | A method for combining signals, and a receiver | |
US20040028066A1 (en) | Receiver architectures with dynamic symbol memory allocation and methods therefor | |
WO2002058266A2 (en) | Method and apparatus for efficient use of communication resources in a communication system | |
JP2003258679A (ja) | 基地局のピーク検出回路 | |
KR100331879B1 (ko) | 공통 패킷 채널의 수신기 및 그의 신호 수신 방법 | |
KR100376752B1 (ko) | 멀티 채널 지원용 수신기 | |
KR20020057291A (ko) | 가변 전송율을 갖는 데이터의 변복조를 위한 기지국채널장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100111 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |