KR0163102B1 - 표시장치의 구동회로 및 액정표시장치 - Google Patents

표시장치의 구동회로 및 액정표시장치 Download PDF

Info

Publication number
KR0163102B1
KR0163102B1 KR1019950017650A KR19950017650A KR0163102B1 KR 0163102 B1 KR0163102 B1 KR 0163102B1 KR 1019950017650 A KR1019950017650 A KR 1019950017650A KR 19950017650 A KR19950017650 A KR 19950017650A KR 0163102 B1 KR0163102 B1 KR 0163102B1
Authority
KR
South Korea
Prior art keywords
voltage
supply line
signal
supply lines
gradation
Prior art date
Application number
KR1019950017650A
Other languages
English (en)
Other versions
KR960015367A (ko
Inventor
오까다히사오
유지 야마모또
스나오 에토
구니아끼 다나까
Original Assignee
쯔지 하루오
샤프 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쯔지 하루오, 샤프 가부시끼가이샤 filed Critical 쯔지 하루오
Publication of KR960015367A publication Critical patent/KR960015367A/ko
Application granted granted Critical
Publication of KR0163102B1 publication Critical patent/KR0163102B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Abstract

표시장치에 사용되는 구동회로는 표시데이터에 따라 복수의 다른 계조용 기준전압들 중에서 2개의 계조용 기준전압을 선택하고 상기 2개의 계조용 기준전압을 이용하여 상기 표시데이터에 대응하는 보간전압을 출력하는 복수의 출력회로들; 및 상기 복수의 계조용 기준전압들을 공급하는 복수의 공급선들을 포함한다. 상기 공급선들은 복수의 전압공급선들 및 복수의 신호공급선들을 포함한다. 상기 복수의 전압공급선들 중 하나가 표시장치의 공통전극의 전압과의 차가 최소로 되는 전압을 공급하고, 상기 복수의 전압공급선들 중 다른 것이 상기 공통전극의 전압과의 차가 최소로 되는 전압을 공급한다. 상기 각 출력회로들에 의해 선택된 상기 2개의 계조용 기준전압들은 공급선들의 복수의 쌍들 중 하나에 의해 공급된다. 상기 쌍들 중 적어도 하나의 신호공급선 및 그 신호공급선보다 높은 전압을 가진 공급선을 가지며, 상기 쌍들 중 다른 것이 신호공급선 및 그 신호공급선보다 낮은 전압을 가진 공급선을 가진다.

Description

표시장치의 구동회로 및 액정표시장치
제1도는 본 발명에 따른 제1실시예의 3비트 구동기의 주요부를 나타낸 도면.
제2도는 제1도에 도시된 3비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제3도는 본 발명에 따른 제2실시예의 6비트 구동기의 주요부를 나타낸 도면.
제4도는 제3도에 도시된 6비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제5도는 제4도에 도시된 출력회로의 선택제어회로를 나타낸 도면.
제6도는 본 발명에 따른 제3실시예의 8비트 구동기의 주요부를 나타낸 도면.
제7도는 제6도에 도시된 8비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제8도는 제7도에 도시된 출력회로의 선택제어회로를 나타낸 도면.
제9도는 제8도에 도시된 선택제어회로의 전압선택 변조회로의 논리회로를 나타낸 도면.
제10도는 본 발명에 따른 제4실시예의 6비트 구동기의 주요부를 나타낸 도면.
제11도는 제10도에 도시된 6비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제12a도 및 제12b도는 제11도에 도시된 출력회로의 스위치부를 나타낸 도면.
제13도는 종래의 3비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제14도는 제13도에 도시된 출력회로를 포함하는 종래의 3비트 구동기를 나타낸 도면.
제15도는 보간계조전압을 형성하도록 사용된 2:1의 듀티비를 가진 펄스파형을 나타낸 도면.
제16도는 제14도에 도시된 종래의 3비트 구동기에서 출력된 보간계조전압의 파형을 나타낸 도면.
제17도는 제16도에 도시된 파형들 중 하나를 상세하게 나타낸 도면.
제18도는 종래의 3비트 구동기의 입력단자에서 출력단자로 흐르는 전류의 경로를 나타낸 도면.
제19도는 종래의 3비트 구동기에서 표시데이터의 값이 1 및 3일 때 형성된 보간전압의 파형을 나타낸 도면.
제20a도 및 제20b도는 종래의 3비트 구동기에서 발생된 전압강하 및 전압상승을 나타낸 그래프.
제21도는 종래의 6비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제22도는 제21도에 도시된 출력회로의 선택제어회로를 나타낸 도면.
제23도는 종래의 6비트 구동기에 입력된 다른 듀티비를 갖는 신호들의 파형을 나타낸 도면.
제24도는 종래의 6비트 구동기의 출력회로에서 출력된 보간계조전압의 파형을 나타낸 도면.
제25도는 종래의 6비트 구동기에 의한 3개의 계조용 기준전압을 이용하여 형성된 2개의 보간계조전압의 파형을 나타낸 도면.
제26도는 종래의 8비트 구동기의 복수의 출력회로들 중 하나를 나타낸 도면.
제27도는 제26도에 도시된 출력회로의 선택제어부를 나타낸 도면.
제28도는 제27도에 도시된 선택제어부의 선택제어회로를 나타낸 도면.
제29도는 종래의 8비트 구동기에 입력된 다른 듀티비를 가진 신호들의 파형을 나타낸 도면 및
제30도는 제14도에 도시된 종래의 3비트 구동기에 의해 구동되는 액정표시패널의 평면도이다.
* 도면의 주요부분에 대한 부호의 설명
1,2,3,4 : 입력단자 10,17,102,105 : 전압공급선
100 : 3비트 구동기 100a,100b : 출력회로
102a,102b,105a,105b : 신호공급선 110,210,310,410 : 샘플링회로
120,220,320,420 : 보유기억회로 130,230,330,430 : 선택제어부
130a,230a,330a,430a : 선택제어회로 130b,230b,330b,430b : 스위치부
200,400 : 6비트 구동기 231,331 : 보간신호 발생회로
232,332 : 전압선택 변조회로 300 : 8비트 구동기
431a : 공급선 선택회로 432a : 스위치 제어회로
본 발명은 표시장치에 사용되는 구동회로 및 그 구동회로를 이용하는 액정표시장치에 관한 것으로, 더 구체적으로 평면형 표시장치, 특히 다계조레벨을 가진 화상을 표시하는 액티브매트릭스형 액정표시장치 및 그 액정표시장치에 사용되는 구동회로에 관한 것이다.
종래의 진동전압법(oscillating voltage method)에 대해 설명하면 다음과 같다. 종래의 진동전압법은 본 발명의 양수인에게 양도된 일본국 공개특허 공보 제94-27900호(일본국 특허공보 제95-7248호)에 개시되어 있다. 진동전압법은 다계조레벨을 가진 화상을 표시하기 위한 표시장치에 이용된다. 이러한 표시장치는 매트릭스상으로 배열된 복수의 화소들을 가진 매트릭스상 표시패널을 포함한다. 화상정보는 계조정보를 가진 표시데이터에 대응하는 구동전압 및 주사전압(게이트전압)을 화소들 각각에 공급함으로써 실행된다. 더 구체적으로, 진동성분을 가진 구동전압이 소스라인(신호라인)으로 공급된 다음, 로우패스 필터로서 동작하는 전기회로를 통해 전달된다. 그 결과, 구동전압의 진동성분을 억제함으로써 얻어진 평균전압이 각 화소들에 인가된다. 평균전압이 인가된 화소는 주사전압에 의해 일주사기간 동안 주사된다. 따라서, 화소에 인가된 평균전압은 일주사기간의 표시데이터의 계조레벨에 대응한다. 이 방식으로, 다계조표시가 실행된다.
액정표시패널은 복수의 소스라인 및 복수의 화소들을 포함한다. 소스라인 및 화소들의 저항성분 및 용량성분은 로우패스 필터로서 작용한다. 저장커패시터가 제공된 경우에도, 소스라인과 화소들의 저장 용량성분 및 액정 용량성분이 그의 용량성분 및 저항성분과 함께 로우필터로서 작용한다. 즉, 그 성분들이 각 소스라인에 공급된 진동성분을 가진 구동전압을 평균화한다. 따라서, 화소들에 일정 전압이 인가된다. 일주사기간의 주사전압에 의해 선택된 화소 및 그 화소에 접속된 소스라인의 용량성분 및 저항성분이 출력회로의 부하로서 작용한다. 본 명세서에서, 그 소스라인과 화소를 모두 간단히 부하라고 한다.
제13도 및 제14도를 참조하여, 액정표시장치에 사용되는 종래의 3비트 구동기를 설명한다. 제13도는 LSI로서 구성된 3비트 디지털 구동기(500)에 포함된 복수의 출력회로 중 하나(출력회로 500a)의 구성을 나타내며, 제14도는 3비트 구동기(500)의 다른 성분들과 연계되는 선택제어부(530)의 구성을 개략적으로 나타낸다.
3비트 구동기(500)는 진동전압법을 이용하는 액정표시장치의 액정표시패널을 구동하도록 이용된다. 제14도에 도시된 바와 같이, 3비트 구동기(500)는 액정표시패널의 소스라인(부하)에 대해 각각 제공된 복수의 출력회로를 포함한다. 3비트 구동기(500)는 그 구동기(500)가 외부에서 출력회로들로 공급되는 계조용 기준전압(B0,V2,V5,V7)을 각각 공급하는 전압공급선(10,12,15,17)을 더 포함한다. 전압공급선(10,12,15,17)은 3비트 구동기(500)의 일 단부에 제공된 전압입력단자(1-4)에 각각 접속된다.
제13도에 도시된 출력회로들 중 1개의 출력회로(500a)는 소스라인에 대응하는 3비트 표시데이터를 형성하는 데이터신호(D0,D1,D2)에 따라, 계조전압을 출력한다. 그 출력회로(500a)는 제어신호 Tsmp에 따라 데이터신호(D0,D1,D2)를 샘플링하는 샘플링회로(510), 제어신호 LS를 이용하여 샘플링회로(510)에서의 출력을 저장하는 보유기억회로(520) 및 보유기억회로(520)에 저장된 보유데이터(d0-d2)에 따라 소정 레벨을 가진 계조전압을 출력하는 선택제어부(530)를 포함한다.
제14도에 도시된 바와 같이, 선택제어부(530)는 각각 전압공급선(10,12,15,17)에 접속된 4개의 아날로그 스위치 ASW0, ASW2, ASW5, ASW7을 가진 스위치부(530b), 및 보유기억회로(520)에 저장된 보유데이터(d0,d1,d2)에 의거하여 아날로그 스위치 ASW0, ASW2, ASW5, ASW7을 개폐하여 4개의 계조용 기준전압(V0,V2,V5,V7) 중에서 2개의 소정 계조용 기준전압을 선택하는 선택제어회로(530a)를 포함한다.
선택제어회로(530)에는 보유데이터(d0-d2) 및 2:1의 듀티비를 갖는 제15도에 도시된 신호(T3)가 제공된다. 보유데이터(d0-d2) 및 신호(T3)는 아날로그 스위치 ASW0, ASW2, ASW5, ASW7의 상기 절환을 위해 이용된다.
상술한 구조를 가진 3비트 구동기(500)는 하기 방식으로 동작한다.
표 1은 선택제어회로(530a)의 논리구성, 즉 입력과 출력 사이의 관계를 나타낸다.
표 1에서; 선택제어회로(530a)에 공급되는 3비트 표시데이터는 보유데이터(d0,d1,d2)로 형성된다. 선택제어회로(530a)에서 출력된 신호(s0,s2,s5,s7)는 각각 아날로그 스위치 ASW0, ASW2, ASW5, ASW7에 대한 제어신호이다. 기호(τ3)는 신호 T3이 하이일 때 1이 되고 신호 T3이 로우일 때 0으로 되는 값을 나타낸다. 기호 τ3은 신호 T3이 로우일 때 1로 되고 신호 T3이 하이일 때 0으로 되는 값을 나타낸다. 공백란은 제어신호가 0인 것을 나타낸다.
예컨대, 표시데이터의 값이 1(d2=0, d1=0, d0-1)일 때, 제어신호(s0)는 신호 T3의 파형을 반전함에 의해 얻어진 파형을 가지며, 제어신호(s2)는 신호 T3의 파형과 동일한 파형을 가진다. 제어신호(s0,s2,s5,s7)가 각각 하이일 때 아날로그 스위치 ASW0, ASW2, ASW5, ASW7이 온으로 제어되는 경우에, 1:2의 듀티비를 갖는 계조용 기준전압(V0,V2)을 선택하는 신호가 제16도에 파형 (a)으로 도시된 바와 같이 얻어진다.
파형 (a)의 주기, 즉, 신호 T3의 주기를 액정표시패널의 로우패스 필터링 기능의 차단 주파수의 주기보다 충분히 짧게 정함에 의해, 진동전압의 평균값을 갖는 직류전압이 화소들에 공급된다.
표시데이터의 값이 3, 4 및 6일 때 파형들(b,c,d)은 각각 출력회로(500a)에서의 출력에 대응한다. 표 2는 3비트 구동기(500)로 공급된 표시데이터 및 3비트 구동기(500)에서의 출력 사이의 관계를 나타낸다.
이하, 진동전압이 인가될 때 3비트 구동기(500) 내에서 전류가 흐르는 방법에 대해 설명한다. 이하의 설명에서, 표시데이터의 값은 1이다.
제17도는 계조용 기준전압이 V0V2일 때 제16도에 파형 (a)으로 도시된 3비트 구동기(500)에서의 출력의 상세한 파형을 나타낸다. 제17도에서, 우측 화살표(Iv0)는 3비트 구동기(500)에서 부하로 흐르는 전류의 방향을 나타낸다. 좌측 화살표(Iv2)는 부하에서 3비트 구동기(500)로 흐르는 전류의 방향을 나타낸다.
계조용 기준전압(V0)이 출력되는 기간(T1) 동안에, 부하는 과도기 경과 후의 계조용 기준전압(V0)의 부하보다 낮은 전위를 가진다. 따라서, 전류(Iv0)는 전압공급선(10)에서 아날로그 스위치 ASW0(제14도에 도시됨)을 통해 부하로 흐른다. 아날로그 스위치 ASW0의 온저항이 rON인 경우에, 3비트 구동기(500)의 출력단자와 화소전극 사이에 전체저항은 RL로 되고, 화소의 전위는 Vp로 되며, 전류 Iv0의 레벨은:
으로 된다.
계조용 기준저압(V2)이 출력되는 기간(T2)에는, 부하가 계조용 기준전압(V2)보다 높은 전위를 가진다. 따라서, 전류(Iv2)는 부하에서 아날로그 스위치 ASW2(제14도에 도시됨)를 통해 전압공급선(12)으로 흐른다. 전류(Iv0)의 레벨은:
로 된다.
부하에 소정 전동전압이 인가된 후 충분한 시간이 흘렀을 때, 화소의 전위는:
Vp=(V0+2×V2)/3으로 된다.
따라서,이다.
저항에 의한 전압강하를 고려한 경우에는, 수학적인 관점에서 화소의 전위(Vp)를 얻기 위해 순환이론이 고려될 필요가 있다. 그러나, 본 발명의 요지는 수학적으로 정확하게 증명하는 것이 아니므로, 화소의 정확한 전위를 얻기 위한 상세한 설명은 여기에서 생략한다.
실제로 사용되는 구동기에서, 제13도에 도시된 출력회로(500a)는 액정표시패널의 복수의 소스라인들 각각에 대해 필요하다. VGA형 표시패널을 구동하기 위해서는, 1920개의 출력회로가 필요하다. 실제로는 1개의 구동기에서 상술한 바와 같이 다수의 회로를 제공하지 않는다. 따라서, 예를 들면, 120개의 회로를 포함하는 16개의 구동기가 1개의 액정표시패널을 구동하도록 이용된다. 상기 각 구동기에서, 각각의 계조용 기준전압은 전압공급선을 통해 출력회로의 대응하는 아날로그 스위치로 공급된다.
제18도는 전압공급선(10)에 의해 공급된 계조용 기준전압(V0) 및 전압공급선(12)에 의해 공급된 계조용 기준전압(V2)이 구동기의 출력단자(1,2)에서 아날로그 스위치 ASW0 및 ASW2를 통해 부하로 공급되는 경로를 나타낸다.
전압공급선(10,12)은 각각 저항률(ρ; resistivity)을 가진다. 입력단자(1) 및 i번째 부하에 대응하는 출력회로(이하, i번째 출력회로라고 한다)(500i) 사이의 거리 L0(i)은 입력단자(2) 및 i번째 출력회로(500i) 사이의 거리 L2(i)와 같다. 따라서, 그 거리L0(i) 및 L2(i)는 이하 간단하게 L(i)라고 한다.
제18도를 참조하면, 입력단자(1) 또는 (2) 및 i번째 출력회로 사이의 저항은 ρL(i)이다. 따라서, i번째 출력회로(500i) 및 i번째 부하 사이로 흐르는 전류(IvO(i))에 의해 전압공급선(10)에서 전압강하가 발생되며, i번째 출력회로(500i) 및 i번째 부하 사이로 흐르는 전류(Iv2(i))에 의해 전압공급선(12)에서 전압상승이 발생된다.
입력단자(1,2)에서의 전압이 각각 V0(0) 및 V2(0)인 경우에, 입력단자(1,2)에서 거리 L(i)만큼 떨어진 위치에서의 전압 V0(i) 및 V2(i)는:
이다.
따라서, 화소의 전위차는 하기 식으로 표현된다.
상술한 원리로부터,
이다.
이를 상기 식에 대입하면,
이 얻어진다.
이것은 i번째 출력회로만을 고려할 때, i번째 부하를 구동하도록 출력회로로 흐르는 전류의 영향에 의해, 그 i번째 부하로 공급된 전압이 변화되는 현상이 발생되지 않는 것을 나타낸다.
따라서, 표시데이터가 1인 경우에 대응하는 진동전압(보간계조전압)이 구동기(500)의 모든 출력단자를 통해 공급되는 경우에, 각 부하들을 구동하도록 모든 출력회로로 흐르는 전류들이 모든 부하들, 즉 모든 화소들에 균일한 전압을 인가한다.
2개의 인접한 소스라인들(부하들)에 대응하는 출력회로들이 표시데이터(1,3)를 출력하는 경우에, 구동기(500)는 하기 방식으로 동작한다.
제19도는 구동기(500)에서 출력되는 전압의 파형을 나타낸다. 표시데이터(1)를 출력하는 출력회로와 대응하는 부하 사이에는, 전압공급선(10)을 통해 전류(Iv0)가 흐르고 전압공급선(12)을 통해서는 전류(Iv2)가 흐른다. 표시데이터(3)를 출력하는 출력회로와 대응하는 부하 사이에는, 전압공급선(12)을 통해 전류(Iv2')가 흐르고 전압공급선(15)을 통해서는 전류(Iv5)가 흐른다.
그 전류(Iv2,Iv2')는 서로 반대 방향으로 흐른다. 즉, 표시데이터(1)에 대응하는 진동전압에 의해 발생되어 전압공급선(12)에서 전압 상승을 야기하는 전류(Iv2)는 표시데이터(3)에 대응하는 진동전압에 의해 발생된 전류(Iv2')에 의해 상쇄된다.
기준전압들(V0,V2) 사이의 차가 기준전압들(V2,V5) 사이의 차와 실질적으로 동일한 경우에는, 그 전류들(Iv2,Iv2')이 거의 동일한 절대값을 가지며 서로 반대 방향으로 흐른다. 따라서, 계조용 기준전압(V2)을 공급하는 전압공급선(12)에서는 전압강하 또는 전압상승이 발생되지 않는다.
그러나, 계조용 기준전압(V0)을 공급하는 전압공급선(10)에서는 확실하게 전압강하가 발생된다. 따라서, 출력회로에서 흐르는 전류 및 출력회로로 흐르는 전류 사이에 상쇄가 발생되지 않아서, 화소에 공급되는 전압의 변화가 보상되지 않는다. 그 결과, 화소에 공급되는 계조전압(Vp1)(보간계조전압; 표시데이터 1에 대응함)이 작아진다.
제20a도 및 제20b도는 전압공급선(10,12)의 입력단자(1,2)로부터 전류(Iv0,Iv2)가 흘러가는 거리 및 계조용 기준전압(V0,V2) 사이의 관계를 나타낸다. 또한, 표시데이터의 값이 1일 때 상기 거리에 대한 화소에 인가된 전압(V1)(보간계조전압)의 변화 정도를 나타낸다. 제20a도는 구동기(500)에서의 모든 출력이 표시데이터 1에 대응하는 경우에 상기 관계를 나타낸다. 제20b도는 구동기(500)의 2개의 인접한 출력회로들에서의 출력이 각각 표시데이터 1 및 3에 대응하는 경우에 상기 관계를 나타낸다.
구동기(500)에서의 모든 출력이 표시데이터 1에 대응하는 경우에, 제20a도에 도시된 바와 같이, 화소에 인가된 전압(V1)은 거리에 관계없이 일정하다.
구동기(500)의 2개의 인접한 출력회로들에서의 각각 표시데이터 1 및 3에 대응하는 경우에, 제20b도에 도시된 바와 같이, 표시데이터(1)에 대응하는 화소에 인가되는 전압(V1)은 거리증가에 따라 감소한다. 거리(x)에서의 전압(V1)은 입력단자에서의 전압(V1)보다 △V1만큼 낮다.
표시데이터 3을 출력하는 출력회로에서는, 전압강하를 발생시키는 전류(Iv2')가 전류(Iv2)에 의해 상쇄되므로, 기준전압(V2)을 공급하는 전압공급선(12)에서 전압강하가 발생되지 않는다. 기준전압(V5)을 공급하는 전압공급선(15)에서는, 전류(Iv5)에 의해 전압상승이 발생된다. 그 결과, 거리(x)에서 표시데이터(3)에 대응하는 상기 전압은 입력단자에서의 전압보다 높다.
상술한 설명에서, 계조용 기준전압은 V0V2V5(V7)의 관계를 가진다. 계조용 기준전압의 관계가 V0V2V5(V7)일 때 화소로 공급되는 전압은 같은 방식으로 변화한다.
이상의 설명에서, 일부 조건이 단순화되어 있다. 이하, 그 조건들을 보충 설명한다.
실제로는, 각 출력회로에서 흐르는 전류는 전압공급선들 각각에서 흐르는 전체 전류의 1개의 전류성분이다. 상술한 설명에서, i번째 출력회로에서의 전압강하 또는 전압상승은 각 전압공급선의 입력단자와 전압공급선의 접속점 및 i번째 출력회로 사이에서 발생되는 전압강하 또는 전압상승의 총합으로 간주된다.
예컨대, i-1번째 출력회로에서의 전류성분은 전압공급선의 입력단자 및 전압공급선의 접속점 및 i-1번째 출력회로 사이에서만 전압강하 또는 전압상승을 발생시킨다.
상술한 설명에서, 각 전압공급선은 그의 일단부에만 입력단자를 가진다. 실제로는, 각 전압공급선은 자주 그의 양단부들에 입력단자를 가진다. 이 경우에, 전류의 분석이 더 복잡하다. 상술한 설명에서 단순화된 다른 조건들은 본 발명에 직접 관련되지 않고 따라서 그의 상세한 설명은 생략한다.
이하, 종래의 6비트 구동기를 설명한다.
제21도는 6비트 구동기(600)의 출력회로(600a)의 구성을 나타낸다. 그 출력회로(600a)는 1개의 소스라인(부하)에 대응하며, 샘플링 신호 Tsmp에 의거하여 6비트 표시데이터를 형성하는 데이터신호(D0-D5)를 샘플링하는 샘플링회로(610), 샘플링회로(610)에서의 출력을 저장하는 보유기억회로(620), 및 보유기억회로(620)의 보유데이터(d0-d5)에 따라 복수의 아날로그 스위치 ASW8i(i=0,1,....8)를 제어하는 선택제어부(630)를 포함한다.
선택제어부(630)는 복수의 아날로그 스위치 ASW8i를 가진 스위치부(630b), 및 보유데이터(d0-d5)에 따라 복수의 아날로그 스위치 ASW8i를 제어하는 선택제어회로(630a)를 포함한다. 계조용 기준전압 V8i(i=0,1,...8)는 6비트 구동기 외부에서 스위치부(630b)로 공급되어 각 아날로그 스위치 ASW8i를 통해 부하로 출력된다.
제22도는 선택제어회로(630a)의 상세한 구성을 나타낸다. 제22도에 도시된 바와 같이, 선택제어회로(630a)는 보간신호 발생회로(631) 및 전압선택 변조회로(632)를 포함한다. 선택제어회로(630a)에는 제23도에 도시된 바와 같이 7:1, 6:2, 5:3 및 4:4의 듀티비를 가진 4개의 신호(t1-t4)가 공급된다. 보간신호 발생회로(631)는 상기 4개의 신호(t1-t4)에 따라 8:0. 7:1, 6:2, 5:3, 4:4, 3:5, 2:6 및 1:7의 듀티비를 갖는 파형들을 가진 8개의 신호들을 형성하며 6비트 표시데이터의 하위 3비트(d0,d1,d2)에 따라 8개의 신호들 중에서 소정 신호를 선택한다. 선택된 신호는 보간신호(T)로서 출력된다.
전압선택 변조회로(632)는 6비트 표시데이터의 상위 3비트(d3-d5)에 따라 아날로그 스위치 ASW8i를 제어하며 9개의 계조용 기준전압 중에서 쌍들을 형성하는 전압을 선택한다. 전압선택 변조회로(632)는 선택된 전압의 쌍을 보간신호 발생회로(631)에 의해 발생된 보간신호(T)를 이용하여 더욱 변조시킨다.
표 3A는 보간신호 발생회로(631)의 논리구성을 나타내며, 표 3B는 전압선택 변조회로(632)의 논리구성을 나타낸다.
보간신호 발생회로(631)에서의 보간신호(T)는 하기 식으로 표현된다:
상기 식에서 괄호( ) 안의 숫자는 표시데이터의 십진수이다.
예컨대, 표시데이터가 4일 때, (d2,d1,d0)=(1,0,0)이다. 따라서, 보간신호 발생회로(631)는 표 3A에 의거하여 신호(t4)를 선택하여, 그 신호(t4)를 보간신호(T)로서 전압선택 변조회로(632)에 공급한다.
(d5,d4,d3)=(0,0,0)이므로, 전압선택 변조회로(632)가 계조용 기준전압(V0,V8)에 대응하는 아날로그 스위치 ASW0 및 ASW8의 제어신호(s0,s8)를 선택하고, 신호(t4)를 반전함에 의해 얻어진 신호(t4) 및 신호(t4)를 이용하여 신호들(s0,s8)을 변조한다. 즉, 제어신호(s0)는 신호(t4)와 같은 파형을 가지며, 제어신호(s8)는 신호(t4)의 파형을 반전함에 의해 얻어진 파형을 갖는다.
따라서, 6비트 구동기(600)는 제24도에 도시된 파형을 가진 신호를 출력한다. 상기한 원리에 의거하여, 화소들에는 진동전압의 평균전압인 직류전압이 공급된다.
이 방식으로, 7개의 보간계조전압이 9개의 계조용 기준전압들 사이에 형성된다. 그 결과, 64계조표시가 6비트 구동기(600)에 의해 실현된다.
그러나, 서로 근접한 출력회로들이 한쌍의 인접한 계조용 기준전압에 의해 형성된 진동전압(보간계조전압)을 출력하는 상태에서, 화소들에 공급되는 전압은 3비트 구동기의 경우와 마찬가지로 변화한다. 그 결과, 정확한 계조전압이 얻어지지 않는다.
제25도는 계조용 기준전압(V0,V8) 사이의 보간계조전압(V5) 및 계조용 기준전압(V8,V16) 사이의 보간계조전압(V11)의 파형을 나타낸다. 이 경우에, 부하로 흐르는 전류(Iv0)에 의해 계조용 기준전압(V8)을 공급하는 전압공급선에서 전압강하가 발생된다. 그러나, 부하로 흐르는 보간계조전압(V11)을 발생시키는 전류(Iv8')의 영향에 의해 계조용 기준전압(V8)을 공급하기 위한 전압공급선에서 상기 전압강하를 보상하기 위한 정상적인 전압상승이 발생되지 않는다. 그 결과, 화소에 공급되는 보간계조전압(V5)이 변화한다.
계조용 기준전압(V16)을 공급하는 전압공급선에는, 전압 상승이 발생되지만; 계조용 기준전압(V8)을 공급하는 전압공급선에서는, 정상적으로 전압강하가 발생되지 않는다. 그 결과, 화소에 공급되는 전압(V11)이 마찬가지로 변화한다.
종래의 8비트 구동기에 대해 설명한다.
제26도는 8비트 구동기(700)의 1개의 출력회로(700a)의 구성을 나타낸다. 그 출력회로(700a)는 1개의 소스라인(부하)에 대응하며, 샘플링신호 Tsmp에 의거하여 8비트 표시데이터를 형성하는 데이터신호(D0-D7)를 샘플링하는 샘플링회로(710), 샘플링회로(710)에서의 출력을 저장하는 보유기억회로(720), 및 보유기억회로(720)의 보유데이터(d0-d5)에 따라 복수의 아날로그 스위치 ASW32i(i=0,1,....8)를 제어하는 선택제어부(730)를 포함한다.
제27도는 선택제어부(730)의 구성을 나타낸다. 선택제어부(730)는 복수의 아날로그 스위치 ASW32i를 가진 스위치부(730b), 및 보유기억회로(720)의 보유데이터(d0-d7)에 따라 아날로그 스위치 ASW32i를 제어하는 선택제어회로(730a)를 포함한다. 계조용 기준전압(V32i)(i=0,1,...8)은 8비트 구동기(700)의 외부에서 스위치부(730b)로 공급되며 각 아날로그 스위치 ASW32i를 통해 부하로 출력된다.
제28도는 선택제어회로(730a)의 상세한 구성을 나타낸다. 제28도에 도시된 바와 같이, 선택제어회로(730a)는 보간신호 발생회로(731) 및 전압선택 변조회로(732)를 포함한다. 보간신호 발생회로(731)는 8비트 표시데이터의 하위 5비트(d0-d4)에 의거하여 다른 듀티비를 가진 파형을 갖는 복수의 신호들 중에서 소정 신호를 선택한다.
따라서, 8비트 구동기(700)는 제29도에 도시된 파형을 가진 신호(d0-d4)를 출력한다.
표 4A는 보간신호 발생회로(731)의 논리적 구성을 나타내며, 표 4B는 전압선택 변조회로(732)의 논리적 구성을 나타낸다.
기호 *는 보유데이터 및 신호가 서로 관련되지 않음을 나타낸다.
보간신호 발생회로(731)에서의 보간신호(T)는 하기 식으로 표현된다:
T=doτ0+d1τ1+d2τ2=d3τ3+d4τ4.
이 방식으로, 9개의 계조용 기준전압들 사이에 31개의 보간계조전압이 형성된다. 그 결과, 8비트 구동기(700)에 의해 256계조표시가 실현된다. 상기 8비트 구동기는 일본국 특허출원 제93-297103호에 제안된다.
그러나, 화소로 공급되는 전압은 3비트 구동기(500) 및 6비트 구동기(600)에 대해 상술한 바와 같은 동일한 이유로 변화한다.
256계조표시의 경우에, 2개의 인접한 계조레벨들에 대응하는 전압들 사이의 차가 매우 작고, 따라서 전압의 아주 작은 변화에 의해서도 계조 반전이 발생된다.
예컨대, 256계조레벨에 대응하는 전압이 5볼트 이내로 균등분할되는 경우에, 2개의 인접한 계조레벨들 사이의 전압차는 약20mV뿐이다. 이것은 64계조표시의 전압차의 1/4이다. 출력회로에서 전압이 30mV만큼 변동되면, 6비트 구동기에서는 계조반전이 발생되지 않지만, 8비트 구동기에서는 계조반전이 발생된다. 이러한 8비트 구동기는 256계조표시용으로 사용될 수 없다. 실제로는, 액정재료의 전압-투과율 곡선은 비선형적이다. 따라서, 256계조표시의 2개의 인접한 계조레벨들에 대응하는 전압들 사이의 차는 최대계조레벨 및 최소계조레벨 사이의 계조의 중간영역에서 약 5mV로서, 20mV보다 상당히 적다. 256계조표시에서는, 전압변동이 극히 높은 정도로 제한될 필요가 있다.
상술한 종래의 구동기에서는, 구동기 외부에서 공급되는 계조용 기준전압을 이용하여 보간계조전압이 형성되며 표시데이터에 대응하는 전압이 부하로 공급된다. 예컨대, 3개의 인접한 계조용 기준전압들을 이용하여 보간계조전압이 형성되어 화소로 공급된다. 중간의 계조용 기준전압을 공급하는 전압공급선에는, 상기 중간의 계조용 기준전압의 사이의 보간전압이 공급되는 부하로 흐르는 전류의 영향에 의해 본래 발생되어야 할 전압강하 또는 전압상승이 발생되지 않는다. 그 결과, 크로스토크가 발생되고, 따라서 표시데이터의 정확한 재생이 실현될 수 없다.
본 발명의 일 양태에서, 표시장치에 사용되는 구동회로는 표시데이터에 따라 복수의 다른 계조용 기준전압들 중에서 2개의 계조용 기준전압을 선택하고 상기 2개의 계조용 기준전압을 이용하여 상기 표시데이터에 대응하는 보간전압을 출력하는 복수의 출력회로들; 및 상기 복수의 계조용 기준전압들을 공급하는 복수의 공급선들을 포함한다. 상기 공급선들은 복수의 전압공급선들 및 복수의 신호공급선들을 포함한다. 상기 복수의 전압공급선들 중 하나가 표시장치의 공통전극의 전압과의 차가 최대로 되는 전압을 공급하고, 상기 복수의 전압공급선들 중 다른 하나가 상기 공통전극의 전압과의 차가 최대로 되는 전압을 공급한다. 상기 2개의 계조용 기준전압들은 상기 각 출력회로들에 의해 선택되어 공급선들의 복수의 쌍들 중 하나에 의해 공급된다. 상기 쌍들 중 적어도 하나가 신호공급선 및 그 신호공급선보다 높은 전압을 가진 공급선을 가지며, 상기 쌍들중 다른 하나가 신호공급선 및 그 신호공급선보다 낮은 전압을 가진 공급선을 가진다.
본 발명의 일 실시예에서는, 상기 각 쌍의 공급선들의 공급선이 실질적으로 동일한 전기적 특성을 가진다.
본 발명의 일 실시예에서는, 상기 2개의 신호공급선들이 서로 전기적으로 접속되어 과도기 경과 후에, 정상상태의 부하로 유입되고 그 부하로부터 유출되도록 흐르는 전류의 경로를 제공한다.
본 발명의 일 실시예에서는, 상기 복수의 출력회로들이 각각 진동전압법에 의해 보간계조전압을 형성한다.
본 발명의 일 실시예에서는, 상기 복수의 출력회로들이 각각 저항분할법에 의해 보간계조전압을 형성한다.
본 발명의 다른 양태에 따르면, 액정재료를 이용하여 화상을 형성하는 액정표시장치는 복수의 부하를 갖는 액정표시패널; 및 표시데이터에 따른 계조전압에 의해 복수의 부하를 구동하는 구동회로를 포함한다. 상기 구동회로는 표시데이터에 따른 복수의 다른 계조용 기준전압들 중에서 2개의 계조용 기준전압을 선택하고 상기 2개의 계조용 기준전압을 이용하여 상기 표시데이터에 대응하는 보간전압을 출력하는 복수의 출력회로들; 및 상기 복수의 계조용 기준전압들을 공급하는 복수의 공급선들을 포함한다. 상기 공급선들은 복수의 전압공급선들 및 복수의 신호공급선들을 포함ㅎ나다. 상기 복수의 전압 공급선들 중 하나가 표시장치의 공통전극의 전압과의 차가 최소로 되는 전압을 공급하고, 상기 복수의 전압공급선들 중 다른 하나가 상기 공통전극의 전압과의 차가 최대로 되는 전압을 공급한다. 상기 각 출력회로들에 의해 선택된 상기 2개의 계조용 기준전압들은 복수의 공급선들의 쌍들 중 하나에 의해 공급된다. 상기 쌍들 중 적어도 하나가 신호공급선 및 그 신호공급선보다 높은 전압을 가진 공급선을 가지며, 상기 쌍들 중 다른 하나가 신호공급선 및 그 신호공급선보다 낮은 전압을 가진 공급선을 갖는다.
따라서, 본 발명은 다른 보간신호들이 출력될 때 단자들 사이에서 발생하는 크로스토크를 보상함으로써, 표시데이터에 따라 정확한 계조레벨을 표시할 수 있는, 액정장치에 사용되는 구동회로 및 그 구동회로를 이용하는 액정표시장치를 제공하는 장점을 가진다.
이하, 첨부도면을 참조하여 본 발명의 장점들을 더욱 상세하게 설명하면 다음과 같다.
본 발명에 따르면, 구동기 외부에서 공급된 계조용 기준전압들 사이에 보간계조전압을 형성하는 디지털 구동기에서, 다른 출력단자에서 다른 보간계조전압이 출력될 때 서로 다른 출력단자들 사이에서 발생되는 크로스토크가 방지된다. 따라서, 표시데이터에 따라 정확한 계조레벨을 가진 화상이 형성된다. 이러한 구동기를 설계하기 위해, 계조용 기준전압을 공급하는 전압공급선들을 배열하고 출력회로를 구성하기 위한 공지의 설계기술이 사용된다.
상술한 효과를 얻기 위해서, 구동기에 의해 구동되는 액정표시패널의 공통전극과의 차가 최소로 되는 계조용 기준전압을 공급하는 전압공급선 및 액정표시패널의 공통전극과의 차가 최대로 되는 계조용 기준전압을 공급하는 전압공급선을 제외한, 전압공급선들이 각각 제1신호공급선 및 제2신호공급선을 포함한다. 본 명세서에서, 공급선은 전압공급선과 신호공급선을 모두 포함한다.
[실시예 1]
본 발명에 따른 제1실시예의 표시장치에 사용되는 3비트 구동기를 제1도 및 제2도를 참조하여 설명한다.
제1도는 제1실시예의 LSI로서 구성된 3비트 구동기(100)의 부분적인 구성을 나타내며, 제2도는 3비트 구동기(100)의 1개의 출력회로의 구성을 나타낸다. 3비트 구동기(100)는 진동전압법을 이용하여 액정표시패널을 구동한다. 3비트 구동기(100)는 제13도 및 제14도에 도시된 종래의 3비트 구동기(500)에 본 발명을 적용시킴으로써 실현된다. 제1도 및 제2도에서, 종래의 3비트 구동기(500)와 동일한 소자는 동일 도면부호로 나타낸다.
3비트 구동기(100)는 각각 1개의 소스라인(부하)에 대응하는 복수의 출력회로(100a,100b)를 포함한다. 3비트 구동기(100)는 그 구동기(100)의 외부에서 공급되는 계조용 기준전압(V0,V2,V5,V7)을 공급하기 위한 전압공급선(10,102,105,17)을 포함한다. 그 전압공급선(10,102,105,17)은 그의 일단부가 입력단자(1,2,3,4)에 접속된다. 그 입력단자(1,2,3,4)는 3비트 구동기(100)의 일단부에 제공된다.
4개의 전압공급선(10,102,105,17)들 중에, 전압공급선(10)에 의해 공급된 계조용 기준전압(V0)이 액정표시패널의 대향전압과의 차가 최소로 되고, 전압공급선(17)에 의해 공급된 계조용 기준전압(V7)이 액정표시패널의 대향전압과의 차가 최대로 된다. 다른 전압공급선(102,105)은 각각 한쌍의 신호공급선(제1 및 제2신호공급선)을 포함한다. 전압공급선(102)은 입력단자에서만 서로 접속되어 있는 신호공급선(102a,102b)을 포함한다. 전압공급선(105)은 입력단자(3)에서만 서로 접속되어 있는 신호공급선(105a,105b)을 포함한다. 이와 다른 구성에서, 신호공급선(102a,102b) 및 신호공급선(105a,105b)은 입력단자 대신에 3비트 구동기를 수용하는 TCP(테이프 캐리어 패키지)와 같은 용기 내에서 또는 그 용기 외부에서 서로 접속된다.
출력회로(100a)는 i번째 부하에 대응하며, 출력회로(100b)는 i+1번째 부하에 대응한다. 그 출력회로들은 각각 데이터신호(D0,D1,D2)에 의거하여 계조전압을 대응하는 소스라인(부하)으로 출력한다.
제2도를 참조하여, 출력회로(100a)를 설명한다.
출력회로(100a)는 데이터신호(D0,D1,D2)를 제어신호 Tsmp에 의거하여 샘플링하는 샘플링회로(110), 그 샘플링회로(110)에서의 출력을 제어신호 LS를 이용하여 저장하는 보유기억회로(120) 및 그 보유기억회로(120)에 저장된 보유데이터(d0,d1,d2)에 의거하여 소스라인에 소정레벨을 갖는 계조전압을 출력하는 선택제어부(130)를 포함한다.
선택제어부(130)는 복수의 아날로그 신호 ASW0, ASW2H, ASW2L, ASW5H, ASW5L 및 ASW7을 절환하는 스위치부(130b), 및 그 스위치부의 절환을 보유데이터(d0,d1,d2)에 의거하여 제어함으로서 4개의 계조용 기준전압 중에서 2개의 소정 계조용 기준전압을 선택하는 선택제어회로(130a)를 포함한다.
더 구체적으로, 아날로그 스위치 ASW0은 전압공급선(10)에 접속되며, 아날로그 스위치 ASW7은 전압공급선(17)에 접속된다. 아날로그 스위치 ASW2H 및 ASW2L은 각각 신호공급선(102a,102b)에 접속된다. 아날로그 스위치 ASW5H 및 ASW2L는 각각 신호공급선(102a,102b)에 접속된다. 선택제어회로(130a)는 보유데이터(d0,d1,d2)에 의거하여 2개의 소정 아날로그 스위치를 선택하여, 제15도에 도시된 바와 같이 2:1의 듀티비를 가진 신호 T3을 이용하여 상기 선택된 아날로그 스위치들을 상보적으로 온 또는 오프시킨다. 상술한 아날로그 스위치의 선택은 항상 신호공급선(102a,105a)이 각각 그의 전압보다 더 높은 전압을 가진 공급선과 조합되고 신호공급선(102b,105b)이 각각 그의 전압보다 낮은 전압을 가진 공급선과 조합되도록 실행된다.
예컨대, 신호공급선(10)의 계조용 기준전압(V0)과 신호공급선(102a)의 계조용 기준전압(V2H)을 조합시키고, 신호공급선(102b)의 계조용 기준전압(V2L)과 신호공급선(105a)의 계조용 기준전압(V5H)을 조합시키거나, 또는 신호공급선(105b)의 계조용 기준전압(V5L)과 신호공급선(17)의 계조용 기준전압(V17)을 조합시킴으로써 진동전압(보간계조전압)이 형성된다. 모든 신호공급선과 전압공급선(10,17)은 가능한 한 동일 신호전달 특성을 가지는 것이 바람직하다.
표 5는 선택제어회로(130a)의 논리구성, 즉 입력과 출력 사이의 관계를 나타낸다.
표 5에서, 하기 논리식이 얻어진다. 선택제어회로(130a)는 논리회로의 상기한 논리식을 이용하여 실현된다.
상기 식에서 {n}의 n은 하위 3비트에 의해 나타낸 10진수를 의미한다.
즉, {0}=000 {1}=001
{2}=010 {3}=011
{4}=100 {5}=101
{6}=110 {7}=111
3비트 구동기(100)는 하기 방식으로 동작하는 상술한 구조를 가진다.
예컨대, 계조용 기준전압(V0,V2)이 출력회로(100a)에서 선택되고 계조용 기준전압(V2,V5)이 출력회로(100b)에서 선택되는 경우에, 3비트 구동기(100)의 동작은 다음과 같다.
신호공급선(102a)에서는, 부하에서 흐르는 전류(Iv2)에 의해 전압상승이 발생된다. 이때, 4개의 계조용 기준전압(V0,V2,V5,V7) 중에서 최대의 계조용 기준전압(V0)을 공급하는 전압 신호선(10)에서는 부하로 흐르는 전류(Iv0)에 의해 전압 강하가 발생된다. 신호공급선(102a)에서의 전압상승과 전압공급선(10)에서의 전압강하는 상호 보상되며, 따라서 정확하고 균일한 보간계조전압(V1)이 각 소스라인에 접속된 화소에 제공된다.
신호공급선(102b)에서는, 부하로 흐르는 전류(Iv2')에 의해 전압강하가 발생된다. 이때, 신호공급선(105a)에서는 부하로부터 흐르는 전류(Iv5)에 의해 전압상승이 발생된다. 신호공급선(102b)에서의 전압강하와 전압공급선(105a)에서의 전압상승은 상호 보상되며, 따라서 정확하고 균일한 보간계조전압(V3)이 각 소스라인에 접속된 화소에 제공된다.
전압공급선들 사이의 저항에 의해 발생되는 전압 변화에 대한 상술한 보상은 또한 신호공급선(105b)과 전압공급선(17) 사이에도 동일한 방식으로 실행된다. 따라서, 정확하고 균일한 계조보간전압이 각 소스라인에 접속된 화소들에 제공된다.
제1실시예의 3비트 구동기(100)에서는, 다른 출력단자에서 서로 다른 보간계조전압이 출력될 때 출력단자들 사이에서 발생되는 크로스토크가 방지된다. 따라서, 동일 표시데이터가 공급된 각 화상 영역에서는 동일한 계조레벨을 나타낸다.
[실시예 2]
본 발명에 따른 제2실시예의 표시장치에 사용되는 6비트 구동기를 제3도, 제4도 및 제5도를 참조하여 설명한다.
제3도는 제2실시예의 LSI로서 구성된 6비트 구동기(200)의 구성을 나타내며, 제4도는 6비트 구동기(200)의 1개의 출력회로의 구성을 나타낸다. 6비트 구동기(200)는 진동전압법을 이용하여 액정표시패널을 구동한다. 6비트 구동기(200)는 제21도 및 제22도에 도시된 종래의 6비트 구동기(600)에 본 발명을 적용시킴으로써 실현된다. 제3도 내지 제5도에서, 종래의 6비트 구동기(600)와 동일한 소자는 동일 도면부호로 나타낸다.
6비트 구동기(200)는 각각 1개의 소스라인에 대응하는 복수의 출력회로(200a,200b)를 포함한다. 6비트 구동기(200)는 그 구동기(200)의 외부에서 공급되는 9개의 계조용 기준전압 V8i(i=0,1,2,....8)를 공급하기 위한 9개의 전압공급선(10,208,216,……256,64)을 포함한다. 그 9개의 전압공급선들은 각각 그의 일단부가 입력단자(1-9)에 접속된다. 그 입력단자(1-9)는 6비트 구동기(200)의 일단부에 제공된다.
9개의 전압공급선들 중에, 전압공급선(10)에 의해 공급된 계조용 기준전압(V0)이 액정표시패널의 대향전압과의 차가 최소로 되고, 전압공급선(64)에 의해 공급된 계조용 기준전압(V64)이 액정표시패널의 대향전압과의 차가 최대로 된다. 다른 전압공급선은 각각 한쌍의 신호공급선을 포함한다.
예컨대, 계조용 기준전압(V8)을 공급하는 전압공급선(208)은 입력단자(2)에서만 서로 접속되어 있는 신호공급선(208a,208b)을 포함한다. 계조용 기준전압(V16)을 공급하는 전압공급선(216)은 입력단자(3)에서만 서로 접속된 신호공급선(216a,216b)을 포함한다.
출력회로(200a)는 i번째 부하에 대응하며, 출력회로(200b)는 i+1번째 부하에 대응한다. 그 출력회로들은 각각 데이터신호(D0-D5)에 의거하여 계조전압을 대응하는 소스라인으로 출력한다.
제4도를 참조하여, 출력회로(200a)를 설명한다.
출력회로(200a)는 데이터신호(D0-D5)를 제어신호 Tsmp에 의거하여 샘플링하는 샘플링회로(210), 그 샘플링회로(210)에서의 출력을 제어신호 LS를 이용하여 저장하는 보유기억회로(220), 및 그 보유기억회로(220)에 저장된 보유데이터(d0-d5)에 의거하여 소스라인에 소정 레벨을 갖는 계조전압을 출력하는 선택제어부(230)를 포함한다.
선택제어부(230)는 복수의 아날로그 스위치 ASW0, ASW8iH, ASW8iL(i=1,2,…‥7) 및 ASW64를 절환하는 스위치부(230b), 및 그 스위치부의 절환을 보유데이터(d0-d5)에 의거하여 제어함으로써 9개의 계조용 기준전압 중에서 소정의 2개의 계조용 기준전압을 선택하는 선택제어회로(230a)를 포함한다.
더 구체적으로, 아날로그 스위치 ASW0은 전압공급선(10)에 접속되며, 아날로그 스위치 ASW64는 전압공급선(64)에 접속된다. 아날로그 스위치 ASW8H및 ASW8L은 각각 신호공급선(208a,208b)에 접속된다. 아날로그 스위치 ASW16H및 ASW16L은 각각 신호공급선(216a,216b)에 접속된다. 다른 아날로그 스위치들은 동일한 방식으로 신호공급선에 접속된다.
제5도에 도시된 바와 같이, 선택제어회로(230a)는 보간신호 발생회로(231)와 전압선택 변조회로(232)를 포함한다. 보간신호 발생회로(231)는 종래의 6비트 구동기(600)(제22도 및 표 3A)의 보간신호 발생회로(631)와 동일한 구조 및 논리 구성을 가지며, 보간신호(T)를 출력한다. 선택제어회로(230a)는 2개의 소정 계조용 기준전압을 선택하여 그 선택된 계조용 기준전압을 보간신호 발생회로(231)에서의 보간신호(T)에 의거하여 변조하도록 제어신호 S0, S64, S8iH, S8iL(i=1,2,‥…7)에 의거하여 2개의 소정 아날로그 스위치들을 온시킨다. 전압선택 변조회로(232)는 표 6에 도시된 논리구성을 가진다. 표 6에 나타낸 바와 같이, 상기한 선택은 항상, 예컨대 각 신호공급선(208a)을 그의 전압보다 높은 전압을 가진 공급선과 조합하고, 각 신호공급선(208b)을 그의 전압보다 낮은 전압을 가진 공급선과 조합하도록 실행된다.
표 6에서, 하기 논리식이 얻어진다. 전압선택 변조회로(232)의 논리회로는 상술한 논리식을 논리회로에 적용함에 의해 실현된다.
상기 식에서
상술한 구조를 갖는 6비트 구동기(200)는 하기 방식으로 동작한다.
예컨대, 계조용 기준전압(V0,V8)이 출력회로(200a)에서 선택되고 계조용 기준전압(V8,V16)이 출력회로(200b)에서 선택되는 경우에, 6비트 구동기(200)의 동작은 다음과 같다.
부하에서 제25도에 도시된 계조용 기준전압(V8)을 공급하는 전압공급선(208)으로 흐르는 전류(Iv8)는 신호공급선(208a)을 통해 흐르며, 그 신호공급선에서 전압상승을 일으킨다. 그 전압상승은 전압공급선(100)을 통해 부하로 흐르는 전류(Iv0)에 의해 발생된 전압강하에 의해 보상된다. 따라서, 균일한 보간계조전압(V1-V7)이 각 소스라인에 접속된 화소들에 공급된다.
전압공급선(208)에서 부하로 흐르는 전류(Iv8')는 신호공급선(208b)을 통해 흐르며, 그 신호공급선에서 전압강하를 일으킨다. 그 전압강하는 전압공급선(216)의 신호공급선(216a)을 통해 부하로부터 흐르는 전류(Iv16)에 의해 발생된 전압상승에 의해 보상된다. 따라서, 균일한 보간계조전압(V9-V15)이 각 소스라인에 접속된 화소에 공급된다.
[실시예 3]
본 발명에 따른 제3실시예의 표시장치에 사용되는 8비트 구동기를 제6도, 제7도 및 제8도를 참조하여 설명한다.
제6도는 제3실시예의 LSI로서 구성된 8비트 구동기(300)의 구성을 나타내며, 제7도는 8비트 구동기(300)의 1개의 출력회로의 구성을 나타낸다. 8비트 구동기(300)는 진동전압법을 이용하여 액정표시패널을 구동한다. 8비트 구동기(300)는 제26도 내지 제28도에 도시된 종래의 8비트 구동기(700)에 본 발명을 적용시킴으로써 실현된다. 제6도 내지 제8도에서, 종래의 8비트 구동기(700)와 동일한 소자는 동일 도면 부호로 나타낸다.
8비트 구동기(300)는 각각 1개의 소스라인에 대응하는 복수의 출력회로(300a,300b...)를 포함한다. 8비트 구동기(300)는 그 구동기(300)의 외부에서 공급되는 9개의 계조용 기준전압 V32i(i=0,1,2¨¨8)를 공급하기 위한 9개의 전압공급선(10,332,364,¨¨¨256)을 포함한다. 그 9개의 전압공급선들은 그의 일단부가 입력단자(1-9)에 접속된다. 그 입력단자(1-9)는 8비트 구동기(300)의 일단부에 제공된다.
9개의 전압공급선들 중에, 전압공급선(10)에 의해 공급된 계조용 기준전압(V0)이 액정표시패널의 대향전압과의 차가 최소로 되고, 전압공급선(256)에 의해 공급된 계조용 기준전압(V256)이 액정표시패널의 대향전압과의 차가 최대로 된다. 다른 전압공급선은 각각 한쌍이 신호공급선을 포함한다.
예컨대, 계조용 기준전압을 공급하는 전압공급선(332)은 입력단자(2)에서만 서로 접속되어 있는 신호공급선(332a,332b)을 포함한다. 계조용 기준전압(V64)을 공급하는 전압공급선(364)은 입력단자(3)에서만 서로 접속된 신호공급선(364a,364b)을 포함한다.
출력회로(300a)는 i번째 부하에 대응하며, 출력회로(300b)는 i+1번째 부하에 대응한다. 그 출력회로들은 각각 데이터신호(D0-D7)에 따라 계조전압을 대응하는 소스라인으로 출력한다.
제7도를 참조하여, 출력회로(300a)를 설명한다.
출력회로(300a)는 데이터신호(D0-D7)를 제어신호 Tsmp에 의거하여 샘플링하는 샘플링회로(310), 그 샘플링회로(310)에서의 출력신호를 제어신호 LS를 이용하여 저장하는 보유기억회로(230), 및 그 보유기억회로(230)에 저장된 보유데이터(d0-d7)에 의거하여 소스라인에 소정 레벨을 갖는 계조전압을 출력하는 선택제어부(330)를 포함한다.
선택제어부(330)는 복수의 아날로그 스위치 ASW0, ASW32iH, ASW32iL(i=1,2,¨¨7) 및 ASW256을 절환하는 스위치부(330b), 및 그 스위치부의 절환을 보유데이터(d0-d7)에 의거하여 제어함으로써 9개의 계조용 기준전압 중에서 2개의 소정 계조용 기준전압을 선택하는 선택제어회로(330a)를 포함한다.
더 구체적으로, 아날로그 스위치 ASW0은 전압공급선(10)에 접속되며, 아날로그 스위치 ASW256은 전압공급선(256)에 접속된다. 아날로그 스위치 ASW32H및 ASW32L은 각각 신호공급선(332a,332b)에 접속된다. 아날로그 스위치 ASW64H및 ASW64L은 각각 신호공급선(364a,364b)에 접속된다. 다른 아날로그 스위치들은 동일한 방식으로 신호공급선에 접속된다.
제8도에 도시된 바와 같이, 선택제어회로(330a)는 보간신호 발생회로(331)와 전압선택 변조회로(332)를 포함한다. 보간신호 발생회로(331)는 종래의 8비트 구동기(700)(제28도 및 표 4A)의 보간신호 발생회로(731)와 동일한 구조 및 논리 구성을 가지며, 보간신호(T)를 출력한다. 선택제어회로(330a)는 2개의 소정 계조용 기준전압을 선택하여 그 선택된 계조용 기준전압을 보간신호 발생회로(331)에서의 보간신호(T)에 의거하여 변조하도록 제어신호 S0, S256, S32iL(i=1,2,¨¨7)에 의거하여 2개의 소정 아날로그 스위치들은 온시킨다. 전압선택변조회로(332)는 표 7에 도시된 논리구성을 가진다. 표 7에 나타낸 바와 같이, 상기한 선택은 항상, 예컨대 각 신호공급선(332a)을 그의 전압보다 높은 전압을 가진 공급선과 조합하고, 각 신호공급선(332b)을 그의 전압보다 낮은 전압을 가진 공급선과 조합하도록 실행된다.
표 7에서, 하기 논리식이 얻어진다. 진압선택 변조회로(332)의 논리회로는 상술한 논리식을 논리회로에 적용하여 실현된다.
상기 식에서
제9도는 상기 논리식을 이용하여 얻어진 전압선택 변조회로(332)의 도면이다. 상술한 구조를 갖는 8비트 구동기(300)는 하기 방식으로 동작한다.
예컨대, 계조용 기준전압(V0,V32)이 출력회로(300a)에서 선택되고 계조용 기준전압(V32,V64)이 출력회로(300b)에서 선택되는 경우에, 8비트 구동기(300)의 동작은 다음과 같다.
부하에서 계조용 기준전압(V32)을 공급하는 전압공급선(332)으로 흐르는 전류(Iv32)는 신호공급선(332a)을 통해 부하로 흐르며, 그 신호공급선에서 전압상승을 일으킨다. 그 전압상승은 전압공급선(10)을 통해 흐르는 전류(Iv0)에 의해 발생된 전압강하에 의해 보상된다. 따라서, 균일한 보간계조전압(V1-V31)이 각 소스라인에 접속된 화소들에 공급된다.
전압공급선(332)에서, 부하로 흐르는 전류(Iv32')는 신호공급선(332b)을 통해 흐르며, 그 신호공급선에서 전압강하를 일으킨다. 그 전압강하는 전압공급선(364)의 신호공급선(364a)을 통해 부하로부터 흐르는 전류(Iv64)에 의해 발생된 전압상승에 의해 보상된다. 따라서, 균일한 보간계조전압(V33-V63)이 각 소스라인에 접속된 화소에 공급된다.
제1실시예 내지 제3실시예들에서, 하기 효과들이 얻어진다.
외부에서 구동기로 공급된 복수의 계조용 기준전압들 사이에 적어도 하나의 보간계조전압을 형성하는 구동기에서, 보간에 의해 발생되는 다른 출력단자들에서의 전압의 불균일성이 보상된다. 따라서, 다른 출력단자들에서 다른 보간계조전압이 출력될 때 출력단자들 사이에서 발생하는 크로스토크가 방지된다. 그 결과, 정확한 전압이 다른 소스라인에 접속된 화소들에 공급된다. 따라서, 동일 표시데이터가 공급되는 각 화상영역에서 동일 계조레벨을 나타낸다.
특히, 본 발명이 8비트 구동기와 같은 고 계조 레벨들에 사용되는 구동기에 적용되는 경우에는, 계조역전이 방지된다. 즉, 1개의 출력단자의 1개의 계조레벨에 대응하는 전압레벨 및 다른 출력단자의 계조레벨에 대응하는 다른 전압레벨의 역전이 방지된다. 따라서, 정확한 계조표시가 실현된다.
본 발명은 3비트 구동기와 같은 저 계조레벨에 사용되는 구동기에 적용되는 경우에도 충분한 효과를 제공한다.
이하, 크로스토크를 더 상세하게 설명한다.
제30도는 종래의 3비트 구동기(500)에 의해 구동되는 액정표시패널(50)에 화상이 표시될 때 얻어진 표시상태를 나타낸다.
이하의 설명에서, 액정표시패널(50)은 설명을 간단하게 하도록 4개의 구동기(1)-(4)에 의해 구동되는 것으로 한다. 조사측의 구동부와 같은 회로의 다른 구성부는 생략된다. 액정패널(50)은 계조전압(V1)이 공급되는 실선으로 둘러싸인 영역(51a) 및 계조전압(V3)이 공급되는 영역(51)을 둘러싸고 있는 영역(51b)을 포함한다. 계조전압(V1)은 계조용 기준전압(V0,V2)을 이용하여 형성된 보간계조전압이고, 계조전압(V3)은 계조용 기준전압(V2,V5)을 이용하여 형성된 보간계조전압이다.
구동기(2)에 의해 구동되는(점선으로 둘러싸인) 영역(52)은 영역(51a)의 일부 및 영역(51b)의 일부를 포함한다. 구동기(3)에 의해 구동되는(점선으로 둘러싸인) 영역(53)도 영역(51a)의 일부 및 영역(51b)의 일부를 포함한다.
종래기술과 관련하여 상술한 바와 같이, 구동기(2,3)는 보간계조전압(V3)을 형성하도록 하기와 같은 방식으로 동작한다. 계조용 기준전압(V5)을 공급하는 전압공급선에서, 전압상승이 발생된다. 그러나, 이와 반대로 계조용 기준전압(V2)을 공급하는 전압공급선에서는 보간계조전압(V1)을 출력하는 출력단자로부터 흐르는 전류에 의해 발생된 전압생성에 의해 전압강하가 상쇄된다. 그 결과, 전압(V3)보다 높고 그 전압(V3)보다 전압(V1)에 더 가까운 전압(V3')이 (쇄선으로 둘러싸인)영역(51c)에 인가된다. 따라서, 그 영역(51c)에 인가된다. 따라서, 그 영역(51c)의 계조레벨은 영역(51b)의 계조레벨과 다르며, 영역(51b)의 계조레벨보다 영역(51a)의 계조레벨에 더 가깝다.
본 발명에 따르면, 크로스토크라 하는 현상이 방지된다. 따라서, 계조레벨들이 다른 복수의 영역들을 가진 화상이 하나의 구동장치에 의해 형성될 때도, 동일 표시데이터가 공급된 화상의 각 영역은 동일 계조레벨을 나타낸다.
[실시예 4]
보간계조전압을 발생시키는 방법은 진동전압법으로 제한되지 않는다. 본 발명에 따른 제4실시예에서는, 보간계조전압을 발생시키도록 저항분할법이 사용된다.
제4실시예의 6비트 구동기(400)를 제10도, 제11도, 제12a도 및 제12b도를 참조하여 설명한다.
제10도는 제4실시예의 LSI로서 구성된 6비트 구동기(400)의 구성을 나타내며, 제11도는 6비트 구동기(400)의 1개의 출력회로의 구성을 나타낸다. 제10도, 제11도, 제12a도 및 제12b도에서, 제2실시예의 6비트 구동기(200)와 동일한 소자는 동일 도면부호로 나타낸다.
6비트 구동기(400)는 각각 1개의 소스라인에 대응하는 복수의 출력회로(400a,400b,...)를 포함한다. 6비트 구동기(400)는 그 구동기(400)의 외부에서 공급된 9개의 계조용 기준전압 V8i(i=0,1,2,¨¨8)를 공급하기 위한 9개의 전압공급선(10,208,216,¨¨256,64)을 포함한다. 그 9개의 전압공급선들은 그의 일단부가 입력단자(1-9)에 접속된다. 그 입력단자(1-9)는 6비트 구동기(400)의 일단부에 제공된다.
9개의 전압공급선들 중에, 전압공급선(10)에 의해 공급된 계조용 기준전압(V0)이 액정표시패널의 대향전압과의 차가 최소로 되고, 전압공급선(64)에 의해 공급된 계조용 기준전압(V64)이 액정표시패널의 대향전압의 차가 최대로 된다. 다른 전압공급선은 각각 한쌍의 신호공급선을 포함한다.
예컨대, 계조용 기준전압(V8)을 공급하는 전압공급선(208)은 입력단자(2)에서만 서로 접속되어 있는 신호공급선(208a,208b)을 포함한다. 계조용 기준전압(V16)을 공급하는 전압공급선(216)은 입력단자(3)에서만 서로 접속된 신호공급선(216a,216b)을 포함한다.
출력회로(400a)는 i번째 부하에 대응하며, 출력회로(400b)는 i+1번째 부하에 대응한다. 그 출력회로들은 각각 데이터신호(D0-D5)에 의거하여 계조전압을 대응하는 소스라인으로 출력한다.
제11도를 참조하여, 출력회로(400a)를 설명한다.
출력회로(400a)는 데이터신호(D0-D5)를 제어신호 Tsmp에 의거하여 샘플링하는 샘플링회로(410), 그 샘플링회로(410)에서의 출력을 제어신호 LS를 이용하여 저장하는 보유기억회로(420), 및 그 보유기억회로(420)에 저장된 보유데이터(d0-d5)에 의거하여 소스라인에 소정 레벨을 갖는 계조전압을 출력하는 선택제어부(430)를 포함한다.
선택제어부(430)는 상술한 공급선들 중에서 2개의 소정 공급선을 선택하여 아날로그 스위치의 제어신호(S0-S7)를 출력하는 선택제어부(430a), 및 상기 선택된 2개의 공급선들의 계조용 기준전압을 입력단자(431b,432b)(제12a도에 도시됨)를 통해 각각 수신하여 상기 제어신호(S0-S7)에 의거하여 각각이 계조용 기준전압의 저항을 분할하는 스위치부(430b)를 포함한다.
제12a도에 도시된 바와 같이, 스위치부(430b)는 입력단자들(431b,432b) 사이에 직렬로 접속된 8개의 레지스터들(R1-R8), 입력단자(431b)와 출력단자 사이에 접속된 아날로그 스위치 ASW0, 및 아날로그 스위치들 ASW1-ASW7을 포함한다. 각각의 아날로그 스위치들 ASW1-ASW7은 2개의 인접한 레지스터들의 접속점 및 출력단자 사이에 접속된다. 레지스터들(R1-R8)은 각각 저항(r)을 갖는다.
제11도에 도시된 바와 같이, 선택제어회로(430a)는 공급선 선택회로(431a) 및 스위치 제어회로(432a)를 포함한다. 공급선 선택회로(431a)는 6비트의 메모리데이터(d0-d5)의 상위 3비트에 의거하여 한쌍의 인접한 공급선들을 선택하고 그 선택된 공급선의 전압을 보간계조전압의 형성용 전압 Vs1및 Vs2로서 출력한다. 스위치 제어회로(432a)는 상기 보유데이터(d0-d5)의 하위 3비트에 의거하여 아날로그 스위치 ASW0-ASW7의 제어신호(s0-s7) 중 하나를 능동상태로 하여 대응하는 아날로그 스위치를 온시킨다.
예컨대, 표시데이터가 4(s2=1; d0,d1,d3,-d6=0)인 경우에, 공급선 선택회로(431a)는 상위 3비트(d3,d4,d5)에 의거하여 계조용 기준전압(V0,V8H)을 선택하여 그 전압(V0,V8H)을 각각 입력단자(431b,432b)로 공급한다. 동시에, 스위치 제어회로(432a)가 하위 3비트(d0,d1,d2)에 의거하여 제어신호(s0-s7) 중에서 하나를 능동으로 하고 대응하는 아날로그 스위치를 온시킨다. 표시데이터가 4이므로, 제어신호(s4)가 능동으로 되어, 아날로그 스위치 ASW4만을 온시킨다.
제12b도는 이 경우의 등가회로를 나타낸다. 제12b도에서, 기호 RON은 아날로그 스위치의 온저항을 나타낸다.
과도기 상태를 경과한 후 충분한 시간이 흐르면, 부하와 공급선 사이에서 흐르는 전류(IOUT)는 실질적으로 영으로 된다. 따라서, 8개의 저항에 의해 실행된 전압분할의 결과로서 얻어진 전압 VOUT은 하기 식으로 표현되는 출력회로에서 출력된다.
VOUT=(4V0+4V8)/8
이때, 전압공급선(10)(V0) 및 전압공급선(208)(V8)의 신호공급라인(208a)에는 동일한 절대값을 가진 전류(Iv0,Iv8)가 서로 반대 방향으로 흐른다.
Iv0=Iv8=(V8-V0)/8r
V0V8이면, 그 전류는 전압공급선(10)에서는 전압강하를 발생시키고 신호공급선(208a)에서는 전압상승을 발생시킨다.
상술한 구조를 갖는 6비트 구동기(400)는 하기 방식으로 동작한다.
예컨대, 계조용 기준전압(V0,V8)이 출력회로(400a)에서 선택되고 계조용 기준전압(V8,V16)이 출력회로(400b)에서 선택되는 경우에, 6비트 구동기(400)의 동작은 다음과 같다.
부하에서, 계조용 기준전압(V8)을 공급하는 전압공급선(208)으로 흐르는 전류(Iv8)는 신호공급선(208a)을 통해 흐르며, 그 신호공급선에서 전압상승을 일으킨다. 그 전압상승은 전압공급선(10)을 통해 부하로 흐르는 전류(Iv0)에 의해 발생된 전압강하에 의해 보상된다. 따라서, 보간계조전압(V5)이 각 소스라인에 접속된 화소들에 정확하게 공급된다.
전압공급선(208) 내에서 부하로 흐르는 전류(Iv8')는 신호공급선(216a)을 통해 흐르며, 그 신호공급선에서 전압강하를 일으킨다. 그 전압강하는 전압공급선(216)의 신호공급선(216a)을 통해 부하로부터 흐르는 전류(Iv16)에 의해 발생된 전압상승에 의해 보상된다. 따라서, 보간계조전압(V11)이 각 소스라인에 접속된 화소들에 정확하게 공급된다.
이상 설명한 바와 같이, 본 발명에 따르면, 전압공급선들은 각각 액정표시패널의 공통전극의 전압과의 차가 최대 및 최소로 되는 전압을 공급하는 전압공급선을 제외하고는 제1신호공급선 및 제2신호공급선을 포함한다. 제1신호공급선은 그의 전압보다 큰 전압을 가진 공급선과 조합되며, 제2신호공급선은 그의 전압보다 낮은 전압을 가진 공급선과 조합된다. 이러한 구조 때문에, 각 전압공급선에는, 제1신호공급선을 통해 부하로 유입하는 전류성분과 제2신호공급선을 통해 부하로부터 유출하는 전류성분이 존재한다. 따라서, 2개의 계조용 기준전압들 사이에서 보간계조전압을 형성하도록 2개의 계조용 기준전압이 사용되는 경우에, 부하로부터 유출되는 전류 및 부하로 유입되는 전류가 하나의 전압공급선에서 함께 혼합되지 않는다. 그러므로, 신호공급선과 전압공급선 각각에서 전압강하 또는 전압상승이 정상적으로 발생된다. 따라서, 다른 계조전압이 출력될 때 상기 2개의 공급선들의 출력단자들 사이에서 발생되는 크로스토크가 방지된다. 그 결과, 동일 표시데이터가 공급되는 각 화상영역에서는 동일 계조레벨을 갖게된다.
본 발명의 정신과 범위를 벗어나지 않고 기술이 숙련된 당업자들에 의해 여러 가지 다른 개조가 가능하고 용이하게 실시될 수 있다. 따라서, 첨부된 특허청구의 범위는 본 명세서에서 설명된 내용에 제한되지 않고, 더 넓게 해석될 수 있다.

Claims (10)

  1. 표시 장치에 이용되는 구동 회로에서, 각각이 표시데이터에 따라 복수의 서로 다른 계조용 기준전압들 중에서 2개의 계조용 기준전압을 선택하고 상기 2개의 계조용 기준전압을 이용하여 상기 표시데이터에 대응하는 보간전압을 출력하는 복수의 출력회로들; 및 상기 복수의 계조용 기준전압들을 각각 공급하는 복수의 전압공급선으로, 상기 복수의 전압공급선은 상기 표시 장치의 공통 전극의 전압과 최소 차이를 갖는 계조용 기준전압을 공급하는 제1전압공급선; 상기 공통 전극의 전압과 최대 차이를 갖는 계조용 기준전압을 공급하는 제2전압공급선; 및, 하나 이상의 부가 전압공급선으로, 그 각각이 다른 부가 전압공급선들이 공급하는 각각의 계조용 기준전압과 서로 다른 대응하는 계조용 기준전압을 공급하고, 양자가 상기 대응하는 계조용 기준전압을 공급하는 제1신호공급선 및 제2신호공급선을 포함하는 하나 이상의 부가 전압공급선; 을 포함하는 복수의 전압공급선; 을 포함하고, 상기 출력회로 각각에 의해 선택된 상기 두 개의 계조용 기준전압은 상기 전압공급선의 복수의 쌍 중 하나에 의해 공급되고, 상기 전압공급선의 복수의 쌍 중 하나는 (ⅰ) 상기 제1전압공급선 및 하나 이상의 부가 전압공급선 중에 포함되고 상기 제1전압공급선에서의 상기 전압보다 낮은 전압을 갖는 제1신호공급선; (ⅱ) 제2신호공급선 및 상기 제2신호공급선이 속한 상기 하나 이상의 부가 전압공급선의 다른 하나와 서로 다른 상기 하나 이상의 부가 전압공급선 중 하나에 포함된 제1신호공급선; 및, (ⅲ) 상기 제2전압공급선 및 상기 복수의 신호공급선 중에 포함되고 상기 제2전압공급선의 전압보다 높은 전압을 갖는 제2신호공급선; 중에서 선택되는 구동 회로.
  2. 제1항에 있어서, 상기 하나 이상의 부가 전압공급선의 각각에서의 상기 제1 및 제2신호공급선은 실질적으로 동일한 전기적 특성을 갖는 구동 회로.
  3. 제1항에 있어서, 상기 하나 이상의 부가 전압공급선 각각에서의 상기 제1 및 제2신호공급선은 과도기 경과 후의 정상 상태에서 부하로 유출되는 전류 및 부하로부터 유입되는 전류에 대한 각각의 경로를 제공하도록 서로 전기적으로 접속되는 구동 회로.
  4. 제1항에 있어서, 상기 복수의 출력회로들이 각각 진동전압법에 의해 보간계조전압을 형성하는 표시장치의 구동 회로.
  5. 제2항에 있어서, 상기 복수의 출력회로들이 각각 진동전압법에 의해 보간계조전압을 형성하는 표시장치의 구동회로.
  6. 제3항에 있어서, 상기 복수의 출력회로들이 각각 진동전압법에 의해 보간계조전압을 형성하는 표시장치의 구동회로.
  7. 제1항에 있어서, 상기 복수의 출력회로들이 각각 저항 분할법에 의해 보간계조전압을 형성하는 표시장치의 구동회로.
  8. 제2항에 있어서, 상기 복수의 출력회로들이 각각 저항 분할법에 의해 보간계조전압을 형성하는 표시장치의 구동회로.
  9. 제3항에 있어서, 상기 복수의 출력회로들이 각각 저항 분할법에 의해 보간계조전압을 형성하는 표시장치의 구동회로.
  10. 복수의 부하들을 포함하는 액정표시패널; 및 표시데이터에 따라 계조전압에 의해 상기 복수의 부하들을 구동하는 구동회로; 를 포함하며, 상기 구동회로는; 각각이 표시데이터에 따른 복수의 서로 다른 계조용 기준전압들 중에서 2개의 계조용 기준전압을 선택하고 상기 2개의 계조용 기준전압을 이용하여 상기 표시데이터에 대응하는 보간전압을 출력하는 복수의 출력회로들; 및 상기 복수의 계조용 기준전압들을 각각 공급하는 복수의 전압공급선으로, 상기 복수의 전압공급선은 상기 표시 장치의 공통 전극의 전압과 최소 차이를 갖는 계조용 기준전압을 공급하는 제1전압공급선; 상기 공통 전극의 전압과 최대 차이를 갖는 계조용 기준전압을 공급하는 제2전압공급선; 및 하나 이상의 부가전압공급선으로, 그 각각이 다른 부가용 전압공급선들이 공급하는 각각의 계조용 기준전압과 서로 다른 대응하는 계조용 기준전압을 공급하고, 양자가 상기 대응하는 계조용 기준전압을 공급하는 제1신호공급선 및 제2신호공급선을 포함하는 하나 이상의 부가 전압공급선; 을 포함하는 복수의 전압공급선; 을 포함하고, 상기 출력회로 각각에 의해 선택된 두 개의 계조용 기준 전압은 상기 전압공급선의 복수의 쌍 중 하나에 의해 공급되고, 상기 전압공급선의 복수의 쌍 중 하나는 (ⅰ) 상기 제1전압공급선 및 하나 이상의 부가 전압공급선 중에 포함되고, 상기 제1전압공급선에서의 상기 전압보다 낮은 전압을 갖는 제1신호공급선; (ⅱ)제2신호공급선 및 상기 제2신호공급선이 속한 상기 하나 이상의 부가 전압공급선의 다른 하나와 서로 다른 상기 하나 이상의 부가 전압공급선 중 하나에 포함된 제1신호공급선; 및 (ⅲ)상기 제2전압공급선 및 상기 복수의 신호공급선 중에 포함되고 상기 제2전압공급선의 전압보다 높은 전압을 갖는 제2신호공급선; 중에서 선택되는 액정 재료를 사용하여 화상을 형성하는 액정표시장치.
KR1019950017650A 1994-10-14 1995-06-24 표시장치의 구동회로 및 액정표시장치 KR0163102B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP94-249598 1994-10-14
JP6249598A JPH08115060A (ja) 1994-10-14 1994-10-14 表示装置の駆動回路及び液晶表示装置

Publications (2)

Publication Number Publication Date
KR960015367A KR960015367A (ko) 1996-05-22
KR0163102B1 true KR0163102B1 (ko) 1999-03-20

Family

ID=17195405

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950017650A KR0163102B1 (ko) 1994-10-14 1995-06-24 표시장치의 구동회로 및 액정표시장치

Country Status (6)

Country Link
US (1) US5923312A (ko)
EP (1) EP0707306A3 (ko)
JP (1) JPH08115060A (ko)
KR (1) KR0163102B1 (ko)
CN (1) CN1097812C (ko)
TW (1) TW263581B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998028731A2 (en) * 1996-12-20 1998-07-02 Cirrus Logic, Inc. Liquid crystal display signal driver system and method
JP3335560B2 (ja) 1997-08-01 2002-10-21 シャープ株式会社 液晶表示装置および液晶表示装置の駆動方法
US6538647B1 (en) * 2000-06-28 2003-03-25 Industrial Technology Research Institute Low-power LCD data driver for stepwisely charging
JP2002055662A (ja) * 2000-08-11 2002-02-20 Nec Corp 液晶表示装置及びその駆動方法
JP3965548B2 (ja) * 2001-02-23 2007-08-29 株式会社日立製作所 駆動回路および画像表示装置
JP3796654B2 (ja) * 2001-02-28 2006-07-12 株式会社日立製作所 表示装置
JP4288930B2 (ja) * 2002-10-03 2009-07-01 オイレス工業株式会社 滑り軸受
JP2004212668A (ja) * 2002-12-27 2004-07-29 Koninkl Philips Electronics Nv 階調電圧出力装置
JP4686148B2 (ja) * 2003-08-11 2011-05-18 三星電子株式会社 液晶表示装置及びその映像信号補正方法
JP4143588B2 (ja) * 2003-10-27 2008-09-03 日本電気株式会社 出力回路及びデジタルアナログ回路並びに表示装置
KR100770723B1 (ko) * 2006-03-16 2007-10-30 삼성전자주식회사 평판 표시 장치의 소스 드라이버의 디지털/아날로그변환장치 및 디지털/아날로그 변환방법.
CN101640032B (zh) * 2008-07-29 2011-08-31 联咏科技股份有限公司 提升电压驱动效率的电子装置及其相关液晶显示器
KR20120114022A (ko) * 2011-04-06 2012-10-16 삼성디스플레이 주식회사 입체 영상 표시 장치

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3955187A (en) * 1974-04-01 1976-05-04 General Electric Company Proportioning the address and data signals in a r.m.s. responsive display device matrix to obtain zero cross-talk and maximum contrast
US4348666A (en) * 1979-06-20 1982-09-07 Nippon Gakki Seizo Kabushiki Kaisha Signal level display apparatus
JPS599641A (ja) * 1982-07-08 1984-01-19 Nippon Denso Co Ltd 液晶表示器駆動装置
JPS60257683A (ja) * 1984-06-01 1985-12-19 Sharp Corp 液晶表示装置の駆動回路
JPS6125184A (ja) * 1984-07-13 1986-02-04 株式会社 アスキ− 表示制御装置
JPS6142690A (ja) * 1984-08-03 1986-03-01 シャープ株式会社 液晶表示素子の駆動方法
FR2580110B1 (ko) * 1985-04-04 1987-05-29 Commissariat Energie Atomique
EP0214856B1 (en) * 1985-09-06 1992-07-29 Matsushita Electric Industrial Co., Ltd. Method of driving liquid crystal matrix panel
GB8622714D0 (en) * 1986-09-20 1986-10-29 Emi Plc Thorn Display device
DE3815399A1 (de) * 1987-05-08 1988-11-17 Seikosha Kk Verfahren zur ansteuerung einer optischen fluessigkristalleinrichtung
EP0314084B1 (en) * 1987-10-26 1994-12-28 Canon Kabushiki Kaisha Driving apparatus
JP2769345B2 (ja) * 1989-02-21 1998-06-25 三菱電機株式会社 表示制御装置
EP0391655B1 (en) * 1989-04-04 1995-06-14 Sharp Kabushiki Kaisha A drive device for driving a matrix-type LCD apparatus
JP2854621B2 (ja) * 1989-09-01 1999-02-03 シャープ株式会社 表示装置の駆動回路
JP2854620B2 (ja) * 1989-09-01 1999-02-03 シャープ株式会社 表示装置の駆動方法
JP2642204B2 (ja) * 1989-12-14 1997-08-20 シャープ株式会社 液晶表示装置の駆動回路
JPH04136983A (ja) * 1990-09-28 1992-05-11 Sharp Corp 表示装置の駆動回路
JPH04140787A (ja) * 1990-10-01 1992-05-14 Sharp Corp 表示装置の駆動回路
JPH04194896A (ja) * 1990-11-28 1992-07-14 Internatl Business Mach Corp <Ibm> 階調表示方法及び装置
US5093581A (en) * 1990-12-03 1992-03-03 Thomson, S.A. Circuitry for generating pulses of variable widths from binary input data
EP0515191B1 (en) * 1991-05-21 1998-08-26 Sharp Kabushiki Kaisha A display apparatus, a drive circuit for a display apparatus, and a method of driving a display apparatus
JPH077248B2 (ja) * 1991-05-21 1995-01-30 シャープ株式会社 表示装置の駆動方法
JPH0535202A (ja) * 1991-07-27 1993-02-12 Semiconductor Energy Lab Co Ltd 電気光学装置の画像表示方法および表示装置
JPH05100635A (ja) * 1991-10-07 1993-04-23 Nec Corp アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法
JP2639764B2 (ja) * 1991-10-08 1997-08-13 株式会社半導体エネルギー研究所 電気光学装置の表示方法
JPH05158439A (ja) * 1991-12-03 1993-06-25 Toshiba Corp 液晶表示装置
JP2799805B2 (ja) * 1992-09-18 1998-09-21 株式会社半導体エネルギー研究所 画像表示方法
JP2849010B2 (ja) * 1992-11-25 1999-01-20 シャープ株式会社 表示装置の駆動回路
DE69419070T2 (de) * 1993-05-14 1999-11-18 Sharp Kk Steuerungsverfahren für Anzeigevorrichtung

Also Published As

Publication number Publication date
CN1143235A (zh) 1997-02-19
CN1097812C (zh) 2003-01-01
EP0707306A2 (en) 1996-04-17
EP0707306A3 (en) 1996-07-24
JPH08115060A (ja) 1996-05-07
KR960015367A (ko) 1996-05-22
TW263581B (en) 1995-11-21
US5923312A (en) 1999-07-13

Similar Documents

Publication Publication Date Title
KR0163102B1 (ko) 표시장치의 구동회로 및 액정표시장치
US6756958B2 (en) Liquid crystal display device
JP4437378B2 (ja) 液晶駆動装置
JP3977412B2 (ja) ディスプレイのコラムを制御する装置
US6961042B2 (en) Liquid crystal display
EP0611144B1 (en) Voltage generating circuit, and common electrode drive circuit, signal line drive circuit and gray-scale voltage generating circuit for display devices
KR100366868B1 (ko) 디스플레이 장치의 구동 회로
KR100524443B1 (ko) 기준 전압 발생 회로, 표시 구동 회로, 표시 장치 및 기준 전압 발생 방법
US5621439A (en) Voltage compensation circuit and display apparatus
EP0767449B1 (en) Method and circuit for driving active matrix liquid crystal panel with control of the average driving voltage
KR20050004175A (ko) 전기 이동 디스플레이 디바이스와 그 구동 방법
KR20060103081A (ko) 표시 장치용 구동 장치 및 구동 방법
KR101070125B1 (ko) 디스플레이 장치 및 그 제어 방법
US7057610B2 (en) Display unit, information processing unit, display method, program, and recording medium
US6297813B1 (en) Driving circuit for display device
KR960014499B1 (ko) 표시장치의 구동회로
KR100686680B1 (ko) 액정표시장치 및 그 처리방법
KR960016342B1 (ko) 디스플레이 모듈 구동 회로
JP3052391B2 (ja) 液晶電気光学素子の駆動方法
JPH06237162A (ja) 電圧出力回路並びに表示装置の共通電極駆動回路及び表示装置の信号配線駆動回路
EP0599622B1 (en) A driving circuit for driving a display apparatus and a method for the same
JP3816480B2 (ja) 液晶表示装置
JP2005049868A (ja) 表示駆動装置
JP2653625B2 (ja) 表示装置の駆動回路
JP3545090B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110811

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20120821

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee