KR0156216B1 - 박막트랜지스터 제조방법 - Google Patents

박막트랜지스터 제조방법

Info

Publication number
KR0156216B1
KR0156216B1 KR1019950027195A KR19950027195A KR0156216B1 KR 0156216 B1 KR0156216 B1 KR 0156216B1 KR 1019950027195 A KR1019950027195 A KR 1019950027195A KR 19950027195 A KR19950027195 A KR 19950027195A KR 0156216 B1 KR0156216 B1 KR 0156216B1
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
wsi
manufacturing
gate electrode
Prior art date
Application number
KR1019950027195A
Other languages
English (en)
Other versions
KR970013421A (ko
Inventor
김근호
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019950027195A priority Critical patent/KR0156216B1/ko
Publication of KR970013421A publication Critical patent/KR970013421A/ko
Application granted granted Critical
Publication of KR0156216B1 publication Critical patent/KR0156216B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT

Abstract

본 발명은 박막트랜지스터의 제조방법에 관한 것으로, 박막트랜지스터 제조시 게이트전극으로 사용하는 텅스텐실리사이드의 고온 열처리 공정시 발생하는 크랙을 방지하기 위한 것이다.
본 발명은 박막트랜지스터의 제조방법에 있어서, 기판상에 폴리실리콘/WSi/WSiN의 적층구조를 연속적으로 증착하여 형성한 후, 패터닝하여 게이트전극을 형성하는 것을 특징으로 하는 박막트랜지스터 제조방법을 제공한다.

Description

박막트랜지스터 제조방법
첨부된 도면은 본 발명에 의한 박막트랜지스터 제조방법을 도시한 공정순서도.
* 도면의 주요부분에 대한 부호의 설명
1 : 기판 2 : 활성층
3 : 게이트절연막 4 : 폴리실리콘
5 : WSi 6 : WSiN
7 : 층간절연막 8 : 소오스 및 드레인전극
본 발명은 박막트랜지스터 제조방법에 관한 것으로, 특히 석영(Quratz)기판위에 박막트랜지스터를 제조할때 게이트전극으로 사용하는 텅스텐실리사이드(이하 WSi라 한다)금속의 고온 열처리 공정시 발생하는 WSi금속막의 크랙(crack)을 방지하는데 적당하도록 한 것이다.
박막트랜지스터의 게이트전극으로 종래에는 폴리실리콘/WSi구조를 사용하기도 하였는데, WSi막은 증착된 상태에서 인장스트레스(tensile stress)특성을 나타내며, 이러한 스트레스로 인하여 WSi막을 900℃의 높은 온도에서 열처리하면 기계적 손상(mechanical failure)이나 접착력의 손상(adhesive failure)이 발생하여 WSi막에 크랙이 발생하거나 WSi막의 필링(peeling)이 일어난다.
M. Koboyashi의 논문(SID 94 Digest pp75-78)에 의하면, 질소분위기에서 900℃의 높은 온도로 열처리를 할 경우 WSi막에 크랙이 일어나지 않는 폴리실리콘과 WSi막의 두께비율은 2 : 1 이상인 것으로 나타난다. 이 비율을 맞추려면 WSi막의 인장스트레스를 줄여야 한다. 이를 실현하는 방법으로는 압축스트레스(compressive stress)특성을 나타내는 WSiN막을 WSi막위에 증착하여 WSi막의 인장스트레스를 감소시키는 방법이 있다.
본 발명은 박막트랜지스터를 제조할 때 게이트전극으로 사용하는 WSi막의 고온 열처리 공정시 발생하는 WSi금속막의 크랙을 방지하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 박막트랜지스터 제조방법은 박막트랜지스터의 제조방법에 있어서, 기판상에 폴리실리콘/WSi/WSiN의 적층구조를 연속적으로 증착하여 형성한 후, 패터닝하여 게이트전극을 형성하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
본 발명은 박막트랜지스터의 게이트전극을 폴리실리콘/WSi/WSiN의 구조로 증착하여 형성함으로써 WSi막의 크랙특성을 개선한다.
첨부된 도면에 본 발명에 의한 박막트랜지스터 제조방법을 공정순서에 따라 도시하였다.
먼저, 첨부 도면(a)와 같이 석영 또는 유리등과 같은 절연성 투명기판(1)상에 CVD(Chemical Vapor Deposition)방법에 의해 반도체막(2)을 증착하고 이를 소정패턴으로 패터닝하여 섬(island)형상의 활성층(2)을 형성한다.
다음에 첨부 도면(b)와 같이 활성층이 형성된 기판 전면에 게이트절연막(3)을 형성한 후, 첨부 도면(c)와 같이 상기 게이트절연막(3)상에 CVD방법에 의해 2500Å정도의 두께의 폴리실리콘(4)을 증착하고, 이위에 스퍼터링방법에 의해 WSi(5)를 증착한 다음 계속해서 진공상태에서 연속공정에 의해 상기 WSi의 인장스트레스를 줄이기 위한 WSiN(6)을 증착한다. 이어서 900℃의 질소분위기에서 열처리를 행한 다음, 상기 연속증착된 WSiN/WSi/도핑된 실리콘을 소정의 게이트패턴으로 패터닝한다.
다음에 첨부도면(d)와 같이 기판 전면에 CVD방법에 의해 층간절연막(7)을 형성한 후, 층간절연막(7) 및 게이트절연막을 선택적으로 식각하여 상기 활성층(2)을 노출시키는 콘택홀을 형성한 다음 금속을 증착하고 이를 소정패턴으로 패터닝하여 상기 콘택홀을 통해 상기 활성층(2)에 접속되는 소오스 및 드레인전극(8)을 형성함으로써 제조공정을 완료한다.
이상과 같이 본 발명은 WSi막을 게이트전극을 이용하는 박막트랜지스터의 제조에 있어서, WSi막의 스트레스를 줄이기 위해 폴리실리콘/WSi/WSiN구조로 게이트를 형성함으로써 크래 발생을 방지한다. 이 경우 게이트저항을 더욱 낮출 수 있으며, 게이트전극 형성이후의 스탭커버리지(step coverage)를 더 좋게 할 수 있게 된다.

Claims (1)

  1. 박막트랜지스터의 제조방법에 있어서, 기판상에 폴리실리콘/WSi/WSiN의 적층구조를 연속적으로 증착하여 형성한 후, 패터닝하여 게이트전극을 형성하는 것을 특징으로 하는 박막트랜지스터 제조방법.
KR1019950027195A 1995-08-29 1995-08-29 박막트랜지스터 제조방법 KR0156216B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950027195A KR0156216B1 (ko) 1995-08-29 1995-08-29 박막트랜지스터 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950027195A KR0156216B1 (ko) 1995-08-29 1995-08-29 박막트랜지스터 제조방법

Publications (2)

Publication Number Publication Date
KR970013421A KR970013421A (ko) 1997-03-29
KR0156216B1 true KR0156216B1 (ko) 1998-10-15

Family

ID=19424932

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950027195A KR0156216B1 (ko) 1995-08-29 1995-08-29 박막트랜지스터 제조방법

Country Status (1)

Country Link
KR (1) KR0156216B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100632613B1 (ko) * 1998-09-15 2006-10-09 루센트 테크놀러지스 인크 모스형 전계 효과 트랜지스터 장치 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100632613B1 (ko) * 1998-09-15 2006-10-09 루센트 테크놀러지스 인크 모스형 전계 효과 트랜지스터 장치 제조 방법

Also Published As

Publication number Publication date
KR970013421A (ko) 1997-03-29

Similar Documents

Publication Publication Date Title
JPH05152569A (ja) 電界効果型薄膜トランジスタおよびその製造方法
KR19990023185A (ko) 게이트 구조 및 그의 제조 방법, 박막 트랜지스터 구조 및 그의 제조 방법, 인버티드 트랜지스터 구조
US6187676B1 (en) Integrated circuit insulated electrode forming methods using metal silicon nitride layers, and insulated electrodes so formed
JP3352191B2 (ja) 薄膜トランジスタの製造方法
JPH07312353A (ja) 半導体装置の製造方法
KR0156216B1 (ko) 박막트랜지스터 제조방법
JP2775909B2 (ja) 薄膜トランジスタマトリクス及びその製造方法
KR100338106B1 (ko) 반도체소자의금속배선형성방법
KR100431309B1 (ko) 반도체디바이스의금속배선형성방법
KR970011502B1 (ko) 다결정실리콘 박막트랜지스터의 제조방법
KR960011816B1 (ko) 반도체소자의 캐패시터 및 그의 제조방법
KR100219416B1 (ko) 반도체장치 제조방법
KR100272579B1 (ko) 박막트랜지스터 제조방법
KR100565840B1 (ko) 반도체소자 및 그의 제조방법
KR20030093445A (ko) 반도체소자의 게이트전극 형성방법
JP2003174031A (ja) 半導体素子の配線形成方法
KR20050105870A (ko) 박막 트랜지스터의 제조방법
JP2674654B2 (ja) 半導体装置の製造方法
KR100559036B1 (ko) 반도체 소자의 금속 배선 형성 방법
JPH11145425A (ja) 半導体素子の製造方法及び半導体装置
KR100222671B1 (ko) 반도체 장치의 전하저장 전극 형성방법
KR100318433B1 (ko) 강유전체 메모리 소자의 국부배선 형성 방법
JP3238804B2 (ja) 半導体装置の製造方法
JPH1041516A (ja) 薄膜トランジスタおよびその製造方法ならびにこれを搭載した液晶表示装置
JPH0831821A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030701

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee