KR0134253Y1 - 외부 동기 클럭원 수신 장치 - Google Patents

외부 동기 클럭원 수신 장치 Download PDF

Info

Publication number
KR0134253Y1
KR0134253Y1 KR2019930030379U KR930030379U KR0134253Y1 KR 0134253 Y1 KR0134253 Y1 KR 0134253Y1 KR 2019930030379 U KR2019930030379 U KR 2019930030379U KR 930030379 U KR930030379 U KR 930030379U KR 0134253 Y1 KR0134253 Y1 KR 0134253Y1
Authority
KR
South Korea
Prior art keywords
signal
clock signal
external
relay
standby
Prior art date
Application number
KR2019930030379U
Other languages
English (en)
Other versions
KR950021875U (ko
Inventor
박중희
Original Assignee
정장호
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 엘지정보통신주식회사 filed Critical 정장호
Priority to KR2019930030379U priority Critical patent/KR0134253Y1/ko
Publication of KR950021875U publication Critical patent/KR950021875U/ko
Application granted granted Critical
Publication of KR0134253Y1 publication Critical patent/KR0134253Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/027Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 고안은 동기식 광다중화 장비에 관한 것으로, 특히 2048Kbps(HDB3)의 외부 타이밍 클럭을 수신하는 장치에서 효율적으로 수신하고 모니터하기 위한 외부 동기 클럭원 수신장치에 관한 것이다.
이와 같은 본 고안의 목적을 달성하기 위한 수단은 외부로 부터 외부동기 클럭신호를 입력받아 선택정보와 경보정보에 따라 대기수신수단을 제어하는 운영수신수단과, 또다른 외부동기 클럭신호를 입력 받아 선택정보와 경보정보에 따라 기준클럭을 추출하는 대기수신수단으로써, 달성되는 것이다.

Description

외부 동기 클럭원 수신 장치
제1도는 종래 외부 동기클럭원 수신장치 구성도.
제2도는 본 고안 외부 동기클럭원 수신장치 구성도.
제3도는 제2도의 운영제어부의 보다 상세한 구성도.
제4도는 제2도의 릴레이부의 보다 상세한 구성도로써,
(a)는 두개의 입력신호(A)(B)를 선택단 (S)의 선택에 따라 스위칭하여 선택 출력하는 멀티플렉서.
(b)는 (a)의 선택 진리표.
* 도면의 주요부분에 대한 부호의 설명
10 : 운영수신부 20 : 대기운영 수신부
10a,20a : 제1, 제2 릴레이부 10b : 운영데이타 인터페이스부
10c : 운영제어부 20b : 대기운영데이타 인터페이스부
20c : 대기운영제어부
본 고안은 동기식 광다중화 장비에 관한 것으로, 특히 2048Kbps(HDB3)의 외부 타이밍 클럭을 수신하는 장치에서 효율적으로 수신하고 모니터하기 위한 외부 동기 클럭원 수신장치에 관한 것이다.
종래 외부 동기 클럭원 수신장치 회로도는 제1도에 도시된 바와 같이, 외부 동기 클럭원을 수신하여 기준클럭을 얻는 운영부(1)와, 상기 운영부(1)의 동작과 반대로 동작하는 대기부(2)로 구성된다.
상기 운영부(1)는 신호의 경로를 변환시키는 2개의 릴레이부(1a)(1b)와, 상기 릴레이부(1a)(1b)를 제어하는 릴레이 제어부(1c)와, 수신신호를 수신하는 2개의 인터페이스부(1d)(1e)로 구성된다.
상기 대기부(2)는 신호의 경로를 변환시키는 2개의 릴레이부(2a)(2b)와, 상기 릴레이부(2a)(2b)를 제어하는 릴레이 제어부(2c)와, 상기 릴레이부(2a)(2b)로 부터 신호를 수신하는 2개의 언터페이스부(2d)(2e)로 이루어진다.
이와 같이 구성된 종래의 기술은 동기식 광다중화 장비의 시스템 동기 클럭원으로 외부로부터 2개의 2048Kbps (HDB3) 클럭신호(CLK)가 수신된다.
제1도에 도시된 바와 같이, 각 부에서 외부동기 클럭원을 수신하도록 각각 운영부(1)와 대기부(2)는 각각 릴레이 2개와 인터페이스부 2개로 구성되어 있다.
세부동작으로 우선 릴레이 제어부(1c)를 통해 릴레이부(1a)(1b)를 제어하여 외부 동기 클럭을 수신하고 인터페이스부(1d)(1e)로 보내 신호손실(LOS: Loss Of Signal)상태, 프레임 외부(OOF: Out-Of-Frame)상태, 비트에러(BER: Bit Error)등을 검출하고 이 수신된 신호로부터 트랜지스터 로직 TTL레벨의 클럭을 추출한다.
이 추출클럭이 피엘엘(PLL)의 기준클럭으로 이용된다.
이때 대기부(2)의 릴레이부(2a)(2b)는 운영부(1)의 릴레이부(1a)(1b)와 반대로 동작하기 때문에 외부로 부터 오는 동기 클럭원을 수신할 수가 없다.
결국 운영부에서 2개의 외부 동기 클럭원 모두를 수신하여 모니터하게 된다.
그러나, 이와 같은 운영부와 대기부에 2개의 외부동기 클럭을 수신하여 수신상태를 모니터할 수 있도록 다수의 릴레이와 인터페이스 회로를 장착해야 하므로 이에 따른 생산단가가 증가하게 되는 문제점이 있다.
따라서 본 고안은 운영부와 대기부의 회로를 간소화하여 각부에 1개의 릴레이와 1개의 인터페이스 그리고 1개의 릴레이 제어부를 갖는 외부동기 클럭원 수신장치를 제공함에 있다.
이와 같은 본 고안의 목적을 달성하기 위한 수단은 외부로 부터 외부동기 클럭신호를 입력받아 기준클럭을 추출하고 선택정보와 경보정보를 대기수신수단과 교환하여 대기 수신수단을 제어하는 운영수신수단과, 또다른 외부동기 클럭신호를 입력 받아 선택정보와 경보정보의 결과에 따라 기준클럭을 추출하는 대기수신수단으로써, 달성되는 것으로 이하 본 고안을 첨부된 도면에 의거 상세하게 설명하면 다음과 같다.
제2도는 본 고안 외부동기 클럭원 수신장치 회로도로서, 두개의 외부 클럭신호를 수신하여 대기 수신부와의 제어신호를 상호 교환하는 출력을 발생하는 운영수신부(10)와, 두개의 외부클럭 신호를 상기 운영수신부(10)의 신호와 제어신호에 따라 수신하는 대기운영수신부(20)로 구성된다.
상기 운영수신부(10)는 외부 클럭신호를 운영 제어부 신호에 따라 선택 절환하는 제1 릴레이부(10a)와, 상기 제1 릴레이부(10a)의 신호를 수신하여 처리하는 운영데이타 인터페이스부(10b)와, 상기 대기 운영수신부(20)의 제어신호와 외부클럭신호에 따라 릴레이부(10a)를 제어하는 운영제어부(10c)로 구성된다.
상기 대기운영수신부(20)는 대기운영제어부(20c)신호에 따라 외부클럭신호를 선택절환하는 제2 릴레이부(20a)와, 상기 제2 릴레이부(20a)의 신호를 수신하여 처리하는 대기 운영데이타 인터페이스부(20b)와, 상기 대기운영데이타 인터페이스부(20b)의 제어신호와 외부클럭신호에 따라 제2 릴레이부(20a)를 제어하는 대기 운영제어부(20c)로 구성된다.
이와같이 구성된 본 고안의 작용, 효과에 대해 첨부된 도면에 의거 상세하게 설명하면 다음과 같다.
운영수신부(10)에서 운영제어부(10c)의 신호에 따라 외부동기클럭A(EXT A)를 선택하면 상기 대기운영수신부(20) 대기운영제어부(20c) 신호에 의해 외부동기클럭신호B(EXT B)를 선택하게 된다.
더욱 상세하게는 운영제어부(10c)의 출력이 1일때 제1 릴레이부(10a)가 온되고 출력이 0일때는 제1 릴레이부(10a)가 오프된다면 운영제어부(10c)의 입력신호(ON)는 1일때 상기 운영제어부(10c)는 ECKS신호를 출력하고 입력신호(ON)이 0이면 반전된 (OECKS)신호를 출력한다.
여기서 입력신호(ON)는 운영상태를 표시하는 것이고 0이면 대기상태를 표시하는 신호이다.
운영수신부(10)에서 운영제어부(10c)의 온신호 입력이 1이므로 출력신호는 (ECKS)단자로 0 또는 1이 출력된다.
운영수신부가 외부동기클럭원으로 (EXT A)를 선택한다고 하면 ECKS는 1이 되어 제1 릴레이부(10a)가 온되어 (EXT A)가 수신되게 한다.
(ECKS)와 수신된 (EXT A)의 경보정보(EXTAlm)를 대기수신부와 연결된 포트로 보낸다.
따라서 대기운영수신부(20)는 운영수신부(10)에서 보내온 (OECKS)신호(1상태)를 대기운영제어부(20c)로 입력시켜 출력신호(0상태)를 출력하여 제2 릴레이부(20a)를 오프시킨다.
따라서 대기운영수신부(20)는 외부동기클럭B(EXT B)를 선택하게 되고 이 동기클럭을 모니터하여 경보를 검출하여 운영수신부(10)로 보낸다.
결과적으로 운영수신부(10)에서 (EXT A) 또는 (EXT B)중 어느 하나를 선택하게 되면 대기운영수신부에서는 상대되는 (EXT B) 또는 (EXT A)를 선택하게 된다.
그리고 각각의 수신부는 각각 EXT클럭의 경보정보를 검출하여 서로 정보를 주고 받음으로써 2개의 외부동기클럭의 상태를 모니터 할 수 있게 되어 동기클럭원 절체시 아무런 문제없이 절체할 수 있게 된다.
그리고 대기운영수신부에서는 운영수신부에서 선택된 외부동기클럭(EXT A)에서 추출된 TTL 레벨의 (RCKA)를 받게 된다.
따라서 운영수신부와 대기운영수신부에서 PLL의 기준클럭으로 같은 것을 사용하게 된다.
결론적으로 운영수신부는 2개의 외부동기클럭 중 어느 하나를 임의로 선택하여 모니터하고 이 클럭을 PLL의 기준클럭으로 이용하고 시스템에 동기된 시스템 타이밍을 공급하고 대기운영수신부는 운영수신부에서 선택하지 않은 다른 하나를 선택 그 클럭을 모니터하여 경보정보를 운영 수신부로 보낸다.
그리고 PLL의 기준클럭으로는 운영수신부에서 받은 (RCKA) 클럭을 이용하도록 한다.
이상에서 상세하게 설명한 바와 같이, 본 고안은 각 수신부에 장착된 릴레이와 인터페이스부를 1개씩으로 하여 종래의 2개씩 장착된 회로장치에 비해 상대적으로 간단하여 생산비 절감효과를 거둘 수 있다.

Claims (1)

  1. 외부클럭신호를 운영제어수단의 신호에 따라 선택절환하는 제1 릴레이수단과, 상기 제1 릴레이수단을 통하여 클럭 신호를 처리하는 운영데이타 인터페이스 수단과, 상기 대기운영수신수단의 제어신호와 외부클럭신호에 따라 제1 릴레이수단을 제어하는 운영제어수단으로 구성되어 두개 신호중 어느 하나의 외부 클럭신호를 선택 수신하여 대기운영수신수단과의 수신상태에 대한 제어신호를 상호 교환하고 이에 따라 기준 클럭신호를 추출하는 운영수신수단과,
    대기운영제어수단의 출력신호에 따라 외부클럭신호를 선택하는 제2 릴레이수단과, 상기 제2 릴레이수단을 통한 신호를 처리하는 대기운영데이타 인터페이스 수단과, 상기 대기운영데이타 인터페이스수단의 제어신호와 외부클럭신호에 따라 제2 릴레이수단을 제어하는 대기운영제어수단으로 구성되어 상기 운영수신수단의 제어신호에 따라 상기 운영수신수단의 선택된 입력신호와 다른 외부클럭 신호를 선택 수신하여 상기 운영수신수단에서 출력된 경보신호에 따라 기준클럭신호를 추출하는 대기운영수신수단을 포함하여 이루어진 외부클럭원 수신장치.
KR2019930030379U 1993-12-29 1993-12-29 외부 동기 클럭원 수신 장치 KR0134253Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930030379U KR0134253Y1 (ko) 1993-12-29 1993-12-29 외부 동기 클럭원 수신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930030379U KR0134253Y1 (ko) 1993-12-29 1993-12-29 외부 동기 클럭원 수신 장치

Publications (2)

Publication Number Publication Date
KR950021875U KR950021875U (ko) 1995-07-28
KR0134253Y1 true KR0134253Y1 (ko) 1999-02-01

Family

ID=19373384

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930030379U KR0134253Y1 (ko) 1993-12-29 1993-12-29 외부 동기 클럭원 수신 장치

Country Status (1)

Country Link
KR (1) KR0134253Y1 (ko)

Also Published As

Publication number Publication date
KR950021875U (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
US6618358B2 (en) Method and apparatus for switching a clock source from among multiple T1/E1 lines with user defined priority
KR0134253Y1 (ko) 외부 동기 클럭원 수신 장치
KR100212050B1 (ko) 디지탈 교환기의 동기소스 감시 및 선택방식과 그 회로
KR100345598B1 (ko) 동기광신호에서의 채널 자동절체 장치 및 방법
KR930008052B1 (ko) 애드-드롭 전송장비의 데이타 버스 선택회로
KR960007581B1 (ko) 광수신부에서의 클럭 이중화 회로장치
KR100439148B1 (ko) 다중 시스템의 프레임 동기신호 출력 장치 및 방법
JP2727778B2 (ja) 高速回線終端回路
JP2000049841A (ja) 通信システム
KR20030003944A (ko) 이중화된 클럭 공급원의 클럭 안정화 장치
JP2864703B2 (ja) 光伝送路の二重化方式
JP2596318B2 (ja) 伝送装置
KR100197421B1 (ko) 전전자 교환기의 데이터 링크 처리기를 위한 클럭 선택기
KR100369685B1 (ko) 교환기의 기준클럭 동기 장치 및 그 방법
JP2713009B2 (ja) 遅延時間差吸収装置
KR970031527A (ko) 다수의 디지탈 국선을 수용하는 교환기에서 클럭 동기화 시스템
JP2973871B2 (ja) クロック選択回路
KR950023071A (ko) 이중화된 통신용 보드를 구비한 이동통신 시스팀 내부 통신망의 망 접속장치
JP2616695B2 (ja) 回線切替装置
JPH0697926A (ja) ディジタル電話システム
KR200222221Y1 (ko) 규격이 다른 지피에스 분배클럭의 공유화장치
KR19990060525A (ko) 무선데이터 서비스 시스템의 망동기 클럭 추출 장치
KR20070042664A (ko) 이중화 구조를 갖는 이동통신 시스템의 클럭 안정화 장치
KR980007340A (ko) 전전자 교환기의 프로세서와 디바이스간 이중화 통신 장치
JPH1168946A (ja) 導通試験方法

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision

Free format text: TRIAL AGAINST DECISION OF REJECTION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL

B701 Decision to grant
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010830

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee