JPWO2019130162A1 - 半導体装置、および半導体装置の作製方法 - Google Patents

半導体装置、および半導体装置の作製方法 Download PDF

Info

Publication number
JPWO2019130162A1
JPWO2019130162A1 JP2019561388A JP2019561388A JPWO2019130162A1 JP WO2019130162 A1 JPWO2019130162 A1 JP WO2019130162A1 JP 2019561388 A JP2019561388 A JP 2019561388A JP 2019561388 A JP2019561388 A JP 2019561388A JP WO2019130162 A1 JPWO2019130162 A1 JP WO2019130162A1
Authority
JP
Japan
Prior art keywords
insulator
oxide
conductor
film
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019561388A
Other languages
English (en)
Other versions
JP7308760B2 (ja
Inventor
山崎 舜平
舜平 山崎
涼太 方堂
涼太 方堂
知世 鴨川
知世 鴨川
克明 栃林
克明 栃林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JPWO2019130162A1 publication Critical patent/JPWO2019130162A1/ja
Application granted granted Critical
Publication of JP7308760B2 publication Critical patent/JP7308760B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Memories (AREA)
  • Physical Vapour Deposition (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Non-Volatile Memory (AREA)

Abstract

オン電流が大きく、信頼性の優れた半導体装置を提供する。第1の絶縁体と、第1の絶縁体上の第2の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の第1の導電体および第2の導電体と、第1の導電体上の第3の絶縁体と、第2の導電体上の第4の絶縁体と、第2の酸化物上の第3の酸化物と、第3の酸化物上の第5の絶縁体と、第5の絶縁体上に位置し、第3の酸化物と重なる第3の導電体と、第1乃至第5の絶縁体、第1の酸化物、第2の酸化物、および第1乃至第3の導電体を覆う第6の絶縁体と、第6の絶縁体上の第7の絶縁体と、を有し、第6の絶縁体は、第1の絶縁体の上面の一部、第2の絶縁体の側面、第5の絶縁体の側面、第1乃至第3の酸化物の側面、第1乃至第3の導電体の側面、および第3の導電体の上面と接する半導体装置。

Description

本発明の一態様は、半導体装置、ならびに半導体装置の作製方法に関する。または、本発明の一態様は、半導体ウエハ、モジュール、および電子機器に関する。
なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、および電子機器などは、半導体装置を有すると言える場合がある。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。
トランジスタに適用可能な半導体薄膜の材料として、シリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。酸化物半導体としては、例えば、酸化インジウム、酸化亜鉛などの一元系金属の酸化物のみでなく、多元系金属の酸化物も知られている。多元系金属の酸化物の中でも、特に、In−Ga−Zn酸化物(以下、IGZOとも呼ぶ)に関する研究が盛んに行われている。
IGZOに関する研究により、酸化物半導体において、単結晶でも非晶質でもない、CAAC(c−axis aligned crystalline)構造およびnc(nanocrystalline)構造が見出された(非特許文献1乃至非特許文献3参照)。非特許文献1および非特許文献2では、CAAC構造を有する酸化物半導体を用いてトランジスタを作製する技術も開示されている。さらに、CAAC構造およびnc構造よりも結晶性の低い酸化物半導体でさえも、微小な結晶を有することが、非特許文献4および非特許文献5に示されている。
さらに、IGZOを活性層として用いたトランジスタは極めて低いオフ電流を持ち(非特許文献6参照)、その特性を利用したLSIおよびディスプレイが報告されている(非特許文献7および非特許文献8参照)。
S.Yamazaki et al.,"SID Symposium Digest of Technical Papers",2012,volume 43,issue 1,pp.183−186 S.Yamazaki et al.,"Japanese Journal of Applied Physics",2014,volume 53,Number 4S,pp.04ED18−1−04ED18−10 S.Ito et al.,"The Proceedings of AM−FPD’13 Digest of Technical Papers",2013,pp.151−154 S.Yamazaki et al.,"ECS Journal of Solid State Science and Technology",2014,volume 3,issue 9,pp.Q3012−Q3022 S.Yamazaki,"ECS Transactions",2014,volume 64,issue 10,pp.155−164 K.Kato et al.,"Japanese Journal of Applied Physics",2012,volume 51,pp.021201−1−021201−7 S.Matsuda et al.,"2015 Symposium on VLSI Technology Digest of Technical Papers",2015,pp.T216−T217 S.Amano et al.,"SID Symposium Digest of Technical Papers",2010,volume 41,issue 1,pp.626−629
本発明の一態様は、オン電流が大きい半導体装置を提供することを課題の一つとする。または、本発明の一態様は、高い周波数特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、信頼性が良好な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、微細化または高集積化が可能な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、良好な電気特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、生産性の高い半導体装置を提供することを課題の一つとする。
本発明の一態様は、長期間においてデータの保持が可能な半導体装置を提供することを課題の一つとする。本発明の一態様は、情報の書き込み速度が速い半導体装置を提供することを課題の一つとする。本発明の一態様は、設計自由度が高い半導体装置を提供することを課題の一つとする。本発明の一態様は、消費電力を抑えることができる半導体装置を提供することを課題の一つとする。本発明の一態様は、新規な半導体装置を提供することを課題の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、第1の絶縁体と、第1の絶縁体上の第2の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の第1の導電体および第2の導電体と、第1の導電体上の第3の絶縁体と、第2の導電体上の第4の絶縁体と、第2の酸化物上の第3の酸化物と、第3の酸化物上の第5の絶縁体と、第5の絶縁体上に位置し、第3の酸化物と重なる第3の導電体と、第1乃至第5の絶縁体、第1の酸化物、第2の酸化物、および第1乃至第3の導電体を覆う第6の絶縁体と、第6の絶縁体上の第7の絶縁体と、を有し、第6の絶縁体は、第1の絶縁体の上面の一部、第2の絶縁体の側面、第5の絶縁体の側面、第1乃至第3の酸化物の側面、第1乃至第3の導電体の側面、および第3の導電体の上面と接する半導体装置である。
また、第1の絶縁体、第6の絶縁体および第7の絶縁体は、それぞれ、第2の絶縁体よりも酸素および水素の一方または双方を透過し難いことが好ましい。
また、第1の絶縁体、第6の絶縁体および第7の絶縁体は、それぞれ、第5の絶縁体よりも酸素および水素の一方または双方を透過し難いことが好ましい。
また、第1の絶縁体、第6の絶縁体は、それぞれ、アルミニウム、およびハフニウムの一方または両方を含む酸化物であることが好ましい。
また、第1の絶縁体および第6の絶縁体は、それぞれ、酸化アルミニウムであることが好ましい。
また、第7の絶縁体は、シリコンと、窒素と、を有することが好ましい。
また、第1乃至第3の酸化物はInと、元素M(MはAl、Ga、Y、またはSn)と、Znと、を有することが好ましい。
また、第2の酸化物は、第2の酸化物の上面における透過電子顕微鏡像を画像解析することで得られる格子点群を有し、格子点群から作成されたボロノイ図において、ボロノイ領域の形状が六角形である割合が50%以上80%以下である、ことが好ましい。
また、本発明の一態様は、トランジスタを有する半導体装置であって、トランジスタは、第1の絶縁体と、第1の絶縁体上の第2の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の第1の導電体および第2の導電体と、第1の導電体上の第3の絶縁体と、第2の導電体上の第4の絶縁体と、第2の酸化物上の第3の酸化物と、第3の酸化物上の第5の絶縁体と、第5の絶縁体上に位置し、第3の酸化物と重なる第3の導電体と、を有し、トランジスタのチャネル長方向の断面において、第1の絶縁体の底面の高さを基準として、第2の酸化物と重なる領域の第3の導電体の底面の高さは、第2の導電体の上面の高さより低く、トランジスタのチャネル幅方向の断面において、第1の絶縁体の底面の高さを基準として、第2の酸化物と重ならない領域の第3の導電体の底面の高さは、第2の酸化物の底面の高さより低い、半導体装置である。
また、本発明の一態様は、第1の絶縁膜を成膜し、第1の絶縁膜上に第2の絶縁膜を成膜し、第2の絶縁膜上に第3の絶縁膜を成膜し、第3の絶縁膜上に第1の酸化物を成膜し、第1の酸化膜上に第2の酸化物を成膜し、第2の酸化膜上に第1の導電膜を成膜し、第1の導電膜上に第4の絶縁膜を成膜し、第4の絶縁膜上に第2の導電膜を成膜し、リソグラフィー法を用いて、第2の導電膜の一部を加工することで、第2の導電膜に第4の絶縁膜が露出する開口を形成し、リソグラフィー法を用いて、第2の導電膜、第4の絶縁膜および第1の導電膜を加工することで、開口、第2の導電膜、第4の絶縁膜および第1の導電膜を含む第1の層を形成し、第1の層をエッチングマスクとして、第2の酸化物および第1の酸化物を加工し、開口に露出した第4の絶縁膜を除去することで、開口に第1の導電膜を露出させ、開口に露出した第1の導電膜および第2の導電膜を除去することによって、開口に第2の酸化物を露出させ、第1の導電膜を、第1の導電体と、第2の導電体に分離し、第4の絶縁膜を第1の絶縁体と、第2の絶縁体に分離し、第2の絶縁膜を加工し、第2の絶縁膜、第1の酸化物、第2の酸化物、第1の導電体、第2の導電体、第1の絶縁体および第2の絶縁体を含む第2の層を形成し、第1の絶縁膜上および第2の層上に第3の酸化物を成膜し、第3の酸化物上に第5の絶縁膜を成膜し、第5の絶縁膜上に第2の導電膜を成膜し、リソグラフィー法を用いて、第2の導電膜、第5の絶縁膜、および第3酸化物を加工し、第2の導電膜、第5の絶縁膜、および第3酸化物を含む第3の層を形成し、第1の絶縁膜上、第2の層上および第3の層上に第6の絶縁膜を成膜する、半導体装置の作製方法である。
また、第1の絶縁膜、第2の絶縁膜、第3の絶縁膜、第1の酸化物、第2の酸化物、第1の導電膜、第4の絶縁膜、および第2の導電膜は、複数の処理室を有する成膜装置を用いて、減圧下において連続で成膜することが好ましい。
また、第3の酸化物、第5の絶縁膜、および第2の導電膜は、複数の処理室を有する成膜装置を用いて、減圧下において連続で成膜することが好ましい。
また、処理室では、スパッタリング法による成膜を行ってもよい。
本発明の一態様により、オン電流が大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
または、長期間においてデータの保持が可能な半導体装置を提供することができる。または、データの書き込み速度が速い半導体装置を提供することができる。または、設計自由度が高い半導体装置を提供することができる。または、消費電力を抑えることができる半導体装置を提供することができる。または、新規な半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
本発明の一態様に係る半導体装置の上面図および断面図。 本発明の一態様に係る半導体装置の上面図および断面図。 本発明の一態様に係る半導体装置の断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。 本発明の一態様の半導体装置を作製するための装置を説明する上面図。 本発明の一態様に係る記憶装置の構成を示す断面図。 本発明の一態様に係る記憶装置の構成を示す断面図。 本発明の一態様に係る記憶装置の構成例を示すブロック図。 本発明の一態様に係る記憶装置の構成例を示す回路図。 本発明の一態様に係る半導体装置のブロック図および模式図。 本発明の一態様に係る記憶装置の模式図。 本発明の一態様に係る電子機器を示す図。 実施例に係る試料の電気特性を示す図。 六角形の回転角を導出する方法を説明する図。 実施例に係る試料の平面TEM像を画像処理した像を説明する図。 ボロノイ図の作成方法を説明する図。 実施例に係る試料のボロノイ領域の形状の割合を説明する図。
以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。例えば、実際の製造工程において、エッチングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするために図に反映しないことがある。また、図面において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
また、特に上面図(「平面図」ともいう)や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。
また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順または積層順を示すものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。
また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接的に接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。
なお、本明細書等において、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、「実効的なチャネル幅」ともいう)と、トランジスタの上面図において示されるチャネル幅(以下、「見かけ上のチャネル幅」ともいう)と、が異なる場合がある。例えば、ゲート電極が半導体の側面を覆う場合、実効的なチャネル幅が、見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつゲート電極が半導体の側面を覆うトランジスタでは、半導体の側面に形成されるチャネル形成領域の割合が大きくなる場合がある。その場合は、見かけ上のチャネル幅よりも、実効的なチャネル幅の方が大きくなる。
このような場合、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
本明細書では、単にチャネル幅と記載した場合には、見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅などは、断面TEM像などを解析することなどによって、値を決定することができる。
なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体のDOS(Density of States)が高くなることや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、および酸化物半導体の主成分以外の遷移金属などがあり、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、水も不純物として機能する場合がある。また、酸化物半導体の場合、例えば不純物の混入によって酸素欠損が形成される場合がある。また、半導体がシリコンである場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
なお、本明細書等において、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものである。また、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多いものである。
また、本明細書等において、「絶縁体」という用語を、絶縁膜または絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜または導電層と言い換えることができる。また、「半導体」という用語を、半導体膜または半導体層と言い換えることができる。
また、本明細書等において、「平行」とは、二つの直線が−10度以上10度以下の角度で配置されている状態をいう。したがって、−5度以上5度以下の場合も含まれる。また、「略平行」とは、二つの直線が−30度以上30度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80度以上100度以下の角度で配置されている状態をいう。したがって、85度以上95度以下の場合も含まれる。また、「略垂直」とは、二つの直線が60度以上120度以下の角度で配置されている状態をいう。
なお、本明細書において、バリア膜とは、水、水素などの不純物および酸素の透過を抑制する機能を有する膜のことであり、当該バリア膜が導電性を有する場合は、導電性バリア膜と呼ぶことがある。
本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう)などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OS FETあるいはOSトランジスタと記載する場合においては、酸化物または酸化物半導体を有するトランジスタと換言することができる。
また、本明細書等において、ノーマリーオフとは、ゲートに電位を印加しない、またはゲートに接地電位を与えたときに、トランジスタに流れるチャネル幅1μmあたりの電流が、室温において1×10−20A以下、85℃において1×10−18A以下、または125℃において1×10−16A以下であることをいう。
(実施の形態1)
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。
<半導体装置の構成例>
図1(A)、図1(B)、および図1(C)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
図1(A)は、トランジスタ200を有する半導体装置の上面図である。また、図1(B)、および図1(C)は、当該半導体装置の断面図である。ここで、図1(B)は、図1(A)にA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図1(C)は、図1(A)にA3−A4の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、図1(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
本発明の一態様の半導体装置は、絶縁体214と、絶縁体214の上に配置された、トランジスタ200と、トランジスタ200の上に配置された絶縁体280、絶縁体280上に配置された絶縁体282と、絶縁体282の上に配置された絶縁体281と、を有する。絶縁体214、絶縁体280、絶縁体281、および絶縁体282は層間膜として機能する。また、トランジスタ200と電気的に接続し、プラグとして機能する導電体240(導電体240a、および導電体240b)とを有する。なお、プラグとして機能する導電体240の側面に接して絶縁体241(絶縁体241a、および絶縁体241b)が設けられる。
また、絶縁体273a、絶縁体254、絶縁体274、絶縁体280、絶縁体282、および絶縁体281の開口の内壁に接して絶縁体241aが設けられ、その側面に接して導電体240aの第1の導電体が設けられ、さらに内側に導電体240aの第2の導電体が設けられている。また、絶縁体273b、絶縁体254、絶縁体274、絶縁体280、絶縁体282、および絶縁体281の開口の内壁に接して絶縁体241bが設けられ、その側面に接して導電体240bの第1の導電体が設けられ、さらに内側に導電体240bの第2の導電体が設けられている。ここで、導電体240の上面の高さと、絶縁体281の上面の高さは同程度にできる。なお、トランジスタ200では、導電体240の第1の導電体および導電体240の第2の導電体を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、導電体240を単層、または3層以上の積層構造として設ける構成にしてもよい。構造体が積層構造を有する場合、形成順に序数を付与し、区別する場合がある。
[トランジスタ200]
図1に示すように、トランジスタ200は、基板(図示せず)上に配置された絶縁体214上の絶縁体216と、絶縁体216に埋め込まれるように配置された導電体205と、絶縁体216の上および導電体205の上に配置された絶縁体220と、絶縁体222の上に配置された絶縁体222と、絶縁体222の上に配置された絶縁体224と、絶縁体224の上に配置された酸化物230(酸化物230a、酸化物230b、および酸化物230c)と、酸化物230の上に配置された絶縁体250と、絶縁体250上に配置された導電体260(導電体260a、および導電体260b)と、酸化物230bの上面の一部と接する導電体242aおよび導電体242bと、導電体242aの上に配置された絶縁体273aと、導電体242bの上に配置された絶縁体273bと、絶縁体222の上面の一部、絶縁体224の側面、酸化物230aの側面、酸化物230bの側面、導電体242aの側面、導電体242bの側面、絶縁体273aの側面、絶縁体273aの上面、絶縁体273bの側面、絶縁体273bの上面、酸化物230cの側面、絶縁体250の側面、導電体260の側面、および導電体260の上面に接して配置された絶縁体254と、絶縁体254の上に配置された絶縁体274と、を有する。
また、絶縁体222、絶縁体254、および絶縁体274は、水素(例えば、水素原子、水素分子などの少なくとも一)の拡散を抑制する機能を有することが好ましい。また、絶縁体222、絶縁体254、および絶縁体274は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有することが好ましい。例えば、絶縁体222、絶縁体254、および絶縁体274は、それぞれ絶縁体224よりも酸素および水素の一方または双方の透過性が低いことが好ましい。絶縁体222、絶縁体254、および絶縁体274は、それぞれ絶縁体250よりも酸素および水素の一方または双方の透過性が低いことが好ましい。絶縁体222、絶縁体254、および絶縁体274は、それぞれ絶縁体280よりも酸素および水素の一方または双方の透過性が低いことが好ましい。
また、酸化物230は、絶縁体224の上に配置された酸化物230aと、酸化物230aの上に配置された酸化物230bと、酸化物230bの上に配置され、少なくとも一部が酸化物230bの上面に接する酸化物230cと、を有することが好ましい。
なお、トランジスタ200では、チャネルが形成される領域(以下、チャネル形成領域ともいう)と、その近傍において、酸化物230a、酸化物230b、および酸化物230cの3層を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、酸化物230bの単層、酸化物230bと酸化物230aの2層構造、酸化物230bと酸化物230cの2層構造、または4層以上の積層構造を設ける構成にしてもよい。また、トランジスタ200では、導電体260を2層の積層構造として示しているが、本発明はこれに限られるものではない。例えば、導電体260が、単層構造であってもよいし、3層以上の積層構造であってもよい。
また、トランジスタ200は、チャネル形成領域を含む酸化物230(酸化物230a、酸化物230b、および酸化物230c)に、酸化物半導体として機能する金属酸化物(以下、酸化物半導体ともいう)を用いることが好ましい。
チャネル形成領域に酸化物半導体を用いたトランジスタ200は、非導通状態において極めてリーク電流(オフ電流)が小さいため、低消費電力の半導体装置を提供できる。また、酸化物半導体は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタ200に用いることができる。
例えば、酸化物230として、In−M−Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。特に、元素Mは、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。また、酸化物230として、In−Ga酸化物、In−Zn酸化物、Ga−Zn酸化物、およびGa酸化物を用いてもよい。
また、酸化物半導体を用いたトランジスタは、酸化物半導体中のチャネルが形成される領域に不純物および酸素欠損が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。また、酸化物半導体中のチャネルが形成される領域に酸素欠損が含まれていると、トランジスタはノーマリーオン特性となりやすい。したがって、チャネルが形成される領域中の酸素欠損はできる限り低減されていることが好ましい。例えば、絶縁体250などを介して酸化物230に酸素を供給し、酸素欠損を補填すればよい。これにより、電気特性の変動を抑制し、安定した電気特性を有するとともに、信頼性を向上させたトランジスタを提供することができる。
導電体260は、トランジスタ200のゲート電極として機能する。また、導電体242(導電体242aおよび導電体242b)はトランジスタ200のソース電極またはドレイン電極として機能する。
また、図1(B)に示すように、酸化物230上に接するように設けられ、トランジスタ200のソース電極またはドレイン電極として機能する導電体242(導電体242a、および導電体242b)に含まれる元素が、酸化物230の酸素を吸収する機能を有する場合、酸化物230と導電体242の間、または酸化物230の表面近傍に、部分的に低抵抗領域が形成される場合があり、トランジスタ200のソース領域またはドレイン領域として機能する。この場合、当該低抵抗領域には、酸素欠損に入り込んだ不純物(水素、窒素、または金属元素等)がドナーとして機能し、キャリア密度が増加する場合がある。なお、以下において、酸素欠損に入り込んだ水素のことをVHと呼ぶ場合がある。また、酸化物230は、導電体242aおよび導電体242bと重ならない領域に、トランジスタ200のチャネル形成領域として機能する領域を有する。該領域は、低抵抗領域よりもキャリア密度が小さく、VHが低減されていることが好ましい。
図1(B)(C)に示すように、絶縁体254は、絶縁体222の上面の一部、絶縁体224の側面、酸化物230の側面、導電体242aの側面、導電体242bと側面、絶縁体250の側面、導電体260の側面および導電体260の上面に接することが好ましい。さらに絶縁体254上に絶縁体274が配置されることが好ましい。これにより、絶縁体280は、絶縁体254および絶縁体274によって、絶縁体224、絶縁体250、および酸化物230と離隔される。このような構造とすることで、絶縁体280に含まれる水素や水などの不純物、またはトランジスタ200の外方から水素などの不純物が浸入することを抑制できるので、トランジスタ200に良好な電気特性および信頼性を与えることができる。
また、絶縁体273(絶縁体273aおよび絶縁体273b)は、水素や水などの不純物および酸素の透過を抑制する機能を有する。絶縁体273aは、導電体242a上にあって、導電体242aの上方からの水素や水などの不純物および酸素の拡散を防止することができる。絶縁体273bは、導電体242b上にあって、導電体242bの上方からの酸素の拡散を防止することができる。
図3は、図1(A)にA5−A6の一点鎖線で示す部位の断面図であり、トランジスタ200のソース領域またはドレイン領域の一方におけるチャネル幅方向の断面図でもある。図3に示すように、絶縁体254および絶縁体274によって、導電体242aの側面が覆われているので、導電体242aの側面方向からの水素や水などの不純物および酸素の拡散を防止する。従って、絶縁体273a、絶縁体254、および絶縁体274によって、導電体242aの上面および側面が覆われ、導電体242aの酸化を抑制することができる。尚、導電体242bに対しても同様の効果が得られる。
また、図1(B)において、絶縁体224の底面を基準として、導電体242aおよび導電体242bと重ならない領域における導電体260の底面の高さは、導電体242aおよび導電体242bのそれぞれの上面の高さより低いことが好ましい。ゲート電極として機能する導電体260からの電界がチャネル形成領域全体に作用することができるのでトランジスタの動作が良好となり好ましい。
図1(C)に示すように、絶縁体224の底面を基準として、酸化物230aおよび酸化物230bと、導電体260とが、重ならない領域における導電体260の底面の高さは、酸化物230bの底面の高さより低い位置に配置されていることが好ましい。また、酸化物230bと、導電体260とが、重ならない領域における導電体260の底面の高さと、酸化物230bの底面の高さと、の差は、0nm以上100nm以下、好ましくは、3nm以上50nm以下、より好ましくは、5nm以上20nm以下とする。
このように、ゲート電極として機能する導電体260が、チャネル形成領域の酸化物230bの側面および上面を酸化物230cおよび絶縁体250を介して覆う構成となっており、導電体260の電界をチャネル形成領域の酸化物230b全体に作用させやすくなる。よって、トランジスタ200のオン電流を増大させ、周波数特性を向上させることができる。
以上より、オン電流が大きいトランジスタを有する半導体装置を提供することができる。または、高い周波数特性を有するトランジスタを有する半導体装置を提供することができる。または、電気特性の変動を抑制し、安定した電気特性を有するとともに、信頼性を向上させた半導体装置を提供することができる。または、オフ電流が小さいトランジスタを有する半導体装置を提供することができる。
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の詳細な構成について説明する。
導電体205は、酸化物230、および導電体260と、重なるように配置する。また、導電体205は、絶縁体216に埋め込まれて設けることが好ましい。
ここで、導電体260は、第1のゲート(トップゲートともいう)電極として機能する場合がある。また、導電体205は、第2のゲート(ボトムゲートともいう)電極として機能する場合がある。その場合、導電体205に印加する電位を、導電体260に印加する電位と、連動させず、独立して変化させることで、トランジスタ200のVthを制御することができる。特に、導電体205に負の電位を印加することにより、トランジスタ200のVthを0Vより大きくし、オフ電流を低減することが可能となる。したがって、導電体205に負の電位を印加したほうが、印加しない場合よりも、導電体260に印加する電位が0Vのときのドレイン電流を小さくすることができる。
なお、導電体205は、図1(A)に示すように、酸化物230の導電体242aおよび導電体242bと重ならない領域よりも、チャネル幅方向に長く設けるとよい。特に、図1(C)に示すように、導電体205は、酸化物230のチャネル幅方向と交わる端部よりも外側に延伸していることが好ましい。つまり、酸化物230のチャネル幅方向における側面の外側において、導電体205と、導電体260とは、絶縁体を介して重畳していることが好ましい。
上記構成を有することで、第1のゲート電極としての機能を有する導電体260の電界と、第2のゲート電極としての機能を有する導電体205の電界によって、酸化物230のチャネル形成領域を電気的に取り囲むことができる。本明細書において、第1のゲート電極、および第2のゲート電極の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を、surrounded channel(S−channel)構造とよぶ。
また、導電体205は、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。なお、導電体205を単層で図示したが、積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層としてもよい。
ここで、酸化物半導体と、酸化物半導体の下層に位置する絶縁体、または導電体と、酸化物半導体の上層に位置する絶縁体、または導電体として、大気開放を行わずに、異なる膜種を連続成膜することで、不純物(特に、水素、水)の濃度が低減された、実質的に高純度真性である酸化物半導体膜を成膜することができるので好ましい。
例えば、7つの処理チャンバーを有する成膜装置を用いて、絶縁体216および導電体205上に配置される、絶縁体220、絶縁体222、絶縁体224となる絶縁膜、酸化物230aとなる酸化膜、酸化物230bとなる酸化膜、導電体242となる導電膜、および絶縁体273となる絶縁膜を順に連続成膜すればよい。
絶縁体214および絶縁体274は、水または水素などの不純物が、基板側から、または、上方からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁体214は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。
例えば、絶縁体214および絶縁体274として窒化シリコンなどを用いることが好ましい。これにより、水または水素などの不純物が絶縁体214よりも基板側からトランジスタ200側に拡散するのを抑制することができる。または、絶縁体224などに含まれる酸素が、絶縁体214よりも基板側に、拡散するのを抑制することができる。また、水または水素などの不純物が絶縁体274よりも上方に配置されている絶縁体280などからトランジスタ200側に拡散するのを抑制することができる。
また、絶縁体214は、積層構造であってもよい。例えば、酸化アルミニウム膜と、窒化シリコン膜との積層構造を絶縁体214に好適に用いることができる。酸化アルミニウム膜によって、絶縁体214の上方に酸素を供給することができる。また、窒化シリコン膜によって、基板側からトランジスタ200側への水素、水などの不純物の拡散を抑制することができる。
また、絶縁体216、絶縁体280、および絶縁体281は、絶縁体214よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体216、絶縁体280、および絶縁体281として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを適宜用いればよい。
絶縁体220、絶縁体222、および絶縁体224は、ゲート絶縁体としての機能を有する。
例えば、絶縁体220は、酸化シリコンまたは酸化窒化シリコンなどを適宜用いればよい。
また、酸化物230と接する絶縁体224は、加熱により酸素を脱離することが好ましい。本明細書では、加熱により脱離する酸素を過剰酸素と呼ぶことがある。例えば、絶縁体224は、酸化シリコンまたは酸化窒化シリコンなどを適宜用いればよい。酸素を含む絶縁体を酸化物230に接して設けることにより、酸化物230中の酸素欠損を低減し、トランジスタ200の信頼性を向上させることができる。
絶縁体224として、具体的には、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素を脱離する酸化物とは、TDS(Thermal Desorption Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm以上、好ましくは1.0×1019atoms/cm以上、さらに好ましくは2.0×1019atoms/cm以上、または3.0×1020atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、または100℃以上400℃以下の範囲が好ましい。
絶縁体222は、水または水素などの不純物が、基板側からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。例えば、絶縁体222は、絶縁体224より水素透過性が低いことが好ましい。絶縁体222、絶縁体274、および絶縁体254によって、絶縁体224および酸化物230などを囲むことにより、外方から水または水素などの不純物がトランジスタ200に侵入することを抑制することができる。
さらに、絶縁体222は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)ことが好ましい。例えば、絶縁体222は、絶縁体224より酸素透過性が低いことが好ましい。絶縁体222が、酸素や不純物の拡散を抑制する機能を有することで、酸化物230が有する酸素は、絶縁体220側へ拡散することを低減できるので、好ましい。また、導電体205が、絶縁体224や、酸化物230が有する酸素と反応することを抑制することができる。
絶縁体222は、絶縁性材料であるアルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。このような材料を用いて絶縁体222を形成した場合、絶縁体222は、酸化物230からの酸素の放出や、トランジスタ200の周辺部から酸化物230への水素等の不純物の混入を抑制する層として機能する。
または、これらの絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。またはこれらの絶縁体を窒化処理してもよい。上記の絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
また、絶縁体222は、例えば、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO)または(Ba,Sr)TiO(BST)などのいわゆるhigh−k材料を含む絶縁体を単層または積層で用いてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体にhigh−k材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。
なお、絶縁体222、および絶縁体224が、それぞれ、2層以上の積層構造を有していてもよい。その場合、同じ材料からなる積層構造に限定されず、異なる材料からなる積層構造でもよい。
酸化物230は、酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の酸化物230cと、を有する。酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。また、酸化物230b上に酸化物230cを有することで、酸化物230cよりも上方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。
なお、酸化物230は、金属原子の原子数比が異なる酸化物により、積層構造を有することが好ましい。具体的には、酸化物230aに用いる金属酸化物において、構成元素中の元素Mの原子数比が、酸化物230bに用いる金属酸化物における、構成元素中の元素Mの原子数比より、大きいことが好ましい。また、酸化物230aに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物230bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物230bに用いる金属酸化物において、元素Mに対するInの原子数比が、酸化物230aに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。また、酸化物230cは、酸化物230aまたは酸化物230bに用いることができる金属酸化物を、用いることができる。
また、酸化物230bは、結晶性を有することが好ましい。例えば、後述するCAAC−OS(c−axis aligned crystalline oxide semiconductor)を用いることが好ましい。CAAC−OSなどの結晶性を有する酸化物は、不純物や欠陥(酸素欠損など)が少なく、結晶性の高い、緻密な構造を有している。よって、ソース電極またはドレイン電極による、酸化物230bからの酸素の引き抜きを抑制することができる。これにより、熱処理を行っても、酸化物230bから酸素が引き抜かれることを低減できるので、トランジスタ200は、製造工程における高い温度(所謂サーマルバジェット)に対して安定である。
また、酸化物230aおよび酸化物230cの伝導帯下端のエネルギーが、酸化物230bの伝導帯下端のエネルギーより高くなることが好ましい。また、言い換えると、酸化物230aおよび酸化物230cの電子親和力が、酸化物230bの電子親和力より小さいことが好ましい。
ここで、酸化物230a、酸化物230b、および酸化物230cの接合部において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、酸化物230a、酸化物230b、および酸化物230cの接合部における伝導帯下端のエネルギー準位は、連続的に変化または連続接合するともいうことができる。このようにするためには、酸化物230aと酸化物230bの界面、および酸化物230bと酸化物230cの界面において形成される混合層の欠陥準位密度を低くするとよい。
具体的には、酸化物230aとして、In:Ga:Zn=1:3:4[原子数比]、または1:1:0.5[原子数比]の金属酸化物を用いればよい。また、酸化物230bとして、In:Ga:Zn=4:2:3[原子数比]、または3:1:2[原子数比]の金属酸化物を用いればよい。また、酸化物230cとして、In:Ga:Zn=1:3:4[原子数比]、In:Ga:Zn=4:2:3[原子数比]、Ga:Zn=2:1[原子数比]、またはGa:Zn=2:5[原子数比]の金属酸化物を用いればよい。また、酸化物230cを積層構造とする場合の具体例としては、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、Ga:Zn=2:1[原子数比]の金属酸化物との積層構造、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、Ga:Zn=2:5[原子数比]の金属酸化物との積層構造、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、酸化ガリウムとの積層構造などが挙げられる。
このとき、キャリアの主たる経路は酸化物230bとなる。酸化物230a、酸化物230cを上述の構成とすることで、酸化物230aと酸化物230bの界面、および酸化物230bと酸化物230cの界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ200は高いオン電流、および高い周波数特性を得ることができる。なお、酸化物230cを積層構造とした場合、上述の酸化物230bと、酸化物230cの界面における欠陥準位密度を低くする効果に加え、酸化物230cが有する構成元素が、絶縁体250側に拡散するのを抑制することが期待される。より具体的には、酸化物230cを積層構造とし、積層構造の上方にInを含まない酸化物を位置させるため、絶縁体250側に拡散しうるInを抑制することができる。絶縁体250は、ゲート絶縁体として機能するため、Inが拡散した場合、トランジスタの特性不良となる。したがって、酸化物230cを積層構造とすることで、信頼性の高い半導体装置を提供することが可能となる。
酸化物230は、酸化物半導体として機能する金属酸化物を用いることが好ましい。例えば、チャネル形成領域となる金属酸化物としては、バンドギャップが2eV以上、好ましくは2.5eV以上のものを用いることが好ましい。このように、バンドギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。このようなトランジスタを用いることで、低消費電力の半導体装置を提供できる。
酸化物230b上には、ソース電極、およびドレイン電極として機能する導電体242(導電体242a、および導電体242b)が設けられる。導電体242の膜厚は、例えば、1nm以上50nm以下、好ましくは2nm以上25nm以下、とすればよい。
導電体242としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、またはチタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、またはストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、またはチタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、またはストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。
絶縁体250は、ゲート絶縁体として機能する。絶縁体250は、酸化物230cの上面に接して配置することが好ましい。絶縁体250は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。
絶縁体224と同様に、絶縁体250は、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。加熱により酸素が放出される絶縁体を、絶縁体250として、酸化物230cの上面に接して設けることにより、酸化物230のチャネル形成領域に効果的に酸素を供給することができる。また、絶縁体224と同様に、絶縁体250中の水または水素などの不純物濃度が低減されていることが好ましい。絶縁体250の膜厚は、1nm以上20nm以下とするのが好ましい。
また、絶縁体250と導電体260との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体250から導電体260への酸素拡散を抑制することが好ましい。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体250から導電体260への酸素の拡散が抑制される。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250の酸素による導電体260の酸化を抑制することができる。
また、当該金属酸化物は、ゲート絶縁体の一部としての機能を有する場合がある。したがって、絶縁体250に酸化シリコンや酸化窒化シリコンなどを用いる場合、当該金属酸化物は、比誘電率が高いhigh−k材料である金属酸化物を用いることが好ましい。ゲート絶縁体を、絶縁体250と当該金属酸化物との積層構造とすることで、熱に対して安定、かつ比誘電率の高い積層構造とすることができる。したがって、ゲート絶縁体の物理膜厚を保持したまま、トランジスタ動作時に印加するゲート電位の低減化が可能となる。また、ゲート絶縁体として機能する絶縁体の等価酸化膜厚(EOT)の低減が可能となる。
具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、または、マグネシウムなどから選ばれた一種、または二種以上が含まれた金属酸化物を用いることができる。特に、アルミニウム、またはハフニウムの一方または双方の酸化物を含む絶縁体である、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。
導電体260は、図1では2層構造として示しているが、単層構造でもよいし、3層以上の積層構造であってもよい。
導電体260aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。
また、導電体260aが酸素の拡散を抑制する機能を持つことにより、絶縁体250に含まれる酸素により、導電体260bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。
また、導電体260bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体260は、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体260bは積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層構造としてもよい。
絶縁体280は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを有することが好ましい。特に、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、空孔を有する酸化シリコンなどの材料は、加熱により脱離する酸素を含む領域を容易に形成することができるため好ましい。
絶縁体280中の水または水素などの不純物濃度が低減されていることが好ましい。また、絶縁体280の上面は、平坦化されていてもよい。
絶縁体282は、水または水素などの不純物が、上方から絶縁体280に混入するのを抑制するバリア絶縁膜として機能することが好ましい。絶縁体282としては、例えば、絶縁体254に用いることができる絶縁体を用いればよい。
また、絶縁体282の上に、層間膜として機能する絶縁体281を設けることが好ましい。絶縁体281は、絶縁体224などと同様に、膜中の水または水素などの不純物濃度が低減されていることが好ましい。
また、絶縁体281、絶縁体282、絶縁体280、絶縁体274、絶縁体254、および絶縁体273に形成された開口に、導電体240aおよび導電体240bを配置する。導電体240aおよび導電体240bは、導電体260を挟んで対向して設ける。なお、導電体240aおよび導電体240bの上面は、絶縁体281の上面と、同一平面上にあってもよい。
なお、絶縁体281、絶縁体282、絶縁体280、絶縁体274、絶縁体254、および絶縁体273aの開口の内壁に接して、絶縁体241aが設けられ、その側面に接して導電体240aの第1の導電体が形成されている。当該開口の底部の少なくとも一部には導電体242aが位置しており、導電体240aが導電体242aと接する。同様に、絶縁体281、絶縁体282、絶縁体280、絶縁体274、絶縁体254、および絶縁体273bの開口の内壁に接して、絶縁体241bが設けられ、その側面に接して導電体240bの第1の導電体が形成されている。当該開口の底部の少なくとも一部には導電体242bが位置しており、導電体240bが導電体242bと接する。
導電体240aおよび導電体240bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体240aおよび導電体240bはそれぞれ積層構造としてもよい。
また、導電体240を積層構造とする場合、少なくとも導電体242と接する導電体には、水または水素などの不純物の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。また、水または水素などの不純物の透過を抑制する機能を有する導電性材料は、単層または積層で用いてもよい。当該導電性材料を用いることで、絶縁体280に添加された酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。また、絶縁体281より上層から水または水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのを抑制することができる。
絶縁体241aおよび絶縁体241bとしては、例えば、絶縁体254等に用いることができる絶縁体を用いればよい。絶縁体241aおよび絶縁体241bは、絶縁体254に接して設けられるので、絶縁体280などから水または水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのを抑制することができる。また、絶縁体280に含まれる酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。
また、図示しないが、導電体240aの上面、および導電体240bの上面に接して配線として機能する導電体を配置してもよい。配線として機能する導電体は、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層としてもよい。なお、当該導電体は、絶縁体に設けられた開口に埋め込むように形成してもよい。
<半導体装置の構成材料>
以下では、半導体装置に用いることができる構成材料について説明する。
<<基板>>
トランジスタ200を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
<<絶縁体>>
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
例えば、トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体に、high−k材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。一方、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
また、比誘電率の高い絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、またはシリコンおよびハフニウムを有する窒化物などがある。
また、比誘電率が低い絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などがある。
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体(絶縁体214、絶縁体222、絶縁体254、および絶縁体274など)で囲うことによって、トランジスタの電気特性を安定にすることができる。水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、またはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、または酸化タンタルなどの金属酸化物、窒化アルミニウム、窒化アルミニウムチタン、窒化チタン、窒化酸化シリコンまたは窒化シリコンなどの金属窒化物を用いることができる。
また、ゲート絶縁体として機能する絶縁体は、加熱により脱離する酸素を含む領域を有する絶縁体であることが好ましい。例えば、加熱により脱離する酸素を含む領域を有する酸化シリコンまたは酸化窒化シリコンを酸化物230と接する構造とすることで、酸化物230が有する酸素欠損を補償することができる。
<<導電体>>
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
なお、トランジスタのチャネル形成領域に酸化物を用いる場合において、ゲート電極として機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から脱離した酸素がチャネル形成領域に供給されやすくなる。
特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
<<金属酸化物>>
酸化物230として、酸化物半導体として機能する金属酸化物を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。
金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特に、インジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウムまたは錫などが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれていてもよい。
ここでは、金属酸化物が、インジウム、元素Mおよび亜鉛を有するIn−M−Zn酸化物である場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、または錫などとする。そのほかの元素Mに適用可能な元素としては、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウムなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。
なお、本明細書等において、窒素を有する金属酸化物も金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)と呼称してもよい。
[金属酸化物の構造]
酸化物半導体(金属酸化物)は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、CAAC−OS(c−axis aligned crystalline oxide semiconductor)、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)、および非晶質酸化物半導体などがある。
CAAC−OSは、c軸配向性を有し、かつa−b面方向において複数のナノ結晶が連結し、歪みを有した結晶構造となっている。なお、歪みとは、複数のナノ結晶が連結する領域において、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を指す。
ナノ結晶は、六角形を基本とするが、正六角形状とは限らず、非正六角形状である場合がある。また、歪みにおいて、五角形、および七角形などの格子配列を有する場合がある。なお、CAAC−OSにおいて、歪み近傍においても、明確な結晶粒界(グレインバウンダリーともいう)を確認することは難しい。すなわち、格子配列の歪みによって、結晶粒界の形成が抑制されていることがわかる。これは、CAAC−OSが、a−b面方向において酸素原子の配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためである。
また、CAAC−OSは、インジウム、および酸素を有する層(以下、In層)と、元素M、亜鉛、および酸素を有する層(以下、(M,Zn)層)とが積層した、層状の結晶構造(層状構造ともいう)を有する傾向がある。なお、インジウムと元素Mは、互いに置換可能であり、(M,Zn)層の元素Mがインジウムと置換した場合、(In,M,Zn)層と表すこともできる。また、In層のインジウムが元素Mと置換した場合、(In,M)層と表すこともできる。
CAAC−OSは結晶性の高い金属酸化物である。一方、CAAC−OSは、明確な結晶粒界を確認することが難しいため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、金属酸化物の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC−OSは不純物や欠陥(酸素欠損(V:oxygen vacancyともいう)など)の少ない金属酸化物ともいえる。したがって、CAAC−OSを有する金属酸化物は、物理的性質が安定する。そのため、CAAC−OSを有する金属酸化物は熱に強く、信頼性が高い。
nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OSは、異なるナノ結晶間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。
なお、インジウムと、ガリウムと、亜鉛と、を有する金属酸化物の一種である、インジウム−ガリウム−亜鉛酸化物(以下、IGZO)は、上述のナノ結晶とすることで安定な構造をとる場合がある。特に、IGZOは、大気中では結晶成長がし難い傾向があるため、大きな結晶(ここでは、数mmの結晶、または数cmの結晶)よりも小さな結晶(例えば、上述のナノ結晶)とする方が、構造的に安定となる場合がある。
a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する金属酸化物である。a−like OSは、鬆または低密度領域を有する。すなわち、a−like OSは、nc−OSおよびCAAC−OSと比べて、結晶性が低い。
酸化物半導体(金属酸化物)は、多様な構造をとり、それぞれが異なる特性を有する。本発明の一態様の酸化物半導体は、非晶質酸化物半導体、多結晶酸化物半導体、a−like OS、nc−OS、CAAC−OSのうち、二種以上を有していてもよい。
[不純物]
ここで、金属酸化物中における各不純物の影響について説明する。
また、金属酸化物にアルカリ金属またはアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。したがって、アルカリ金属またはアルカリ土類金属が含まれている金属酸化物をチャネル形成領域に用いたトランジスタはノーマリーオン特性となりやすい。このため、金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。具体的には、SIMSにより得られる金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度(二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる濃度)を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。
また、金属酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている金属酸化物を用いたトランジスタは、ノーマリーオン特性となりやすい。
このため、金属酸化物中の水素はできる限り低減されていることが好ましい。具体的には、金属酸化物において、SIMSにより得られる水素濃度を、1×1020atoms/cm未満、好ましくは1×1019atoms/cm未満、より好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする。不純物が十分に低減された金属酸化物をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
トランジスタの半導体に用いる金属酸化物として、結晶性の高い薄膜を用いることが好ましい。該薄膜を用いることで、トランジスタの安定性または信頼性を向上させることができる。該薄膜として、例えば、単結晶金属酸化物の薄膜または多結晶金属酸化物の薄膜が挙げられる。しかしながら、単結晶金属酸化物の薄膜または多結晶金属酸化物の薄膜を基板上に形成するには、高温またはレーザー加熱の工程が必要とされる。よって、製造工程のコストが増加し、さらに、スループットも低下してしまう。
2009年に、CAAC構造を有するIn−Ga−Zn酸化物(CAAC−IGZOと呼ぶ)が発見されたことが、非特許文献1および非特許文献2で報告されている。ここでは、CAAC−IGZOは、c軸配向性を有する、結晶粒界が明確に確認されない、低温で基板上に形成可能である、ことが報告されている。さらに、CAAC−IGZOを用いたトランジスタは、優れた電気特性および信頼性を有することが報告されている。
また、2013年には、nc構造を有するIn−Ga−Zn酸化物(nc−IGZOと呼ぶ)が発見された(非特許文献3参照)。ここでは、nc−IGZOは、微小な領域(例えば、1nm以上3nm以下の領域)において原子配列に周期性を有し、異なる該領域間で結晶方位に規則性が見られないことが報告されている。
非特許文献4および非特許文献5では、上記のCAAC−IGZO、nc−IGZO、および結晶性の低いIGZOのそれぞれの薄膜に対する電子線の照射による平均結晶サイズの推移が示されている。結晶性の低いIGZOの薄膜において、電子線が照射される前でさえ、1nm程度の結晶性IGZOが観察されている。よって、ここでは、IGZOにおいて、完全な非晶質構造(completely amorphous structure)の存在を確認できなかった、と報告されている。さらに、結晶性の低いIGZOの薄膜と比べて、CAAC−IGZOの薄膜およびnc−IGZOの薄膜は電子線照射に対する安定性が高いことが示されている。よって、トランジスタの半導体として、CAAC−IGZOの薄膜またはnc−IGZOの薄膜を用いることが好ましい。
金属酸化物を用いたトランジスタは、非導通状態において極めてリーク電流が小さい、具体的には、トランジスタのチャネル幅1μmあたりのオフ電流がyA/μm(10−24A/μm)オーダである、ことが非特許文献6に示されている。例えば、金属酸化物を用いたトランジスタのリーク電流が低いという特性を応用した低消費電力のCPUなどが開示されている(非特許文献7参照)。
また、金属酸化物を用いたトランジスタのリーク電流が低いという特性を利用した、該トランジスタの表示装置への応用が報告されている(非特許文献8参照)。表示装置では、表示される画像が1秒間に数十回切り換っている。1秒間あたりの画像の切り換え回数はリフレッシュレートと呼ばれている。また、リフレッシュレートを駆動周波数と呼ぶこともある。このような人の目で知覚が困難である高速の画面の切り換えが、目の疲労の原因として考えられている。そこで、表示装置のリフレッシュレートを低下させて、画像の書き換え回数を減らすことが提案されている。また、リフレッシュレートを低下させた駆動により、表示装置の消費電力を低減することが可能である。このような駆動方法を、アイドリング・ストップ(IDS)駆動と呼ぶ。
CAAC構造およびnc構造の発見は、CAAC構造またはnc構造を有する金属酸化物を用いたトランジスタの電気特性および信頼性の向上、ならびに、製造工程のコスト低下およびスループットの向上に貢献している。また、該トランジスタのリーク電流が低いという特性を利用した、該トランジスタの表示装置およびLSIへの応用研究が進められている。
<半導体装置の作製方法>
次に、図1に示す、本発明に係るトランジスタ200を有する半導体装置について、作製方法を図4乃至図13を用いて説明する。また、図4乃至図13において、各図の(A)は上面図を示す。また、各図の(B)は、(A)にA1−A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、各図の(C)は、(A)にA3−A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、各図の(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
まず、基板(図示しない)を準備し、当該基板上に絶縁体214を成膜する。絶縁体214の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法、またはALD(Atomic Layer Deposition)法などを用いて行うことができる。
なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。
プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
また、ALD法は、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができるので、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホールなどの欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、および低温での成膜が可能、などの効果がある。また、ALD法には、プラズマを利用した成膜方法PEALD(Plasma Enhanced ALD)法も含まれる。プラズマを利用することで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素などの不純物を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素などの不純物を多く含む場合がある。なお、不純物の定量は、X線光電子分光法(XPS:X−ray Photoelectron Spectroscopy)を用いて行うことができる。
CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を実現するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。
CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間を要さない分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
本実施の形態では、絶縁体214として、CVD法によって窒化シリコンを成膜する。このように、絶縁体214として、窒化シリコンなどの銅が透過しにくい絶縁体を用いることにより、絶縁体214より下層(図示せず)の導電体に銅など拡散しやすい金属を用いても、当該金属が絶縁体214より上の層に拡散するのを抑制することができる。
次に絶縁体214上に、導電体205となる導電膜を成膜する。導電体205となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。また、導電体205となる導電膜は、多層膜とすることができる。本実施の形態では、導電体205となる導電膜としてタングステンを成膜する。
次に、リソグラフィー法を用いて、導電体205となる導電膜を加工し、導電体205を形成する。
なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去または残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで導電体、半導体または絶縁体などを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV(Extreme Ultraviolet)光などを用いて、レジストを露光することでレジストマスクを形成すればよい。また、基板と投影レンズとの間に液体(例えば水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクの除去には、アッシングなどのドライエッチング処理を行う、ウェットエッチング処理を行う、ドライエッチング処理後にウェットエッチング処理を行う、またはウェットエッチング処理後にドライエッチング処理を行うことができる。
また、レジストマスクの代わりに絶縁体や導電体からなるハードマスクを用いてもよい。ハードマスクを用いる場合、導電体205となる導電膜上にハードマスク材料となる絶縁膜や導電膜を形成し、その上にレジストマスクを形成し、ハードマスク材料をエッチングすることで所望の形状のハードマスクを形成することができる。導電体205となる導電膜のエッチングは、レジストマスクを除去してから行っても良いし、レジストマスクを残したまま行っても良い。後者の場合、エッチング中にレジストマスクが消失することがある。導電体205となる導電膜のエッチング後にハードマスクをエッチングにより除去しても良い。一方、ハードマスクの材料が後工程に影響が無い、あるいは後工程で利用できる場合、必ずしもハードマスクを除去する必要は無い。
ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電源を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電源を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電源を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電源を印加する構成でもよい。または高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。
次に、絶縁体214上、導電体205上に絶縁体216となる絶縁膜を成膜する。絶縁体216となる絶縁体の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、絶縁体216となる絶縁膜として、CVD法によって酸化シリコンを成膜する。
ここで、絶縁体216となる絶縁膜の膜厚は、導電体205の膜厚以上とすることが好ましい。例えば、導電体205の膜厚を1とすると、絶縁体216となる絶縁膜の膜厚は、1以上3以下とする。本実施の形態では、導電体205の膜厚の膜厚を150nmとし、絶縁体216となる絶縁膜の膜厚を350nmとする。
次に、絶縁体216となる絶縁膜にCMP(Chemical Mechanical Polishing)処理を行うことで、絶縁体216となる絶縁膜の一部を除去し、導電体205の表面を露出させる。これにより、上面が平坦な、導電体205と、絶縁体216を形成することができる(図4参照)。
ここからは、上記と異なる導電体205の形成方法について以下に説明する。
絶縁体214上に絶縁体216を成膜する。絶縁体216の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、絶縁体216に絶縁体214に達する開口を形成する。開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成はウェットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体214は、絶縁体216をエッチングして溝を形成する際のエッチングストッパ膜として機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体216に酸化シリコン膜を用いた場合は、絶縁体214は窒化シリコン膜、酸化アルミニウム膜、酸化ハフニウム膜を用いるとよい。
開口の形成後に、導電体205aとなる導電膜を成膜する。該導電膜は、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。たとえば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。またはタンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体205aとなる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
本実施の形態では、導電体205aとなる導電膜を、多層構造とする。まず、スパッタリング法によって窒化タンタルを成膜し、当該窒化タンタルの上に窒化チタンを積層する。このような金属窒化物を導電体205aとなる導電膜の下層に用いることにより、後述する導電体205bとなる導電膜として銅などの拡散しやすい金属を用いても、当該金属が導電体205から外に拡散するのを防ぐことができる。
次に、導電体205bとなる導電膜を成膜する。該導電膜の成膜は、メッキ法、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、導電体205bとなる導電膜として、銅などの低抵抗導電性材料を成膜する。
次に、CMP処理を行うことで、導電体205aとなる導電膜、ならびに導電体205bとなる導電膜の一部を除去し、絶縁体216を露出する。その結果、開口部のみに、導電体205となる導電膜が残存する。これにより、上面が平坦な、導電体205を形成することができる。なお、当該CMP処理により、絶縁体216の一部が除去される場合がある。以上が、導電体205の異なる形成方法である。この方法によって形成される導電体205を有する半導体装置の一例を図2に示す。
次に、絶縁体216上、および導電体205上に絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、絶縁膜242A、絶縁膜273A、および導電膜243Aを順に連続成膜する(図5参照)。
絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、絶縁膜273A、および導電膜243Aを大気に晒すことなく順に連続成膜することで、水などが絶縁膜、酸化膜および導電膜のそれぞれの表面に吸着することを防ぐことができる。従って、上記積層膜の各界面は、大気に曝されないため、不純物濃度が低減される。また、水、または水素などの不純物が絶縁膜、酸化膜および導電膜などへ侵入することを抑制できる。
絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、絶縁膜273A、および導電膜243Aを大気に晒すことなく順に成膜するためには、異なる膜種が連続成膜可能となる複数の処理室を有する、マルチチャンバー装置を用いることが好ましい。
該マルチチャンバー装置を用いて、まず、加熱処理室にて、減圧下で加熱処理を行ってもよい。該加熱処理を行うことにより、絶縁体216の表面および導電体205の表面に吸着する水を除去することができて好ましい。この後、表面吸着水が除去された状態を保って、絶縁体220が成膜され、さらに、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、絶縁膜273A、および導電膜243Aが順に成膜することができるので、水、または水素などの不純物が絶縁膜、酸化膜および導電膜などへ侵入することを抑制できる。
複数の処理室を有する、マルチチャンバー装置の詳細については、実施の形態2を参酌することができる。以下では、絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、絶縁膜273A、および導電膜243Aの詳細について説明する。
絶縁体220として、酸化シリコン、酸化窒化シリコン、窒化シリコン、および窒化酸化シリコンなどを用いることが好ましい。絶縁体220の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
絶縁体222として、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。なお、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。絶縁体222が、水素および水に対するバリア性を有することで、トランジスタ200の周辺に設けられた構造体に含まれる水素、および水が、絶縁体222を通じてトランジスタ200の内側へ拡散することが抑制され、酸化物230中の酸素欠損の生成を抑制することができる。絶縁体222の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
絶縁膜224Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
酸化膜230Aおよび、酸化膜230Bの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
例えば、酸化膜230A、および酸化膜230Bをスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化膜中の過剰酸素を増やすことができる。また、上記の酸化膜をスパッタリング法によって成膜する場合は、上記のIn−M−Zn酸化物ターゲットを用いることができる。
特に、酸化膜230Aの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体224に供給される場合がある。したがって、酸化膜230Aのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
また、酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すると、酸素欠乏型の酸化物半導体が形成される。酸素欠乏型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。ただし、本発明の一態様はこれに限定されない。酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を、30%を超えて100%以下、好ましくは70%以上100%以下として成膜すると、酸素過剰型の酸化物半導体が形成される。酸素過剰型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い信頼性が得られる。
本実施の形態では、酸化膜230Aとして、スパッタリング法によって、In:Ga:Zn=1:1:0.5[原子数比]、あるいは1:3:4[原子数比]のターゲットを用いて成膜する。また、酸化膜230Bとして、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のターゲットを用いて成膜する。なお、各酸化膜は、成膜条件、および原子数比を適宜選択することで、酸化物230に求める特性に合わせて形成するとよい。
導電膜242Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
絶縁膜273Aとしては、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁膜を成膜するとよい。なお、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁膜として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁膜は、酸素、水素、および水に対するバリア性を有する。絶縁膜273Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
導電膜243Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
次に、リソグラフィー法によって、導電膜243Aを加工し、導電体層243Bを形成する(図6参照)。該加工においては、断面形状がテーパー形状を有することが好ましい。該テーパー角度は、基板底面と平行な面に対して、30度以上75度未満、好ましくは30度以上70度未満とする。このようなテーパー角度を有することによって、以降の成膜工程における膜の被覆性が向上する。また、該加工はドライエッチング法を用いることが好ましい。ドライエッチング法による加工は微細加工および上述のテーパー形状の加工に適している。
次に、リソグラフィー法によって、レジスト244を形成する(図7参照)。
次に、レジスト244をエッチングマスクとして、導電体層243B、絶縁膜273Aおよび導電膜242Aをエッチングし、導電体243a、導電体243b、絶縁体層273B、および導電体層242Bを形成し、次に、レジスト244を除去する(図8参照)。
次に、導電体243a、導電体243bおよび絶縁体層273Bの表面が露出している部分をエッチングマスクとして、酸化膜230Aおよび酸化膜230Bをエッチングし、酸化物230aおよび酸化物230bを形成する。同時に、導電体層242B上であって、導電体243aと、導電体243bと、が挟まれる領域の絶縁体層273Bがエッチングされることによって、絶縁体273aおよび絶縁体273bが形成される(図9参照)。
導電体243a、導電体243bおよび導電体層242Bのエッチング速度に対して酸化膜230Aおよび酸化膜230Bのエッチング速度が速いエッチング条件を用いて加工することが好ましい。導電体243a、導電体243bおよび導電体層242Bのエッチング速度を1とすると、酸化膜230Aおよび酸化膜230Bのエッチング速度は3以上50以下、好ましくは、5以上30以下とする。
次に、導電体243a、導電体243b、および導電体層242Bの表面が露出している部分をエッチングし、導電体242a、および導電体242bを形成する。次に、絶縁膜224Aを絶縁体222の表面が露出するまでエッチングし、絶縁体224を形成する(図10参照)。
ここで、酸化物230a、酸化物230b、導電体242aおよび導電体242bは、少なくとも一部が導電体205と重なるように形成する。また、酸化物230aの側面、酸化物230bの側面、導電体242aの側面および導電体242bの側面は、それぞれ、絶縁体222の上面に対し、概略垂直であることが好ましい。概略垂直であることで、複数のトランジスタ200を設ける際に、小面積化、高密度化が可能となる。または、酸化物230aの側面、酸化物230bの側面、導電体242aの側面および導電体242bの側面が、それぞれ、絶縁体222の上面となす角が小さい構成にしてもよい。その場合、酸化物230aの側面、酸化物230bの側面、導電体242aの側面および導電体242bの側面が、それぞれ、絶縁体222の上面となす角は60°以上70°未満が好ましい。この様な形状とすることで、これより後の工程において、絶縁体273などの被覆性が向上し、鬆などの欠陥を低減することができる。
なお、当該酸化膜および導電膜の加工はリソグラフィー法を用いて行えばよい。また、当該加工はドライエッチング法やウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。
これまでのドライエッチングなどの処理を行うことによって、エッチングガスなどに起因した不純物が酸化物230a、および酸化物230bなどの表面または内部に付着または拡散することがある。不純物としては、例えば、フッ素または塩素などがある。
上記の不純物などを除去するために、洗浄を行う。洗浄方法としては、洗浄液など用いたウェット洗浄、プラズマを用いたプラズマ処理、または熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。
ウェット洗浄としては、シュウ酸、リン酸、またはフッ化水素酸などを炭酸水または純水で希釈した水溶液を用いて洗浄処理を行ってもよい。または、純水または炭酸水を用いた超音波洗浄を行ってもよい。
次に加熱処理を行っても良い。加熱処理は、減圧下で行い、大気に暴露することなく、連続して酸化物230cとなる酸化膜を成膜してもよい。このような処理を行うことによって、酸化物230bの表面などに表面に吸着している水分および水素を除去し、さらに酸化物230aおよび酸化物230b中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。本実施の形態では、加熱処理の温度を200℃とする。
酸化物230cとなる酸化膜の成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。酸化物230cとなる酸化膜に求める特性に合わせて、酸化膜230A、または酸化膜230Bと同様の成膜方法を用いて、酸化物230cとなる酸化膜を成膜すればよい。本実施の形態では、酸化物230cとなる酸化膜を、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]、あるいは4:2:4.1[原子数比]のターゲットを用いて成膜する。
特に、酸化物230cとなる酸化膜の成膜時に、スパッタリングガスに含まれる酸素の一部が酸化物230aおよび酸化物230bに供給される場合がある。したがって、酸化物230cとなる酸化膜のスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
次に加熱処理を行っても良い。加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁体250となる絶縁膜を成膜してもよい。このような処理を行うことによって、酸化物230cとなる酸化膜の表面などに吸着している水分および水素を除去し、さらに酸化物230a、酸化物230bおよび酸化物230cとなる酸化膜中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。
絶縁体250となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて成膜することができる。絶縁体250となる絶縁膜として、CVD法により、酸化窒化シリコンを成膜することが好ましい。なお、絶縁体250となる絶縁膜を成膜する際の成膜温度は、350℃以上450℃未満、特に400℃前後とすることが好ましい。絶縁体250となる絶縁膜を、400℃で成膜することで、不純物が少ない絶縁体を成膜することができる。
次に、導電体260aとなる導電膜および導電体260bとなる導電膜を成膜する。導電体260aとなる導電膜および導電体260bとなる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、CVD法を用いることが好ましい。
本実施の形態では、導電体260aとなる導電膜としてスパッタリング法によって窒化チタンを成膜し、導電体260bとなる導電膜として、スパッタリング法によって、タングステンを成膜する。
また、上述と異なる酸化物230cとなる酸化膜、絶縁体250となる絶縁膜、導電体260aとなる導電膜、および導電体260bとなる導電膜の成膜方法として、例えば、酸化物230cとなる酸化膜、絶縁体250となる絶縁膜、導電体260aとなる導電膜、および導電体260bとなる導電膜を、マルチチャンバー装置を用いて連続して成膜してもよい。
上記構成とすることで、不純物(代表的には、水、水素など)を徹底的に排除した積層膜を形成することが可能となる。複数の処理室を有する、マルチチャンバー装置の詳細については、実施の形態2を参酌することができる。
次に、導電体260aとなる導電膜、導電体260bとなる導電膜、絶縁体250となる絶縁膜および酸化物230cとなる酸化膜をリソグラフィー法によって、順に加工し、導電体260a、導電体260b、絶縁体250、および酸化物230cを形成する。尚、本実施の形態では、導電体260a、導電体260b、および絶縁体250はドライエッチング法を用いて加工し、酸化物230cはウェットエッチング法を用いて加工する(図11参照)。
尚、導電体260aの側面、導電体260bの側面、絶縁体250の側面、および酸化物230cの側面は、概略一致していることが好ましい。
次に、加熱処理を行ってもよい。加熱処理は、窒素雰囲気にて300℃以上450℃以下で行うことが好ましい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。
次に絶縁体222、酸化物230、導電体242a、導電体242b、絶縁体273a、絶縁体273b、絶縁体250および導電体260を覆って、絶縁体254を成膜する。
絶縁体254の成膜前に、加熱処理を行ってもよい。該加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁体254となる絶縁膜を成膜してもよい。この様に加熱処理を行うことによって、表面吸着水を除去し、表面吸着水が再付着することなく絶縁体254の成膜ができるので好ましい。
絶縁体254は、水、水素など不純物および酸素の透過を抑制する機能を有する絶縁体を用いることが好ましい。絶縁体254の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。本実施の形態では、スパッタリング装置を用いて、減圧下にて加熱処理を行った後にスパッタリング法によって、酸化アルミニウムを成膜する。
次に、絶縁体254上に、絶縁体274を成膜する。絶縁体274は、水、水素など不純物および酸素の透過を抑制する機能を有する絶縁体を用いることが好ましい。例えば、窒化シリコン、窒化酸化シリコン、酸化アルミニウムなどを用いることができる。絶縁体274の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。本実施の形態では、スパッタリング法によって、窒化シリコンを成膜する(図12参照)。
次に、絶縁体274上に、絶縁体280となる絶縁膜を成膜する。絶縁体280となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。次に、絶縁体280となる絶縁膜にCMP処理を行い、上面が平坦な絶縁体280を形成する。
次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体250および絶縁体280中の水分濃度および水素濃度を低減させることができる。
次に、絶縁体280上に、絶縁体282を形成してもよい。絶縁体282の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体282としては、例えば、スパッタリング法によって、酸化アルミニウム膜を成膜することが好ましい。スパッタリング法によって、酸化アルミニウム膜を成膜することによって、絶縁体280が有する水素を絶縁体250および酸化物230へ拡散することを抑制することができる場合がある。
次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体282の成膜によって添加された酸素を絶縁体250および絶縁体280へ注入することができる。
次に絶縁体282上に、絶縁体281を成膜してもよい。絶縁体281の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる(図13参照)。
次に、絶縁体273a、絶縁体254、絶縁体274、絶縁体280、絶縁体282および絶縁体281に、導電体242aに達する開口を形成する。ならびに、絶縁体273b、絶縁体254、絶縁体274、絶縁体280、絶縁体282および絶縁体281に、導電体242bに達する開口を形成する。当該開口の形成は、リソグラフィー法を用いて行えばよい。
次に、絶縁体241となる絶縁膜を成膜し、当該絶縁膜を異方性エッチングして絶縁体241を形成する。当該導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体241となる絶縁膜としては、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、ALD法によって、酸化アルミニウム膜を成膜することが好ましい。また、異方性エッチングは、例えばドライエッチング法などを行えばよい。開口の側壁部をこのような構成とすることで、外方からの酸素の透過を抑制し、次に形成する導電体240aおよび導電体240bの酸化を防止することができる。また、導電体240aおよび導電体240bから、水、水素などの不純物が外部に拡散することを防ぐことができる。
次に、導電体240aおよび導電体240bとなる導電膜を成膜する。導電体240aおよび導電体240bとなる導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タングステン、モリブデン、銅など、と、の積層とすることができる。導電体240となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、CMP処理を行うことで、導電体240aおよび導電体240bとなる導電膜の一部を除去し、絶縁体281を露出する。その結果、上記開口のみに、当該導電膜が残存することで上面が平坦な導電体240aおよび導電体240bを形成することができる(図1参照)。なお、当該CMP処理により、絶縁体281の一部が除去される場合がある。
以上により、図1に示すトランジスタ200を有する半導体装置を作製することができる。図4乃至図13に示すように、本実施の形態に示す半導体装置の作製方法を用いることで、トランジスタ200を作製することができる。
本発明の一態様により、オン電流の大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、オフ電流の小さい半導体装置を提供することができる。または、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態や実施例に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、本発明の一態様の半導体装置を作製する際に用いることができる装置について、図14を参照して説明する。
本発明の一態様の半導体装置を作製する際には、異なる膜種が連続成膜可能となる複数の処理室を有する、所謂マルチチャンバー装置を用いることが好ましい。各処理室では、それぞれ、スパッタリング、CVD、及びALDなどの成膜処理を行うことができる。例えば、1つの処理室をスパッタリング室とした場合、当該スパッタリング室には、ガス供給装置、当該ガス供給装置に接続されるガス精製装置、真空ポンプ、ターゲットなどを接続することができる。
また、各処理室では、基板のクリーニング処理、プラズマ処理、逆スパッタリング処理、エッチング処理、アッシング処理、加熱処理などを行ってもよい。各処理室において、適宜異なる処理を行うことで、絶縁体、導電体、および半導体膜を、大気開放を行わずに成膜することができる。
本発明の一態様に用いる半導体膜としては、代表的には酸化物半導体膜が挙げられる。特に、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)酸化物半導体膜を用いることで、優れた電気特性を有するトランジスタを作製することができる。ここでは、不純物濃度が低く、欠陥準位密度の低いことを高純度真性または実質的に高純度真性とよぶ。
高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、該酸化物半導体膜にチャネル形成領域が形成されるトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、オフ電流が著しく小さく、チャネル幅が1×10μmでチャネル長Lが10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得ることができる。
なお、酸化物半導体膜中の不純物としては、代表的には水、水素などが挙げられる。また、本明細書等において、酸化物半導体膜中から水および水素を低減または除去することを、脱水化、脱水素化と表す場合がある。また、酸化物半導体膜に酸素を添加することを、加酸素化と表す場合があり、加酸素化され且つ化学量論的組成よりも過剰の酸素を有する状態を過剰酸素状態と表す場合がある。
ここで、酸化物半導体と、酸化物半導体の下層に位置する絶縁体、または導電体と、酸化物半導体の上層に位置する絶縁体、または導電体として、大気開放を行わずに、異なる膜種を連続成膜することで、不純物(特に、水素、水)の濃度が低減された、実質的に高純度真性である酸化物半導体膜を成膜することができる。
まず、本発明の一態様の半導体装置を作製する際に用いることができる装置の構成例の詳細について、図14を用いて説明する。図14に示す装置を用いることで、半導体膜と、半導体膜の下層に位置する絶縁体、または導電体と、半導体膜の上層に位置する絶縁体、または導電体とを連続成膜することができる。従って、半導体膜中に入り込みうる不純物(特に水素、水)を抑制することができる。
図14は、枚葉式のマルチチャンバーの装置4000の上面図を模式的に示している。
装置4000は、大気側基板供給室4010と、大気側基板供給室4010から、基板を搬送する大気側基板搬送室4012と、基板の搬入を行い、且つ室内の圧力を大気圧から減圧、または減圧から大気圧へ切り替えるロードロック室4020aと、基板の搬出を行い、且つ室内の圧力を減圧から大気圧、または大気圧から減圧へ切り替えるアンロードロック室4020bと、真空中の基板の搬送を行う搬送室4029、および搬送室4039と、搬送室4029と搬送室4039とを接続する移送室4030a、および移送室4030bと、成膜、または加熱を行う処理室4024a、処理室4024b、処理室4034a、処理室4034b、処理室4034c、処理室4034d、および処理室4034eと、を有する。
なお、複数の処理室は、それぞれ、並列して異なる処理を行うことができる。従って、異なる膜種の積層構造を容易に作製することができる。なお、並列処理は、最大で処理室の数だけ行うことができる。例えば、図14に示す装置4000は、7つの処理室を有する装置である。従って、1つの装置を用いて(本明細書ではin−situともいう)、7つの成膜処理を、大気解放せずに連続して行うことができる。
一方、積層構造において、大気開放せずに作製できる積層数は、必ずしも処理室の数と同じにはならない。例えば、求める積層構造において、同材料の層を複数有する場合、当該層は1つの処理室で設けることができるため、設置された処理室の数よりも、多い積層数の積層構造を作製することができる。
また、大気側基板供給室4010は、基板を収容するカセットポート4014と、基板のアライメントを行うアライメントポート4016と、を備える。なお、カセットポート4014は、複数(例えば、図14においては、3つ)有する構成としても良い。
また、大気側基板搬送室4012は、ロードロック室4020aおよびアンロードロック室4020bと接続される。搬送室4029は、ロードロック室4020a、アンロードロック室4020b、移送室4030a、移送室4030b、処理室4024a、および処理室4024bと接続される。移送室4030a、および移送室4030bは、搬送室4029、および搬送室4039と接続される。また、搬送室4039は、移送室4030a、移送室4030b、処理室4034a、処理室4034b、処理室4034c、処理室4034d、および処理室4034eと接続される。
なお、各室の接続部にはゲートバルブ4028、またはゲートバルブ4038が設けられており、大気側基板供給室4010と、大気側基板搬送室4012を除き、各室を独立して真空状態に保持することができる。また、大気側基板搬送室4012は、搬送ロボット4018を有する。搬送室4029は、搬送ロボット4026を有し、搬送室4039は、搬送ロボット4036を有する。搬送ロボット4018、搬送ロボット4026、および搬送ロボット4036は、複数の可動部と、基板を保持するアームと、を有し、各室へ基板を搬送することができる。
なお、搬送室、処理室、ロードロック室、アンロードロック室および移送室は、上述の数に限定されず、設置スペースやプロセス条件に合わせて、適宜最適な数とすることができる。
特に、搬送室を複数有する場合、一つの搬送室と、他の搬送室との間には、2以上の移送室を有することが好ましい。例えば、図14に示すように、搬送室4029、および搬送室4039を有する場合、搬送室4029と搬送室4039との間に、移送室4030aおよび移送室4030bが並列して配置されることが好ましい。
移送室4030aおよび移送室4030bを並列して配置することで、例えば、搬送ロボット4026が移送室4030aに基板を搬入する工程と、搬送ロボット4036が移送室4030bに基板を搬入する工程と、を同時に行うことができる。また、搬送ロボット4026が移送室4030bから基板を搬出する工程と、搬送ロボット4036が移送室4030aから基板を搬出する工程と、を同時に行うことができる。つまり、複数の搬送ロボットを同時に駆動することで、生産効率が向上する。
また、図14では、1室の搬送室が、1つの搬送ロボットを有し、かつ複数の処理室と接続する例を示したが、本構造に限定されない。1室の搬送室につき、複数の搬送ロボットを有していてもよい。
また、搬送室4029、および搬送室4039の一方、または両方は、バルブを介して真空ポンプと、クライオポンプと、に接続している。従って、搬送室4029、および搬送室4039は、真空ポンプを用いて、大気圧から低真空または中真空(数100Paから0.1Pa程度)まで排気した後、バルブを切り替え、クライオポンプを用いて、中真空から高真空または超高真空(0.1Paから1×10−7Pa程度)まで排気することができる。
また、例えば、クライオポンプは、1室の搬送室に対し、2台以上並列に接続しても良い。複数のクライオポンプを有することで、1台のクライオポンプがリジェネ中であっても、他のクライオポンプを使って排気することが可能となる。なお、リジェネとは、クライオポンプ内にため込まれた分子(または原子)を放出する処理とする。クライオポンプは、分子(または原子)をため込みすぎると排気能力が低下してくるため、定期的にリジェネを行うとよい。
処理室4024a、処理室4024b、処理室4034a、処理室4034b、処理室4034c、処理室4034d、および処理室4034eは、それぞれ、異なる処理を並列して行うことができる。つまり、処理室毎に、設置された基板に対し、スパッタ法、CVD法、MBE法、PLD法、およびALD法などによる成膜処理、加熱処理、およびプラズマ処理のいずれか一または複数の処理を行うことができる。また、処理室では、加熱処理、またはプラズマ処理を行った後、成膜処理を行ってもよい。
装置4000は、複数の処理室を有することで、処理と処理の間で基板を大気暴露することなく搬送することが可能なため、基板に不純物が吸着することを抑制できる。また、処理室毎に、異なる膜種の成膜処理、加熱処理、または、プラズマ処理を行うことができるため、成膜や加熱処理などの順番を自由に構築することができる。
なお、各処理室は、バルブを介して真空ポンプと接続してもよい。真空ポンプとしては、例えば、ドライポンプ、およびメカニカルブースターポンプ等を用いることができる。
また、各処理室は、プラズマを発生させることができる電源と接続してもよい。当該電源としては、DC電源、AC電源、高周波(RF、マイクロ波など)電源を設ければよい。また、DC電源にパルス発生装置を接続しても良い。
また、処理室は、ガス供給装置を介して、ガス精製装置と接続してもよい。なお、ガス供給装置およびガス精製装置は、ガス種の数だけ設けるとよい。
例えば、処理室で、スパッタリングによる成膜処理を行う場合、処理室は、ターゲットと、ターゲットに接続されたバッキングプレートと、バッキングプレートを介して、ターゲットと対向して配置されたカソードと、防着板と、基板ステージなどを備えてもよい。また、例えば、基板ステージは、基板を保持する基板保持機構や、基板を裏面から加熱する裏面ヒーター等を備えていても良い。
なお、基板ステージは、成膜時に床面に対して概略垂直状態に保持され、基板受け渡し時には床面に対して概略水平状態に保持される。ここで、基板ステージを床面に対して概略垂直とすることで、成膜時に混入しうるゴミまたはパーティクルが基板に付着する確率を、水平状態に保持するよりも抑制することができる。ただし、基板ステージを床面に対して垂直(90°)状態に保持すると、基板が落下する可能性があるため、基板ステージの床面に対する角度は、80°以上90°未満とすることが好ましい。
なお、基板ステージの構成としては、上記構成に限定されない。例えば、基板ステージを床面に対して概略水平とする構成としてもよい。当該構成の場合、基板ステージよりも下方にターゲットを配置し、ターゲットと、基板ステージとの間に基板を配置すればよい。また、基板ステージは、基板が落下しないような基板を固定する治具、または基板を固定する機構を備えていても良い。
また、処理室に防着板を備えることで、ターゲットからスパッタリングされる粒子が不要な領域に堆積することを抑制することができる。また、防着板は、累積されたスパッタリング粒子が剥離しないように、加工することが望ましい。例えば、表面粗さを増加させるブラスト処理、または防着板の表面に凹凸を設けても良い。
バッキングプレートは、ターゲットを保持する機能を有し、カソードは、ターゲットに電圧(例えば、負電圧)を印加する機能を有する。
なお、ターゲットは、導電体、絶縁体、または半導体を用いることができる。例えば、ターゲットが金属酸化物などの酸化物半導体の場合、処理室にて酸化物半導体膜を成膜することができる。また、ターゲットが金属酸化物の場合においても、成膜ガスとして、窒素ガスを用いると酸化窒化物半導体膜を形成することもできる。
また、各処理室は、ガス加熱機構を介してガス供給装置と接続してもよい。ガス加熱機構はガス供給装置を介してガス精製装置と接続される。処理室に導入されるガスは、露点が−80℃以下、好ましくは−100℃以下、さらに好ましくは−120℃以下であるガスを用いることができ、例えば、酸素ガス、窒素ガス、および希ガス(アルゴンガスなど)を用いることができる。また、ガス加熱機構により、処理室に導入されるガスを40℃以上400℃以下に加熱することができる。なお、ガス加熱機構、ガス供給装置、およびガス精製装置は、ガス種の数だけ設けるとよい。
また、各処理室は、バルブを介してターボ分子ポンプおよび真空ポンプと接続してもよい。また、各処理室には、クライオトラップを設けてもよい。
なお、クライオトラップは、水などの比較的融点の高い分子(または原子)を吸着することができる機構である。ターボ分子ポンプは大きいサイズの分子(または原子)を安定して排気し、かつメンテナンスの頻度が低いため、生産性に優れる一方、水素や水の排気能力が低い。そこで、水などに対する排気能力を高めるため、クライオトラップを用いることができる。クライオトラップの冷凍機の温度は100K以下、好ましくは80K以下とする。また、クライオトラップが複数の冷凍機を有する場合、冷凍機ごとに温度を変えると、効率的に排気することが可能となるため好ましい。例えば、1段目の冷凍機の温度を100K以下とし、2段目の冷凍機の温度を20K以下とすればよい。
なお、処理室の排気方法は、これに限定されず、接続する搬送室に示す排気方法(クライオポンプと真空ポンプとの排気方法)と同様の構成としてもよい。なお、搬送室の排気方法を処理室と同様の構成(ターボ分子ポンプと真空ポンプとの排気方法)としてもよい。
特に、酸化物半導体膜を成膜する処理室の排気方法としては、真空ポンプとクライオトラップとを組み合わせる構成としてもよい。酸化物半導体膜を成膜する処理室に設けられる排気方法としては、少なくとも水分子を吸着することができる機能を有すると好ましい。
また、酸化物半導体膜を成膜する処理室は、水素分子の分圧が1×10−2Pa以下であり、且つ水分子の分圧が1×10−4Pa以下である、と好ましい。また、酸化物半導体膜を成膜する処理室の待機状態における圧力が8.0×10−5Pa以下、好ましくは5.0×10−5Pa以下、さらに好ましくは1.0×10−5Pa以下である。また、上記の水素分子の分圧、および水分子の分圧の数値については、スパッタリングを行う処理室が待機状態のとき、および成膜状態(プラズマが放電状態)のときの双方の数値である。
なお、処理室の全圧および分圧は、質量分析計を用いて測定することができる。例えば、株式会社アルバック製、四重極形質量分析計(Q−massともいう)Qulee CGM−051を用いればよい。
処理室の水素分子の分圧、水分子の分圧、および待機状態における圧力を上記の範囲とすることで、形成される、酸化物半導体膜中の不純物の濃度を低くすることができる。
特に、各処理室を、それぞれ、スパッタリングによる成膜処理に用いることで、先の実施の形態で示したトランジスタ200の構成の一部を、in−situで連続成膜した積層構造により作製することができる。
例えば、トランジスタ200を作製する場合、少なくとも、絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、および絶縁膜273Aを、装置4000を用いることで、連続成膜することができる。さらに、導電膜243Aを、導電膜242Aと同材料を用い、同条件にて成膜することで、導電膜243Aは導電膜242Aを成膜した処理室にて、成膜することができる。つまり、絶縁体220、絶縁体222、絶縁膜224A、酸化膜230A、酸化膜230B、導電膜242A、絶縁膜273A、および導電膜243Aを、大気開放を行わず、連続して成膜することができる。
また、例えば、酸化物230cとなる酸化膜、絶縁体250となる絶縁膜、導電体260aとなる導電膜、および導電体260bとなる導電膜を、連続して成膜することができる。
上記構成とすることで、不純物(代表的には、水、水素など)を徹底的に排除した積層膜を形成することが可能となる。また、上記積層膜の各界面は、大気に曝されないため、不純物濃度が低減される。
また、例えば、処理室で、加熱処理を行う場合、処理室は、基板を格納することができる複数の加熱ステージを備えてもよい。例えば、加熱ステージは、多段の構成としてもよい。加熱ステージの段数を増やすことで複数の基板を同時に加熱処理できるため、生産性を向上させることができる。
処理室に用いることのできる加熱機構としては、例えば、抵抗発熱体などを用いて加熱する加熱機構としてもよい。または、加熱されたガスなどの媒体からの熱伝導または熱輻射によって、加熱する加熱機構としてもよい。例えば、GRTA(Gas Rapid Thermal Anneal)、LRTA(Lamp Rapid Thermal Anneal)などのRTA(Rapid Thermal Anneal)を用いることができる。LRTAは、ハロゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する。GRTAは、高温のガスを用いて熱処理を行う。ガスとしては、不活性ガスが用いられる。
ロードロック室4020aは、基板受け渡しステージや、基板を裏面から加熱する裏面ヒーター等を備えていても良い。ロードロック室4020aは、減圧状態から大気圧まで圧力を上昇させ、ロードロック室4020aの圧力が大気圧になった時に、大気側基板搬送室4012に設けられている搬送ロボット4018から基板受け渡しステージが基板を受け取る。その後、ロードロック室4020aを真空引きし、減圧状態としたのち、搬送室4029に設けられている搬送ロボット4026が基板受け渡しステージから基板を受け取る。
また、ロードロック室4020aは、バルブを介して真空ポンプ、およびクライオポンプと接続されている。なお、アンロードロック室4020bは、ロードロック室4020aと同様の構成とすればよい。
大気側基板搬送室4012は、搬送ロボット4018を有するため、搬送ロボット4018により、カセットポート4014とロードロック室4020aとの基板の受け渡しを行うことができる。また、大気側基板搬送室4012、および大気側基板供給室4010の上方にHEPAフィルター(High Efficiency Particulate Air Filter)等のゴミまたはパーティクルの混入を抑制するための機構を設けてもよい。また、カセットポート4014は、複数の基板を格納することができる。
上記の装置4000を用いて、絶縁膜、半導体膜、および導電膜を、大気開放を行わず連続成膜することで、半導体膜への不純物の入り込みを好適に抑制できる。
上記より、本発明の一態様の装置を用いることで、半導体膜を有する積層構造を連続成膜により、作製することができる。従って、半導体膜中に取り込まれる水素、水などの不純物を抑制し、且つ欠陥準位密度の低い半導体膜を作製することができる。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態、実施例などと適宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態では、半導体装置の一形態を、図15および図16を用いて説明する。
[記憶装置1]
本発明の一態様である容量素子を使用した、半導体装置(記憶装置)の一例を図15に示す。本発明の一態様の半導体装置は、トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200を用いることができる。
トランジスタ200は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ200は、オフ電流が小さいため、これを記憶装置に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。
図15に示す半導体装置において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200の第1のゲートと電気的に接続され、配線1006はトランジスタ200の第2のゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。
また、図15に示す記憶装置は、マトリクス状に配置することで、メモリセルアレイを構成することができる。
<トランジスタ300>
トランジスタ300は、基板311上に設けられ、ゲート電極として機能する導電体316、ゲート絶縁体として機能する絶縁体315、基板311の一部からなる半導体領域313、およびソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
ここで、図15に示すトランジスタ300はチャネルが形成される半導体領域313(基板311の一部)が凸形状を有する。また、半導体領域313の側面および上面を、絶縁体315を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
なお、図15に示すトランジスタ300は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。
<容量素子100>
容量素子100は、トランジスタ200の上方に設けられる。容量素子100は、第1の電極として機能する導電体110と、第2の電極として機能する導電体120、および誘電体として機能する絶縁体130とを有する。
また、例えば、導電体246上に設けた導電体112と、導電体110は、同時に形成することができる。なお、導電体112は、容量素子100、トランジスタ200、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。
図15では、導電体112、および導電体110は単層構造を示したが、当該構成に限定されず、2層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。
また、絶縁体130は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。
例えば、絶縁体130には、酸化窒化シリコンなどの絶縁耐力が大きい材料と、高誘電率(high−k)材料との積層構造を用いることが好ましい。当該構成により、容量素子100は、高誘電率(high−k)の絶縁体を有することで、十分な容量を確保でき、絶縁耐力が大きい絶縁体を有することで、絶縁耐力が向上し、容量素子100の静電破壊を抑制することができる。
なお、高誘電率(high−k)材料(高い比誘電率の材料)の絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウムまたはアルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。
一方、絶縁耐力が大きい材料(低い比誘電率の材料)としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などがある。
<配線層>
各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。また、配線層は、設計に応じて複数設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
例えば、トランジスタ300上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子100、またはトランジスタ200と電気的に接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能する。
また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨(CMP)法等を用いた平坦化処理により平坦化されていてもよい。
絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図15において、絶縁体350、絶縁体352、及び絶縁体354が順に積層して設けられており、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能する。
同様に、絶縁体210、絶縁体212、絶縁体214、および絶縁体216には、導電体218、及びトランジスタ200を構成する導電体(導電体205)等が埋め込まれている。なお、導電体218は、容量素子100、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。さらに、導電体120、および絶縁体130上には、絶縁体150が設けられている。
層間膜として用いることができる絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
例えば、層間膜として機能する絶縁体には、誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
例えば、絶縁体216、絶縁体212、絶縁体352、および絶縁体354等には、誘電率の低い絶縁体を有することが好ましい。例えば、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネートまたはアクリルなどがある。
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。従って、絶縁体210、および絶縁体350等には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。
水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
配線、プラグに用いることができる導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
例えば、導電体328、導電体330、導電体356、導電体218、および導電体112等としては、上記の材料で形成される金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。または、アルミニウムや銅などの低抵抗導電性材料を用いることが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
<<酸化物半導体が設けられた層の配線、またはプラグ>>
なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体が設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。
例えば、図15では、絶縁体224、およびトランジスタ200は、バリア性を有する絶縁体220、絶縁体254、および絶縁体274により、封止する構造とすることができる。また、絶縁体276は導電体246および絶縁体280の一部と接しており、絶縁体280に含まれている、水または水素などの不純物、および酸素の導電体246への拡散を抑制することができる。
つまり、絶縁体276を設けることで、絶縁体280が有する過剰酸素が、導電体246に吸収されることを抑制することができる。また、絶縁体276を有することで、不純物である水素が、導電体246を介して、トランジスタ200へ拡散することを抑制することができる。
なお、絶縁体276としては、水または水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁性材料を用いるとよい。例えば、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。また、他にも、例えば、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
以上が構成例についての説明である。本構成を用いることで、酸化物半導体を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、オン電流が大きい酸化物半導体を有するトランジスタを提供することができる。または、オフ電流が小さい酸化物半導体を有するトランジスタを提供することができる。または、消費電力が低減された半導体装置を提供することができる。
[記憶装置2]
本発明の一態様である半導体装置を使用した、記憶装置の一例を図16に示す。図16に示す記憶装置は、図15で示したトランジスタ200、トランジスタ300、および容量素子100を有する半導体装置に加え、トランジスタ400を有している。
トランジスタ400は、トランジスタ200の第2のゲート電圧を制御することができる。例えば、トランジスタ400の第1のゲート及び第2のゲートをソースとダイオード接続し、トランジスタ400のソースと、トランジスタ200の第2のゲートを接続する構成とする。当該構成でトランジスタ200の第2のゲートの負電位を保持するとき、トランジスタ400の第1のゲート−ソース間の電圧および、第2のゲート−ソース間の電圧は、0Vになる。トランジスタ400において、第2のゲート電圧及び第1のゲート電圧が0Vのときのドレイン電流が非常に小さいため、トランジスタ200およびトランジスタ400に電源供給をしなくても、トランジスタ200の第2のゲートの負電位を長時間維持することができる。これにより、トランジスタ200、およびトランジスタ400を有する記憶装置は、長期にわたり記憶内容を保持することが可能である。
従って、図16において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200のゲートと電気的に接続され、配線1006はトランジスタ200のバックゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。配線1007はトランジスタ400のソースと電気的に接続され、配線1008はトランジスタ400のゲートと電気的に接続され、配線1009はトランジスタ400のバックゲートと電気的に接続され、配線1010はトランジスタ400のドレインと電気的に接続されている。ここで、配線1006、配線1007、配線1008、及び配線1009が電気的に接続されている。
また、図16に示す記憶装置は、図15に示す記憶装置と同様に、マトリクス状に配置することで、メモリセルアレイを構成することができる。なお、1個のトランジスタ400は、複数のトランジスタ200の第2のゲート電圧を制御することができる。そのため、トランジスタ400は、トランジスタ200よりも、少ない個数を設けるとよい。
<トランジスタ400>
トランジスタ400は、トランジスタ200と、同じ層に形成されており、並行して作製することができるトランジスタである。トランジスタ400は、第1のゲート電極として機能する導電体460(導電体460a、および導電体460b)と、第2のゲート電極として機能する導電体405と、ゲート絶縁層として機能する絶縁体220、絶縁体222、絶縁体224、および絶縁体450と、チャネルが形成される領域を有する酸化物430cと、ドレインとして機能する導電体442a、酸化物432b、および酸化物432aと、ソースとして機能する導電体442b、酸化物431b、および酸化物431aと、導電体440(導電体440a、および導電体440b)と、を有する。
トランジスタ400における導電体405は、導電体205と、同じ層である。酸化物431a、および酸化物432aは、酸化物230aと、同じ層であり、酸化物431b、および酸化物432bは、酸化物230bと、同じ層である。導電体442aおよび導電体442bは、導電体242と、同じ層である。酸化物430cは、酸化物230cと同じ層である。絶縁体450は、絶縁体250と、同じ層である。導電体460は、導電体260と、同じ層である。
なお、同じ層に形成された構造体は、同時に形成することができる。例えば、酸化物430cは、酸化物230cとなる酸化膜を加工することで、形成することができる。
トランジスタ400の活性層として機能する酸化物430cは、酸化物230などと同様に、酸素欠損が低減され、水素または水などの不純物が低減されている。これにより、トランジスタ400のしきい値電圧を0Vより大きくし、オフ電流を低減し、第2のゲート電圧及び第1のゲート電圧が0Vのときのドレイン電流を非常に小さくすることができる。
<<ダイシングライン>>
以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝(ダイシングライン)を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断(分割)する場合がある。
ここで、例えば、図16に示すように、絶縁体254と、絶縁体222とが接する領域をダイシングラインとなるように設計することが好ましい。つまり、複数のトランジスタ200を有するメモリセル、およびトランジスタ400の外縁に設けられるダイシングラインとなる領域近傍において、絶縁体224に開口を設ける。また、絶縁体224の側面を覆うように、絶縁体254を設ける。
つまり、上記絶縁体224に設けた開口において、絶縁体222と、絶縁体254とが接する。例えば、このとき、絶縁体222と、絶縁体254とを同材料及び同方法を用いて形成してもよい。絶縁体222、および絶縁体254を、同材料、および同方法で設けることで、密着性を高めることができる。例えば、酸化アルミニウムを用いることが好ましい。
当該構造により、絶縁体222、絶縁体254、および絶縁体274で、絶縁体224、トランジスタ200、およびトランジスタ400を包み込むことができる。絶縁体222、絶縁体254、および絶縁体274は、酸素、水素、及び水の拡散を抑制する機能を有しているため、本実施の形態に示す半導体素子が形成された回路領域ごとに、基板を分断することにより、複数のチップに加工しても、分断した基板の側面方向から、水素又は水などの不純物が混入し、トランジスタ200、およびトランジスタ400に拡散することを防ぐことができる。
また、当該構造により、絶縁体224の過剰酸素が絶縁体274、および絶縁体222の外部に拡散することを防ぐことができる。従って、絶縁体224の過剰酸素は、効率的にトランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物に供給される。当該酸素により、トランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物の酸素欠損を低減することができる。これにより、トランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ200、またはトランジスタ400の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態4)
本実施の形態では、図17および図18を用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ(以下、OSトランジスタと呼ぶ場合がある)、および容量素子が適用されている記憶装置(以下、OSメモリ装置と呼ぶ場合がある)について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。
<記憶装置の構成例>
図17(A)にOSメモリ装置の構成の一例を示す。記憶装置1400は、周辺回路1411、およびメモリセルアレイ1470を有する。周辺回路1411は、行回路1420、列回路1430、出力回路1440、コントロールロジック回路1460を有する。
列回路1430は、例えば、列デコーダ、プリチャージ回路、センスアンプ、および書き込み回路等を有する。プリチャージ回路は、配線をプリチャージする機能を有する。センスアンプは、メモリセルから読み出されたデータ信号を増幅する機能を有する。なお、上記配線は、メモリセルアレイ1470が有するメモリセルに接続されている配線であり、詳しくは後述する。増幅されたデータ信号は、出力回路1440を介して、データ信号RDATAとして記憶装置1400の外部に出力される。また、行回路1420は、例えば、行デコーダ、ワード線ドライバ回路等を有し、アクセスする行を選択することができる。
記憶装置1400には、外部から電源電圧として低電源電圧(VSS)、周辺回路1411用の高電源電圧(VDD)、メモリセルアレイ1470用の高電源電圧(VIL)が供給される。また、記憶装置1400には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレス信号ADDRは、行デコーダおよび列デコーダに入力され、WDATAは書き込み回路に入力される。
コントロールロジック回路1460は、外部からの入力信号(CE、WE、RE)を処理して、行デコーダ、列デコーダの制御信号を生成する。CEは、チップイネーブル信号であり、WEは、書き込みイネーブル信号であり、REは、読み出しイネーブル信号である。コントロールロジック回路1460が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。
メモリセルアレイ1470は、行列状に配置された、複数個のメモリセルMCと、複数の配線を有する。なお、メモリセルアレイ1470と行回路1420とを接続している配線の数は、メモリセルMCの構成、一列に有するメモリセルMCの数などによって決まる。また、メモリセルアレイ1470と列回路1430とを接続している配線の数は、メモリセルMCの構成、一行に有するメモリセルMCの数などによって決まる。
なお、図17(A)において、周辺回路1411とメモリセルアレイ1470を同一平面上に形成する例について示したが、本実施の形態はこれに限られるものではない。例えば、図17(B)に示すように、周辺回路1411の一部の上に、メモリセルアレイ1470が重なるように設けられてもよい。例えば、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にしてもよい。
図18に上述のメモリセルMCに適用できるメモリセルの構成例について説明する。
[DOSRAM]
図18(A)乃至(C)に、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM(Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図18(A)に示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(フロントゲートと呼ぶ場合がある)、及びバックゲートを有する。
トランジスタM1の第1端子は、容量素子CAの第1端子と接続され、トランジスタM1の第2端子は、配線BILと接続され、トランジスタM1のゲートは、配線WOLと接続され、トランジスタM1のバックゲートは、配線BGLと接続されている。容量素子CAの第2端子は、配線CALと接続されている。
配線BILは、ビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CAの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、及び読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM1のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM1のしきい値電圧を増減することができる。
また、メモリセルMCは、メモリセル1471に限定されず、回路構成の変更を行うことができる。例えば、メモリセルMCは、図18(B)に示すメモリセル1472のように、トランジスタM1のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図18(C)に示すメモリセル1473のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM1で構成されたメモリセルとしてもよい。
上記実施の形態に示す半導体装置をメモリセル1471等に用いる場合、トランジスタM1としてトランジスタ200を用い、容量素子CAとして容量素子100を用いることができる。トランジスタM1としてOSトランジスタを用いることによって、トランジスタM1のリーク電流を非常に低くすることができる。つまり、書き込んだデータをトランジスタM1によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1471、メモリセル1472、メモリセル1473は多値データ、又はアナログデータを保持することができる。
また、DOSRAMにおいて、上記のように、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にすると、ビット線を短くすることができる。これにより、ビット線容量が小さくなり、メモリセルの保持容量を低減することができる。
[NOSRAM]
図18(D)乃至(H)に、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図18(D)に示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、フロントゲート(単にゲートと呼ぶ場合がある)、及びバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。
トランジスタM2の第1端子は、容量素子CBの第1端子と接続され、トランジスタM2の第2端子は、配線WBLと接続され、トランジスタM2のゲートは、配線WOLと接続され、トランジスタM2のバックゲートは、配線BGLと接続されている。容量素子CBの第2端子は、配線CALと接続されている。トランジスタM3の第1端子は、配線RBLと接続され、トランジスタM3の第2端子は、配線SLと接続され、トランジスタM3のゲートは、容量素子CBの第1端子と接続されている。
配線WBLは、書き込みビット線として機能し、配線RBLは、読み出しビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CBの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、データ保持の最中、データの読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM2のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM2のしきい値電圧を増減することができる。
また、メモリセルMCは、メモリセル1474に限定されず、回路の構成を適宜変更することができる。例えば、メモリセルMCは、図18(E)に示すメモリセル1475のように、トランジスタM2のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図18(F)に示すメモリセル1476のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM2で構成されたメモリセルとしてもよい。また、例えば、メモリセルMCは、図18(G)に示すメモリセル1477のように、配線WBLと配線RBLを一本の配線BILとしてまとめた構成であってもよい。
上記実施の形態に示す半導体装置をメモリセル1474等に用いる場合、トランジスタM2としてトランジスタ200を用い、トランジスタM3としてトランジスタ300を用い、容量素子CBとして容量素子100を用いることができる。トランジスタM2としてOSトランジスタを用いることによって、トランジスタM2のリーク電流を非常に低くすることができる。これにより、書き込んだデータをトランジスタM2によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1474に多値データ、又はアナログデータを保持することができる。メモリセル1475乃至1477も同様である。
なお、トランジスタM3は、チャネル形成領域にシリコンを有するトランジスタ(以下、Siトランジスタと呼ぶ場合がある)であってもよい。Siトランジスタの導電型は、nチャネル型としてもよいし、pチャネル型としてもよい。Siトランジスタは、OSトランジスタよりも電界効果移動度が高くなる場合がある。よって、読み出しトランジスタとして機能するトランジスタM3として、Siトランジスタを用いてもよい。また、トランジスタM3にSiトランジスタを用いることで、トランジスタM3の上に積層してトランジスタM2を設けることができるので、メモリセルの占有面積を低減し、記憶装置の高集積化を図ることができる。
また、トランジスタM3はOSトランジスタであってもよい。トランジスタM2、M3にOSトランジスタを用いた場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
また、図18(H)に3トランジスタ1容量素子のゲインセル型のメモリセルの一例を示す。図18(H)に示すメモリセル1478は、トランジスタM4乃至M6、および容量素子CCを有する。容量素子CCは適宜設けられる。メモリセル1478は、配線BIL、RWL、WWL、BGL、およびGNDLに電気的に接続されている。配線GNDLは低レベル電位を与える配線である。なお、メモリセル1478を、配線BILに代えて、配線RBL、WBLに電気的に接続してもよい。
トランジスタM4は、バックゲートを有するOSトランジスタであり、バックゲートは配線BGLに電気的に接続されている。なお、トランジスタM4のバックゲートとゲートとを互いに電気的に接続してもよい。あるいは、トランジスタM4はバックゲートを有さなくてもよい。
なお、トランジスタM5、M6はそれぞれ、nチャネル型Siトランジスタまたはpチャネル型Siトランジスタでもよい。或いは、トランジスタM4乃至M6がOSトランジスタでもよい、この場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
上記実施の形態に示す半導体装置をメモリセル1478に用いる場合、トランジスタM4としてトランジスタ200を用い、トランジスタM5、M6としてトランジスタ300を用い、容量素子CCとして容量素子100を用いることができる。トランジスタM4としてOSトランジスタを用いることによって、トランジスタM4のリーク電流を非常に低くすることができる。
なお、本実施の形態に示す、周辺回路1411、およびメモリセルアレイ1470等の構成は、上記に限定されるものではない。これらの回路、および当該回路に接続される配線、回路素子等の、配置または機能は、必要に応じて、変更、削除、または追加してもよい。
本実施の形態に示す構成は、他の実施の形態、実施例などに示す構成と適宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態では、図19を用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
図19(A)に示すように、チップ1200は、CPU(Central Processing Unit)1211、GPU(Graphics Processing Unit)1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、一または複数のネットワーク回路1216等を有する。
チップ1200には、バンプ(図示しない)が設けられ、図19(B)に示すように、プリント基板(Printed Circuit Board:PCB)1201の第1の面と接続する。また、PCB1201の第1の面の裏面には、複数のバンプ1202が設けられており、マザーボード1203と接続する。
マザーボード1203には、DRAM1221、フラッシュメモリ1222等の記憶装置が設けられていてもよい。例えば、DRAM1221に先の実施の形態に示すDOSRAMを用いることができる。また、例えば、フラッシュメモリ1222に先の実施の形態に示すNOSRAMを用いることができる。
CPU1211は、複数のCPUコアを有することが好ましい。また、GPU1212は、複数のGPUコアを有することが好ましい。また、CPU1211、およびGPU1212は、それぞれ一時的にデータを格納するメモリを有していてもよい。または、CPU1211、およびGPU1212に共通のメモリが、チップ1200に設けられていてもよい。該メモリには、前述したNOSRAMや、DOSRAMを用いることができる。また、GPU1212は、多数のデータの並列計算に適しており、画像処理や積和演算に用いることができる。GPU1212に、本発明の酸化物半導体を用いた画像処理回路や、積和演算回路を設けることで、画像処理、および積和演算を低消費電力で実行することが可能になる。
また、CPU1211、およびGPU1212が同一チップに設けられていることで、CPU1211およびGPU1212間の配線を短くすることができ、CPU1211からGPU1212へのデータ転送、CPU1211、およびGPU1212が有するメモリ間のデータ転送、およびGPU1212での演算後に、GPU1212からCPU1211への演算結果の転送を高速に行うことができる。
アナログ演算部1213はA/D(アナログ/デジタル)変換回路、およびD/A(デジタル/アナログ)変換回路の一、または両方を有する。また、アナログ演算部1213に上記積和演算回路を設けてもよい。
メモリコントローラ1214は、DRAM1221のコントローラとして機能する回路、およびフラッシュメモリ1222のインターフェースとして機能する回路を有する。
インターフェース1215は、表示装置、スピーカー、マイクロフォン、カメラ、コントローラなどの外部接続機器とのインターフェース回路を有する。コントローラとは、マウス、キーボード、ゲーム用コントローラなどを含む。このようなインターフェースとして、USB(Universal Serial Bus)、HDMI(登録商標)(High−Definition Multimedia Interface)などを用いることができる。
ネットワーク回路1216は、LAN(Local Area Network)などのネットワーク回路を有する。また、ネットワークセキュリティー用の回路を有してもよい。
チップ1200には、上記回路(システム)を同一の製造プロセスで形成することが可能である。そのため、チップ1200に必要な回路の数が増えても、製造プロセスを増やす必要が無く、チップ1200を低コストで作製することができる。
GPU1212を有するチップ1200が設けられたPCB1201、DRAM1221、およびフラッシュメモリ1222が設けられたマザーボード1203は、GPUモジュール1204と呼ぶことができる。
GPUモジュール1204は、SoC技術を用いたチップ1200を有しているため、そのサイズを小さくすることができる。また、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップPC、携帯型ゲーム機などの携帯型電子機器に用いることが好適である。また、GPU1212を用いた積和演算回路により、ディープニューラルネットワーク(DNN)、畳み込みニューラルネットワーク(CNN)、再帰型ニューラルネットワーク(RNN)、自己符号化器、深層ボルツマンマシン(DBM)、深層信念ネットワーク(DBN)などの演算を実行することができるため、チップ1200をAIチップ、またはGPUモジュール1204をAIシステムモジュールとして用いることができる。
本実施の形態に示す構成は、他の実施の形態、実施例などに示す構成と適宜組み合わせて用いることができる。
(実施の形態6)
本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータや、ノート型のコンピュータや、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図20にリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。
図20(A)はUSBメモリの模式図である。USBメモリ1100は、筐体1101、キャップ1102、USBコネクタ1103および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104には、メモリチップ1105、コントローラチップ1106が取り付けられている。基板1104のメモリチップ1105などに先の実施の形態に示す半導体装置を組み込むことができる。
図20(B)はSDカードの外観の模式図であり、図20(C)は、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112および基板1113を有する。基板1113は筐体1111に収納されている。例えば、基板1113には、メモリチップ1114、コントローラチップ1115が取り付けられている。基板1113の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、無線通信機能を備えた無線チップを基板1113に設けてもよい。これによって、ホスト装置とSDカード1110間の無線通信によって、メモリチップ1114のデータの読み出し、書き込みが可能となる。基板1113のメモリチップ1114などに先の実施の形態に示す半導体装置を組み込むことができる。
図20(D)はSSDの外観の模式図であり、図20(E)は、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152および基板1153を有する。基板1153は筐体1151に収納されている。例えば、基板1153には、メモリチップ1154、メモリチップ1155、コントローラチップ1156が取り付けられている。メモリチップ1155はコントローラチップ1156のワークメモリであり、例えばDOSRAMチップを用いればよい。基板1153の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。基板1153のメモリチップ1154などに先の実施の形態に示す半導体装置を組み込むことができる。
本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態7)
本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図21に、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
<電子機器・システム>
本発明の一態様に係るGPU又はチップは、様々な電子機器に搭載することができる。電子機器の例としては、テレビジョン装置、デスクトップ型もしくはノート型のパーソナルコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係る集積回路又はチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。
本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信することで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナ及び二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。
本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を測定する機能を含むもの)を有していてもよい。
本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。図21に、電子機器の例を示す。
[携帯電話]
図21(A)には、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5500は、筐体5510と、表示部5511と、を有しており、入力用インターフェースとして、タッチパネルが表示部5511に備えられ、ボタンが筐体5510に備えられている。
情報端末5500は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、会話を認識してその会話内容を表示部5511に表示するアプリケーション、表示部5511に備えるタッチパネルに対してユーザが入力した文字、図形などを認識して、表示部5511に表示するアプリケーション、指紋や声紋などの生体認証を行うアプリケーションなどが挙げられる。
[情報端末1]
図21(B)には、デスクトップ型情報端末5300が図示されている。デスクトップ型情報端末5300は、情報端末の本体5301と、ディスプレイ5302と、キーボード5303と、を有する。
デスクトップ型情報端末5300は、先述した情報端末5500と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、設計支援ソフトウェア、文章添削ソフトウェア、献立自動生成ソフトウェアなどが挙げられる。また、デスクトップ型情報端末5300を用いることで、新規の人工知能の開発を行うことができる。
なお、上述では、電子機器としてスマートフォン、及びデスクトップ用情報端末を例として、それぞれ図21(A)、(B)に図示したが、スマートフォン、及びデスクトップ用情報端末以外の情報端末にも本発明の一態様のチップを適用することができる。スマートフォン、及びデスクトップ用情報端末以外の情報端末としては、例えば、PDA(Personal Digital Assistant)、ノート型情報端末、ワークステーションなどが挙げられる。
[電化製品]
図21(C)は、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、筐体5801、冷蔵室用扉5802、冷凍室用扉5803等を有する。
電気冷凍冷蔵庫5800に本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫5800を実現することができる。人工知能を利用することによって電気冷凍冷蔵庫5800は、電気冷凍冷蔵庫5800に保存されている食材、その食材の消費期限などを基に献立を自動生成する機能や、電気冷凍冷蔵庫5800に保存されている食材に合わせた温度に自動的に調節する機能などを有することができる。
本一例では、電化製品として電気冷凍冷蔵庫について説明したが、その他の電化製品としては、例えば、掃除機、電子レンジ、電子オーブン、炊飯器、湯沸かし器、IH調理器、ウォーターサーバ、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、オーディオビジュアル機器などが挙げられる。
[ゲーム機]
図21(D)は、ゲーム機の一例である携帯ゲーム機5200を示している。携帯ゲーム機は、筐体5201、表示部5202、ボタン5203等を有する。
携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、低消費電力の携帯ゲーム機5200を実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、及びモジュールへの影響を少なくすることができる。
更に、携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、人工知能を有する携帯ゲーム機5200を実現することができる。
本来、ゲームの進行、ゲーム上に登場するキャラクターの言動、ゲーム上で発生する現象などは、そのゲームが有するプログラムによって定められているが、携帯ゲーム機5200に人工知能を適用することにより、ゲームのプログラムに限定されない構成が可能になる。例えば、プレイヤーが問いかける内容、ゲームの進行状況、時刻、ゲーム上に登場する人物の言動が変化するということが可能となる。
また、携帯ゲーム機5200で複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。
図21(D)では、ゲーム機の一例として携帯ゲーム機を図示しているが、本発明の一態様のGPU又はチップを適用するゲーム機はこれに限定されない。本発明の一態様のGPU又はチップを適用するゲーム機としては、例えば、家庭用の据え置き型ゲーム機、娯楽施設(ゲームセンター、遊園地など)に設置されるアーケードゲーム機、スポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。
[移動体]
本発明の一態様のGPU又はチップは、移動体である自動車、及び自動車の運転席周辺に適用することができる。
図21(E1)は移動体の一例である自動車5700を示し、図21(E2)は、自動車の室内におけるフロントガラス周辺を示す図である。図21(E2)では、ダッシュボードに取り付けられた表示パネル5701、表示パネル5702、表示パネル5703の他、ピラーに取り付けられた表示パネル5704を図示している。
表示パネル5701乃至表示パネル5703は、スピードメーターやタコメーター、走行距離、燃料計、ギア状態、エアコンの設定などを表示することで、様々な情報を提供することができる。また、表示パネルに表示される表示項目やレイアウトなどは、ユーザの好みに合わせて適宜変更することができ、デザイン性を高めることが可能である。表示パネル5701乃至表示パネル5703は、照明装置として用いることも可能である。
表示パネル5704には、自動車5700に設けられた撮像装置(図示しない)からの映像を映し出すことによって、ピラーで遮られた視界(死角)を補完することができる。すなわち、自動車5700の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル5704は、照明装置として用いることもできる。
本発明の一態様のGPU又はチップは人工知能の構成要素として適用できるため、例えば、当該チップを自動車5700の自動運転システムに用いることができる。また、当該チップを道路案内、危険予測などを行うシステムに用いることができる。表示パネル5701乃至表示パネル5704には、道路案内、危険予測などの情報を表示する構成としてもよい。
なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。例えば、移動体としては、電車、モノレール、船、飛行体(ヘリコプター、無人航空機(ドローン)、飛行機、ロケット)なども挙げることができ、これらの移動体に本発明の一態様のチップを適用して、人工知能を利用したシステムを付与することができる。
[放送システム]
本発明の一態様のGPU又はチップは、放送システムに適用することができる。
図21(F)は、放送システムにおけるデータ伝送を模式的に示している。具体的には、図21(F)は、放送局5680から送信された電波(放送信号)が、各家庭のテレビジョン受信装置(TV)5600に届くまでの経路を示している。TV5600は、受信装置を備え(図示しない)、アンテナ5650で受信された放送信号は、当該受信装置を介して、TV5600に送信される。
図21(F)では、アンテナ5650は、UHF(Ultra High Frequency)アンテナを図示しているが、アンテナ5650としては、BS・110°CSアンテナ、CSアンテナなども適用できる。
電波5675A、電波5675Bは地上波放送用の放送信号であり、電波塔5670は受信した電波5675Aを増幅して、電波5675Bの送信を行う。各家庭では、アンテナ5650で電波5675Bを受信することで、TV5600で地上波TV放送を視聴することができる。なお、放送システムは、図21(F)に示す地上波放送に限定せず、人工衛星を用いた衛星放送、光回線によるデータ放送などとしてもよい。
上述した放送システムは、本発明の一態様のチップを適用して、人工知能を利用した放送システムとしてもよい。放送局5680から各家庭のTV5600に放送データを送信するとき、エンコーダによって放送データの圧縮が行われ、アンテナ5650が当該放送データを受信したとき、TV5600に含まれる受信装置のデコーダによって当該放送データの復元が行われる。人工知能を利用することによって、例えば、エンコーダの圧縮方法の一である動き補償予測において、表示画像に含まれる表示パターンの認識を行うことができる。また、人工知能を利用したフレーム内予測などを行うこともできる。また、例えば、解像度の低い放送データを受信して、解像度の高いTV5600で当該放送データの表示を行うとき、デコーダによる放送データの復元において、アップコンバートなどの画像の補間処理を行うことができる。
上述した人工知能を利用した放送システムは、放送データの量が増大する超高精細度テレビジョン(UHDTV:4K、8K)放送に対して好適である。
また、TV5600側における人工知能の応用として、例えば、TV5600に人工知能を有する録画装置を設けてもよい。このような構成にすることによって、当該録画装置にユーザの好みを人工知能に学習させることで、ユーザの好みにあった番組を自動的に録画することができる。
本実施の形態で説明した電子機器、その電子機器の機能、人工知能の応用例、その効果などは、他の電子機器の記載と適宜組み合わせることができる。
本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
本実施例では、試料Aとして、本発明の一態様である、図2に示すトランジスタ200を有する半導体装置を作製した。作製した試料Aの電気特性を測定した。具体的には、試料Aが有する複数のトランジスタのうち、3つのトランジスタ(トランジスタ1A乃至トランジスタ3A)のId−Vg特性を測定した。なお、トランジスタ1A乃至トランジスタ3Aのチャネル長は65nm、チャネル幅は62nmとした。
電気特性を測定した後、トランジスタ1A乃至トランジスタ3Aに対して薄片化処理を行い、トランジスタ1A乃至トランジスタ3Aが有する酸化物の結晶性を評価した。
<試料Aが有するトランジスタの作製方法>
以下に、試料Aが有するトランジスタの作製方法を説明する。
導電体205として、窒化タンタル膜、窒化チタン膜、タングステン膜、窒化チタン膜、およびタングステン膜の積層構造を用いた。また、第2のゲート絶縁体として機能する絶縁体220、絶縁体222および絶縁体224として、それぞれ、酸化窒化シリコン膜、酸化ハフニウム膜および酸化窒化シリコン膜を用いた。
酸化物230aとなる第1の酸化物として、スパッタリング法により、In−Ga−Zn酸化物を成膜した。第1の酸化物は、In:Ga:Zn=1:3:4[原子数比]のIn−Ga−Zn酸化物ターゲットを用いて、酸素ガス流量45sccm、圧力0.7Pa、基板温度200℃の条件にて成膜した。
続いて、第1の酸化物上に、酸化物230bとなる第2の酸化物として、スパッタリング法により、In−Ga−Zn酸化物を成膜した。第2の酸化物は、In:Ga:Zn=4:2:4.1[原子数比]のIn−Ga−Zn酸化物ターゲットを用いて、アルゴンガス流量30sccm、酸素ガス流量15sccm、圧力0.7Pa、基板温度200℃の条件にて成膜した。なお、第1の酸化物と第2の酸化物とは、連続成膜した。
次に、熱処理を行った。当該熱処理は、窒素を含む雰囲気にて温度400℃、1時間の処理を行い、続いて酸素を含む雰囲気にて温度400℃、1時間の処理を行った。
次に、第2の酸化物上に、導電体242となる導電体として、窒化タンタル膜を成膜し、導電体242となる導電体上に、バリア膜となる酸化アルミニウム膜を成膜した。その後、当該酸化アルミニウム膜、窒化タンタル膜、第2の酸化物、および第1の酸化物を加工し、バリア膜、導電体242、酸化物230b、および酸化物230aを形成した。
次に、真空雰囲気にて、温度200℃、5分の熱処理を行い、続けて、酸化物230cとなる第3の酸化物として、In−Ga−Zn酸化物をスパッタリング法により、In:Ga:Zn=4:2:4.1[原子数比]のIn−Ga−Zn酸化物ターゲットを用いて成膜した。
次に、絶縁体250となる絶縁体として、酸化窒化シリコン膜を成膜した。
次に、絶縁体250となる絶縁体上に、導電体260aとなる導電膜として、窒化チタン膜を成膜した。続いて、導電体260bとなる導電膜として、タングステン膜を成膜した。なお、窒化チタン膜、およびタングステン膜は連続成膜により形成した。その後、タングステン膜、窒化チタン膜、酸化窒化シリコン膜、および第3の酸化物を加工し、導電体260b、導電体260a、絶縁体250、および酸化物230cを形成した。
次に、絶縁体254として、酸化アルミニウム膜を成膜し、絶縁体274として、酸化アルミニウム膜を成膜した。
以上の工程より、試料Aが有するトランジスタを作製した。
<トランジスタの電気特性>
次に、試料Aの電気特性として、トランジスタ1A乃至トランジスタ3AのId−Vg特性を測定した。
なお、Id−Vg特性の測定では、トランジスタの第1のゲート電極として機能する導電体260に印加する電位(以下、ゲート電位(Vg)ともいう)を、第1の値から第2の値まで変化させたときの、ソース電極として機能する導電体242aとドレイン電極として機能する導電体242bとの間の電流(以下、ドレイン電流(Id)ともいう)の変化を測定する。
ここでは、導電体242aに印加する電位(以下、ソース電位Vsともいう)と導電体242bに印加する電位(以下、ドレイン電位Vdともいう)との差である電圧(以下、ドレイン電圧ともいう)を+0.1V、または+1.2Vとし、ソース電位とゲート電位との差である電圧(以下、ゲート電圧ともいう)を−4.0Vから+4.0Vまで変化させたときのドレイン電流(Id)の変化を測定した。
なお、本測定においては、第2のゲート電極(バックゲート電極)として機能する導電体205の電位(以下、バックゲート電位(Vbg)ともいう)を、0.00Vとした。
図22に、トランジスタ1A乃至トランジスタ3AのId−Vg特性を示す。なお、図22には、実線で示すId−Vg特性、トランジスタのチャネル長およびチャネル幅、ならびに、ゲート絶縁体の膜厚および誘電率から算出した電界効果移動度(μFE)を破線で示す。図22において、横軸は、Vgであり、左側の縦軸は、Idであり、右側の縦軸は、μFEである。
図22より、トランジスタ1A乃至トランジスタ3Aのトランジスタ特性(Id−Vg、μFE)のばらつきは小さいことが分かった。
<透過電子顕微鏡(TEM)像の画像解析>
本項目では、トランジスタ1A乃至トランジスタ3Aが有する酸化物を、高角散乱環状暗視野走査透過電子顕微鏡(HAADF−STEM)によって解析した結果について説明する。
平面TEM像の画像解析を行った結果について説明する。なお、平面TEM像は、球面収差補正機能を用いて観察した。なお、平面TEM像の撮影には、日本電子株式会社製原子分解能分析電子顕微鏡JEM−ARM200Fを用いて、加速電圧200kVの電子線を照射して行った。
画像処理、および画像解析の方法について説明する。まず、画像処理として、平面TEM像を高速フーリエ変換(FFT:Fast Fourier Transform)処理することでFFT像を取得した。次に、取得したFFT像を、2.8nm−1から5.0nm−1の範囲を残してマスク処理を行った。次に、マスク処理したFFT像を、逆高速フーリエ変換(IFFT:Inverse Fast Fourier Transform)処理することでFFTフィルタリング像を取得した。
画像解析として、まず、FFTフィルタリング像から格子点を抽出した。格子点の抽出は、以下の手順で行った。まず、FFTフィルタリング像のノイズを除去する処理を行った。ノイズを除去する処理として、半径0.05nmの範囲における輝度を下式によって平滑化した。
Figure 2019130162
ここで、S_Int(x,y)は座標(x,y)における平滑化された輝度を示し、rは座標(x,y)と座標(x’,y’)との距離を示し、Int(x’,y’)は、座標(x’,y’)における輝度を示す。なお、rが0のときは、rを1として計算した。
次に、格子点の探索を行った。ここでは、半径0.22nm内の全ての座標の中で、輝度が最も高い座標を、格子点とした。なお、半径0.22nm内であれば、ノイズによる格子点の誤検出の頻度を小さくすることができる。また、TEM像では格子点間に一定の距離があるため、半径0.22nm内には二つ以上の格子点が含まれる可能性は低い。
まず、格子点候補を抽出した。次に、抽出された格子点候補を中心に、半径0.22nm内で最も輝度の高い座標を抽出し、格子点候補を更新した。格子点候補の抽出を繰り返し、新たな格子点候補が現れなくなったときの座標を格子点として認定した。同様に、認定された格子点から0.22nmよりも離れた位置において、新たな格子点の認定を行うことで、全ての範囲で格子点を認定した。得られた複数の格子点は、まとめて格子点群と呼ぶ。
次に、抽出した格子点群から六角形格子の角度を導出する方法について、図23(A)乃至(C)に示す模式図、ならびに図23(D)に示すフローチャートを用いて説明する。
まず、基準格子点を定め、その最近接である6点の近接格子点を結び、六角形格子を形成した(図23(A)、図23(D)ステップS101参照)。その後、該六角形格子の中心点である基準格子点から頂点である各格子点までの距離の平均値Rを導出した。算出したRを各頂点までの距離とし、基準格子点を中心点とした正六角形を形成した(図23(D)ステップS102参照)。このとき、正六角形の各頂点と、それぞれに最も近い近接格子点との距離を距離d1、距離d2、距離d3、距離d4、距離d5および距離d6とする(図23(B)、図23(D)ステップS103参照)。
次に、正六角形を、中心点を基準に0.1°刻みで0°から60°まで回転させ、回転した正六角形と六角形格子との平均のずれ[D=(d1+d2+d3+d4+d5+d6)/6]を算出した(図23(D)ステップS104参照)。そして、平均のずれDが最小となるときの正六角形の回転角度θを求め、六角形格子の角度とした(図23(D)ステップS105)。ここで、半径1nmの範囲において、六角形格子の角度の平均値を算出した。なお、基準格子点と、正六角形の頂点の1つとを結んだ直線の方向が、L長方向と重なるとき、六角形格子の角度を0°とした。
続いて、画像処理を経て得られた平面TEM像を、領域が有する六角形格子の角度に応じ、色、または濃淡で表示した。平面TEM像を画像処理した像は、平面TEM像を上述の方法により画像解析し、六角形格子の角度に応じた濃淡を示した像である。つまり、平面TEM像を画像処理した像は、平面TEM像のFFTフィルタリング像において、特定波数領域を色分けすることにより、各特定波数領域の格子点の向きを抽出した画像である。
図24に、トランジスタ1A乃至トランジスタ3Aが有する酸化物の平面TEM像を画像処理した像を示す。図24(A)は、トランジスタ1Aが有する酸化物の画像処理像であり、図24(B)は、トランジスタ2Aが有する酸化物の画像処理像であり、図24(C)は、トランジスタ3Aが有する酸化物の画像処理像である。
図24より、トランジスタ1A乃至トランジスタ3Aが有する酸化物のいずれにおいても、六角形格子の角度が同じ角度を示す領域が、ナノ結晶のサイズ(原子配列に周期性を有する微小な領域)より広範囲にわたって存在することがわかった。また、トランジスタ1A乃至トランジスタ3Aの六角形格子の角度の分布が異なっていても、図22に示すトランジスタ特性のばらつきは小さいことから、六角形格子の角度の分布の違いがトランジスタ特性に与える影響は小さい、または、ないと推測される。
次に、トランジスタ1A乃至トランジスタ3Aが有する酸化物の格子点群からボロノイ図を作成した。ボロノイ図は、格子点を含む領域で分割した図である。それぞれの格子点は、格子点を囲む領域から最も近い。以下では、図25(A)乃至(D)に示す模式図、ならびに図25(E)に示すフローチャートを用いて、ボロノイ図の作成方法の詳細を説明する。
まず、図23に示した方法などによって格子点群を抽出した(図25(A)および図25(E)ステップS111参照)。次に、近接する格子点間を線分で結んだ(図25(B)および図25(E)ステップS112参照)。次に、各線分の垂直二等分線を引いた(図25(C)および図25(E)ステップS113参照)。次に、3つの垂直二等分線が交わる点を抽出した(図25(E)ステップS114参照)。この点をボロノイ点と呼ぶ。次に、近接するボロノイ点間を線分で結んだ(図25(D)および図25(E)ステップS115参照)。このとき、線分に囲まれた多角形領域をボロノイ領域と呼ぶ。以上の方法によって、ボロノイ図を作成することができた。
酸化物の結晶構造が、ブラベー格子として、六方格子、三方格子、または、菱面格子である場合、単結晶酸化物におけるボロノイ領域の形状が六角形である割合は100%となる。また、酸化物が、例えば、CAAC構造、nc構造など、結晶性を有する場合、当該酸化物の歪みにおいて、ボロノイ領域の形状が、六角形以外の多角形である場合がある。よって、当該酸化物におけるボロノイ領域の形状が六角形である割合は最も高いものの、六角形以外の多角形である割合も存在すると推定される。例えば、当該酸化物におけるボロノイ領域の形状が六角形である割合は、50%以上90%以下である。
図26に、トランジスタ1A乃至トランジスタ3Aが有する酸化物におけるボロノイ領域の形状が、三角形乃至八角形、および九角形以上の多角形のいずれかである割合を示す。図26(A)は、トランジスタ1Aが有する酸化物における当該割合であり、図26(B)は、トランジスタ2Aが有する酸化物における当該割合であり、図26(C)は、トランジスタ3Aが有する酸化物における当該割合である。なお、図26に示す棒グラフ、表は、どちらも、トランジスタが有する酸化物におけるボロノイ領域の形状が、三角形乃至八角形、および九角形以上の多角形のいずれかである割合を示している。
図26より、トランジスタ1A乃至トランジスタ3Aのいずれにおいても、六角形の割合が最も高く、五角形または七角形の割合が次に高く、四角形以下の多角形または八角形以上の多角形の割合が低いことが分かった。また、六角形の割合は、トランジスタ1Aでは58%であり、トランジスタ2Aでは63%であり、トランジスタ3Aでは62%であった。
本実施例は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
100:容量素子、110:導電体、112:導電体、120:導電体、130:絶縁体、150:絶縁体、200:トランジスタ、205:導電体、210:絶縁体、212:絶縁体、214:絶縁体、216:絶縁体、218:導電体、220:絶縁体、222:絶縁体、224:絶縁体、224A:絶縁膜、230:酸化物、230a:酸化物、230A:酸化膜、230b:酸化物、230B:酸化膜、230c:酸化物、240:導電体、240a:導電体、240b:導電体、241:絶縁体、241a:絶縁体、241b:絶縁体、242:導電体、242a:導電体、242A:導電膜、242b:導電体、242B:導電体層、243a:導電体、243A:導電膜、243b:導電体、243B:導電体層、244:レジスト、246:導電体、250:絶縁体、254:絶縁体、260:導電体、260a:導電体、260b:導電体、273:絶縁体、273a:絶縁体、273A:絶縁膜、273b:絶縁体、273B:絶縁体層、274:絶縁体、276:絶縁体、280:絶縁体、281:絶縁体、282:絶縁体、300:トランジスタ、311:基板、313:半導体領域、314a:低抵抗領域、314b:低抵抗領域、315:絶縁体、316:導電体、320:絶縁体、322:絶縁体、324:絶縁体、326:絶縁体、328:導電体、330:導電体、350:絶縁体、352:絶縁体、354:絶縁体、356:導電体、400:トランジスタ、405:導電体、405a:導電体、405b:導電体、430c:酸化物、431a:酸化物、431b:酸化物、432a:酸化物、432b:酸化物、440:導電体、440a:導電体、440b:導電体、442a:導電体、442b:導電体、450:絶縁体、460:導電体、460a:導電体、460b:導電体、1001:配線、1002:配線、1003:配線、1004:配線、1005:配線、1006:配線、1007:配線、1008:配線、1009:配線、1010:配線、1100:USBメモリ、1101:筐体、1102:キャップ、1103:USBコネクタ、1104:基板、1105:メモリチップ、1106:コントローラチップ、1110:SDカード、1111:筐体、1112:コネクタ、1113:基板、1114:メモリチップ、1115:コントローラチップ、1150:SSD、1151:筐体、1152:コネクタ、1153:基板、1154:メモリチップ、1155:メモリチップ、1156:コントローラチップ、1200:チップ、1201:PCB、1202:バンプ、1203:マザーボード、1204:GPUモジュール、1211:CPU、1212:GPU、1213:アナログ演算部、1214:メモリコントローラ、1215:インターフェース、1216:ネットワーク回路、1221:DRAM、1222:フラッシュメモリ、1400:記憶装置、1411:周辺回路、1420:行回路、1430:列回路、1440:出力回路、1460:コントロールロジック回路、1470:メモリセルアレイ、1471:メモリセル、1472:メモリセル、1473:メモリセル、1474:メモリセル、1475:メモリセル、1476:メモリセル、1477:メモリセル、1478:メモリセル、4000:装置、4010:大気側基板供給室、4012:大気側基板搬送室、4014:カセットポート、4016:アライメントポート、4018:搬送ロボット、4020a:ロードロック室、4020b:アンロードロック室、4024a:処理室、4024b:処理室、4026:搬送ロボット、4028:ゲートバルブ、4029:搬送室、4030a:移送室、4030b:移送室、4034a:処理室、4034b:処理室、4034c:処理室、4034d:処理室、4034e:処理室、4036:搬送ロボット、4038:ゲートバルブ、4039:搬送室、5200:携帯ゲーム機、5201:筐体、5202:表示部、5203:ボタン、5300:デスクトップ型情報端末、5301:本体、5302:ディスプレイ、5303:キーボード、5500:情報端末、5510:筐体、5511:表示部、5600:TV、5650:アンテナ、5670:電波塔、5675A:電波、5675B:電波、5680:放送局、5700:自動車、5701:表示パネル、5702:表示パネル、5703:表示パネル、5704:表示パネル、5800:電気冷凍冷蔵庫、5801:筐体、5802:冷蔵室用扉、5803:冷凍室用扉

Claims (17)

  1. 第1の絶縁体と、
    前記第1の絶縁体上の第2の絶縁体と、
    前記第1の絶縁体上の第1の酸化物と、
    前記第1の酸化物上の第2の酸化物と、
    前記第2の酸化物上の第1の導電体および第2の導電体と、
    前記第1の導電体上の第3の絶縁体と、
    前記第2の導電体上の第4の絶縁体と、
    前記第2の酸化物上の第3の酸化物と、
    前記第3の酸化物上の第5の絶縁体と、
    前記第5の絶縁体上に位置し、前記第3の酸化物と重なる第3の導電体と、
    前記第1乃至第5の絶縁体、前記第1の酸化物、前記第2の酸化物、前記第3の酸化物、および前記第1乃至第3の導電体を覆う第6の絶縁体と、
    前記第6の絶縁体上の第7の絶縁体と、を有し、
    前記第6の絶縁体は、前記第1の絶縁体の上面の一部、前記第2の絶縁体の側面、前記第5の絶縁体の側面、前記第1乃至第3の酸化物の側面、前記第1乃至第3の導電体の側面、および前記第3の導電体の上面と接している、半導体装置。
  2. 請求項1において、
    前記第1の絶縁体、前記第6の絶縁体および前記第7の絶縁体は、それぞれ、前記第2の絶縁体よりも酸素および水素の一方または双方を透過し難い、半導体装置。
  3. 請求項1または請求項2において、
    前記第1の絶縁体、前記第6の絶縁体および前記第7の絶縁体は、それぞれ、前記第5の絶縁体よりも酸素および水素の一方または双方を透過し難い、
    半導体装置。
  4. 請求項1乃至請求項3のいずれか一項において、
    前記第1の絶縁体、前記第6の絶縁体は、それぞれ、アルミニウム、およびハフニウムの一方または両方を含む酸化物である、
    半導体装置。
  5. 請求項1乃至請求項4のいずれか一項において、
    前記第1の絶縁体および前記第6の絶縁体は、それぞれ、酸化アルミニウムである、半導体装置。
  6. 請求項1乃至請求項5のいずれか一項において、
    前記第7の絶縁体は、シリコンと、窒素と、を有する、
    半導体装置。
  7. トランジスタを有する半導体装置であって、
    前記トランジスタは、
    第1の絶縁体と、
    前記第1の絶縁体上の第2の絶縁体と、
    前記第1の絶縁体上の第1の酸化物と、
    前記第1の酸化物上の第2の酸化物と、
    前記第2の酸化物上の第1の導電体および第2の導電体と、
    前記第1の導電体上の第3の絶縁体と、
    前記第2の導電体上の第4の絶縁体と、
    前記第2の酸化物上の第3の酸化物と、
    前記第3の酸化物上の第5の絶縁体と、
    前記第5の絶縁体上に位置し、前記第3の酸化物と重なる第3の導電体と、を有し、
    前記トランジスタのチャネル長方向の断面において、前記第1の絶縁体の底面の高さを基準として、前記第2の酸化物と重なる領域の前記第3の導電体の底面は、前記第2の導電体の上面より低い箇所を有し、
    前記トランジスタのチャネル幅方向の断面において、前記第1の絶縁体の底面の高さを基準として、前記第2の酸化物と重ならない領域の前記第3の導電体の底面は、前記第2の酸化物の底面より低い箇所を有する、
    半導体装置。
  8. 請求項7において、
    前記第1の絶縁体は、前記第2の絶縁体よりも酸素および水素の一方または双方を透過し難い、半導体装置。
  9. 請求項7または請求項8において、
    前記第1の絶縁体は、前記第5の絶縁体よりも酸素および水素の一方または双方を透過し難い、半導体装置。
  10. 請求項7乃至請求項9のいずれか一項において、
    前記第1の絶縁体は、アルミニウム、およびハフニウムの一方または両方を含む酸化物である、半導体装置。
  11. 請求項7乃至請求項10のいずれか一項において、
    前記第1の絶縁体は、酸化アルミニウムである、半導体装置。
  12. 請求項1乃至請求11のいずれか一項において、
    前記第1乃至第3の酸化物はInと、元素M(MはAl、Ga、Y、またはSn)と、Znと、を有する、半導体装置。
  13. 請求項12において、
    前記第2の酸化物は、前記第2の酸化物の上面における透過電子顕微鏡像を画像解析することで得られる格子点群を有し、
    前記格子点群から作成されたボロノイ図において、ボロノイ領域の形状が六角形である割合が50%以上80%以下である、半導体装置。
  14. 第1の絶縁膜を成膜し、
    前記第1の絶縁膜上に第2の絶縁膜を成膜し、
    前記第2の絶縁膜上に第3の絶縁膜を成膜し、
    前記第3の絶縁膜上に第1の酸化物を成膜し、
    前記第1の酸化膜上に第2の酸化物を成膜し、
    前記第2の酸化膜上に第1の導電膜を成膜し、
    前記第1の導電膜上に第4の絶縁膜を成膜し、
    前記第4の絶縁膜上に第2の導電膜を成膜し、
    リソグラフィー法を用いて、前記第2の導電膜の一部を加工することで、前記第2の導電膜に前記第4の絶縁膜が露出する開口を形成し、
    リソグラフィー法を用いて、前記第2の導電膜、前記第4の絶縁膜および前記第1の導電膜を加工することで、前記開口を有する前記第2の導電膜、前記第4の絶縁膜および前記第1の導電膜を含む第1の層を形成し、
    前記第1の層をエッチングマスクとして、前記第2の酸化物および前記第1の酸化物を加工し、
    前記開口に露出した前記第4の絶縁膜を除去することで、前記開口に前記第1の導電膜を露出させ、
    前記第2の導電膜および前記開口に露出した前記第1の導電膜を除去することで、前記開口に前記第2の酸化物を露出させ、前記第1の導電膜を、第1の導電体と、第2の導電体に分離、前記第4の絶縁膜を第1の絶縁体と、第2の絶縁体に分離し、
    前記第2の絶縁膜を加工することで、前記第2の絶縁膜、前記第1の酸化物、前記第2の酸化物、前記第1の導電体、前記第2の導電体、前記第1の絶縁体および前記第2の絶縁体を含む第2の層を形成し、
    前記第1の絶縁膜上および前記第2の層上に第3の酸化物を成膜し、
    前記第3の酸化物上に第5の絶縁膜を成膜し、
    前記第5の絶縁膜上に第3の導電膜を成膜し、
    リソグラフィー法を用いて、前記第3の導電膜、前記第5の絶縁膜、および前記第3酸化物を加工することで、前記第3の導電膜、前記第5の絶縁膜、および前記第3酸化物を含む第3の層を形成し、
    前記第1の絶縁膜上、前記第2の層上および前記第3の層上に第6の絶縁膜を成膜する、半導体装置の作製方法。
  15. 請求項14において、
    前記第1の絶縁膜の成膜、前記第2の絶縁膜の成膜、前記第3の絶縁膜の成膜、前記第1の酸化物の成膜、前記第2の酸化物の成膜、前記第1の導電膜の成膜、前記第4の絶縁膜の成膜、および前記第2の導電膜の成膜は、複数の処理室を有する成膜装置を用いて、減圧下において連続で成膜する、半導体装置の作製方法。
  16. 請求項14において、
    前記第3の酸化物の成膜、前記第5の絶縁膜の成膜、および前記第3の導電膜の成膜は、複数の処理室を有する成膜装置を用いて、減圧下において連続で成膜する、半導体装置の作製方法。
  17. 請求項15または請求項16において、
    前記処理室は、スパッタリング法による成膜を行う、 半導体装置の作製方法。
JP2019561388A 2017-12-27 2018-12-19 半導体装置 Active JP7308760B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2017250397 2017-12-27
JP2017250397 2017-12-27
JP2018009944 2018-01-24
JP2018009944 2018-01-24
PCT/IB2018/060305 WO2019130162A1 (ja) 2017-12-27 2018-12-19 半導体装置、および半導体装置の作製方法

Publications (2)

Publication Number Publication Date
JPWO2019130162A1 true JPWO2019130162A1 (ja) 2021-01-14
JP7308760B2 JP7308760B2 (ja) 2023-07-14

Family

ID=67066727

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019561388A Active JP7308760B2 (ja) 2017-12-27 2018-12-19 半導体装置

Country Status (4)

Country Link
US (1) US11205664B2 (ja)
JP (1) JP7308760B2 (ja)
CN (1) CN111542914A (ja)
WO (1) WO2019130162A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11810980B2 (en) * 2019-06-28 2023-11-07 Intel Corporation Channel formation for three dimensional transistors

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016139800A (ja) * 2015-01-26 2016-08-04 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
WO2017072627A1 (ja) * 2015-10-28 2017-05-04 株式会社半導体エネルギー研究所 半導体装置、モジュール、電子機器および半導体装置の作製方法
JP2017098535A (ja) * 2015-11-18 2017-06-01 株式会社半導体エネルギー研究所 半導体装置、モジュール、電子機器及び半導体装置の作製方法
JP2017143255A (ja) * 2016-02-05 2017-08-17 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP2017147445A (ja) * 2016-02-17 2017-08-24 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP2017168839A (ja) * 2016-03-11 2017-09-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウエハ、モジュールおよび電子機器とその作製方法
JP2017183718A (ja) * 2016-03-25 2017-10-05 株式会社半導体エネルギー研究所 トランジスタ、半導体装置、および電子機器
WO2017182910A1 (ja) * 2016-04-22 2017-10-26 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP2017199901A (ja) * 2016-04-22 2017-11-02 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP2017199900A (ja) * 2016-04-22 2017-11-02 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000036544A (ja) * 1998-07-21 2000-02-02 Matsushita Electronics Industry Corp 半導体記憶装置及びその製造方法
JP4039375B2 (ja) * 2004-03-09 2008-01-30 日産自動車株式会社 半導体装置の製造方法
JP4742545B2 (ja) * 2004-09-09 2011-08-10 日産自動車株式会社 炭化珪素半導体装置の製造方法
JP6087672B2 (ja) * 2012-03-16 2017-03-01 株式会社半導体エネルギー研究所 半導体装置
JP6104523B2 (ja) * 2012-06-07 2017-03-29 株式会社日立製作所 半導体装置の製造方法
JP6018873B2 (ja) * 2012-10-17 2016-11-02 株式会社半導体エネルギー研究所 半導体装置
KR102207028B1 (ko) * 2012-12-03 2021-01-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI631711B (zh) * 2013-05-01 2018-08-01 半導體能源研究所股份有限公司 半導體裝置
JP6220161B2 (ja) * 2013-06-03 2017-10-25 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
WO2015060133A1 (en) * 2013-10-22 2015-04-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
DE112016002769T5 (de) * 2015-06-19 2018-03-29 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung, Herstellungsverfahren dafür und elektronisches Gerät

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016139800A (ja) * 2015-01-26 2016-08-04 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
WO2017072627A1 (ja) * 2015-10-28 2017-05-04 株式会社半導体エネルギー研究所 半導体装置、モジュール、電子機器および半導体装置の作製方法
JP2017098535A (ja) * 2015-11-18 2017-06-01 株式会社半導体エネルギー研究所 半導体装置、モジュール、電子機器及び半導体装置の作製方法
JP2017143255A (ja) * 2016-02-05 2017-08-17 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP2017147445A (ja) * 2016-02-17 2017-08-24 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP2017168839A (ja) * 2016-03-11 2017-09-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウエハ、モジュールおよび電子機器とその作製方法
JP2017183718A (ja) * 2016-03-25 2017-10-05 株式会社半導体エネルギー研究所 トランジスタ、半導体装置、および電子機器
WO2017182910A1 (ja) * 2016-04-22 2017-10-26 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP2017199901A (ja) * 2016-04-22 2017-11-02 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP2017199900A (ja) * 2016-04-22 2017-11-02 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法

Also Published As

Publication number Publication date
US11205664B2 (en) 2021-12-21
JP7308760B2 (ja) 2023-07-14
WO2019130162A1 (ja) 2019-07-04
US20210183906A1 (en) 2021-06-17
CN111542914A (zh) 2020-08-14

Similar Documents

Publication Publication Date Title
JPWO2019111096A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019171196A1 (ja) 半導体装置、および半導体装置の作製方法
WO2020229919A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019111105A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019234561A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019166906A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019197946A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019092541A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019171205A1 (ja) 積層体、及び半導体装置
JPWO2019186331A1 (ja) 半導体装置
JP2023165808A (ja) 半導体装置の作製方法
JP7158414B2 (ja) 半導体装置、および半導体装置の作製方法
JPWO2020021383A1 (ja) 半導体装置
JPWO2019145818A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019111106A1 (ja) 半導体装置、および半導体装置の作製方法
JP7308760B2 (ja) 半導体装置
US20220376113A1 (en) Transistor and electronic device
WO2020229914A1 (ja) 半導体装置、および半導体装置の作製方法
WO2020084400A1 (ja) 金属酸化物の作製方法、半導体装置の作製方法
JPWO2019145807A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019207410A1 (ja) 半導体装置
JP2019140362A (ja) 半導体装置、および半導体装置の作製方法
JP7315661B2 (ja) 半導体装置、および半導体装置の作製方法
JP7071841B2 (ja) 半導体装置、および半導体装置の作製方法
JP7046692B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211210

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20221213

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230207

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230606

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230704

R150 Certificate of patent or registration of utility model

Ref document number: 7308760

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150