JPWO2007037124A1 - 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法 - Google Patents

変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法 Download PDF

Info

Publication number
JPWO2007037124A1
JPWO2007037124A1 JP2007537573A JP2007537573A JPWO2007037124A1 JP WO2007037124 A1 JPWO2007037124 A1 JP WO2007037124A1 JP 2007537573 A JP2007537573 A JP 2007537573A JP 2007537573 A JP2007537573 A JP 2007537573A JP WO2007037124 A1 JPWO2007037124 A1 JP WO2007037124A1
Authority
JP
Japan
Prior art keywords
output
filter
gain control
signals
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007537573A
Other languages
English (en)
Other versions
JP5013201B2 (ja
Inventor
大賀 敬之
敬之 大賀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2007537573A priority Critical patent/JP5013201B2/ja
Publication of JPWO2007037124A1 publication Critical patent/JPWO2007037124A1/ja
Application granted granted Critical
Publication of JP5013201B2 publication Critical patent/JP5013201B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03834Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using pulse shaping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • H04B1/7093Matched filter type
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

小型で、低コスト、低消費電力であり、発熱量の少ない、かつ、低スプリアスの変調器である。この変調器は、入力した送信データD(n)、C(n)を符号変調して出力する乗算器(101、102)と、複素演算部(120)と、ゲイン制御信号を生成するデータチャネルゲインファクタ信号発生器(106)と、制御チャネルゲインファクタ信号発生器(107)と、複素演算部(120)の出力を入力してレイズドコサインフィルタ(110〜113)のゲイン制御を行う重み付け係数設定信号発生器(108、109)とを具備する。

Description

本発明は、変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法に関し、特に、無線通信などに使用され、符号化により多重化されたチャネル毎に振幅レベルが設定可能なディジタル変調器、その変調器に含まれるフィルタ、フィルタのゲイン制御方法、および符号変調方法に関する。
W−CDMA(Wideband Code Division Multiple Access)方式を使用する通信システムでは、移動局から基地局への上り回線での通信時に、変調方式としてHPSK(Hybrid
Phase Shift Keying)変調器が使用される。
図7にHPSK変調器の構成の一例を示す。これは移動体通信システムの標準規格である3GPP(3rd Generation Partnership
Project)のTechnical Specification 3GPP TS 25.213に記載されている。
図7において、送信すべき複数の信号チャネルのデータはDPDCH1〜6、DPCCH、HS-DPCCHで示される。これらは各々1ビット時系列データである。変調器は、複数の信号チャネル毎に、複数の乗算器901〜908および複数の乗算器910〜917がそれぞれ設けられている。データDPDCH1〜6、DPCCH、HS-DPCCHはチャネル多重のため、乗算器901〜908にて各々1ビット時系列データであるチャネル識別のためのチャネライゼーションコードCd1〜6、Cc、Chsが乗算される。次に、チャネル毎のレベル設定のため乗算器910〜917にて各々ゲインファクタβd1〜6、βc、βhsが乗算される。βd1〜6、βc、βhsは複数ビット幅を持つ時系列データである。したがって乗算器910〜917の出力も複数ビット幅を持つ時系列データとなる。
図7の例の場合、乗算器910〜917の出力は同相チャネルと直交チャネルにグループ分けされ、各々実数として乗算器910〜913の出力は同相チャネル加算器919に、乗算器914〜917の出力は直交チャネル加算器920にそれぞれ入力され加算される。実数出力である同相チャネル加算器919の出力I、直交チャネル加算器920の出力Qは複素演算部930に入力される。複素演算部930は、複素乗算器921、複素乗算器922、および複素加算器923を含む。
複素演算部930で直交チャネル加算器920の出力Qには複素乗算器922にて虚数単位jが乗算されたのち、複素加算器923にて同相チャネル加算器919の出力Iと加算され、以降、複素信号(I+jQ)として扱われる。複素信号(I+jQ)には複素乗算器921にて移動局固有である移動局識別のためのスクランブルコード(Si+jSq)が乗算され、複素信号(I'+jQ')が生成される。スクランブルコード(Si+jSq)は実部がSiで虚部の係数がSqである複素数であり、SiとSqは各々1ビット時系列データである。実部I'と虚部の係数Q'は分離され、各々実数として複素演算部930より出力される。複素信号(I'+jQ')は各々レイズドコサインフィルタ(以後、図中、「レイズドCOSフィルタ」と示す)924、925にて、帯域制限並びにロールオフ特性を与えるためのフィルタリングがなされた後、出力であるIoutおよびQoutが生成される。
次に、図8にレイズドコサインフィルタの例を示す。レイズドコサインフィルタには一般的にFIRフィルタが使用される。
レイズドコサインフィルタは、一般的に矩形波形である入力信号に対しルートロールオフ特性を付与することにより、受信復調信号に符号間干渉を生じること無しに、送信周波数帯域を制限するだけでなく、受信機側のフィルタとともに整合フィルタを構成するものである。
以後、図中でX(n)のような表記をした場合、X(n)はデータ列Xのn番目のデータである。n(整数)は時系列を示し、nが大きいほど時間的に後のデータであることを意味する。特にW−CDMA方式では、チップレート周波数3.84MHzを基準にその整数倍周波数でオーバーサンプリング動作を行っており、nはその離散時刻に対応する。
図8に示すように、レイズドコサインフィルタは、シフトレジスタ801と、複数の乗算器802〜805と、複数の重み付け係数生成器(図中、「T0」、「T1」、・・・、「Tm-2」、「Tm-1」と示す)806〜809と、加算器810と、を含む。
入力データX(n)はmビット(mは整数)のシフトレジスタ801に入力される。この時シフトレジスタ801はX(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)を同時に出力する。X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)は、それぞれ乗算器802〜805に入力され、乗算器802〜805にて各々重み付け係数T(0)、T(1)、・・・、T(m-2)、T(m-1)と乗算された後、加算器810で加算され、出力される。重み付け係数T(0)、T(1)、・・・、T(m-2)、T(m-1)は各々重み付け係数生成器806〜809にて生成される。
次に、図8および図9を用いてHPSK変調器の時系列動作を説明する。ここでは簡略化のため、図7で示した同相チャネルグループはDPDCH1チャネルのみ、直交チャネルグループはDPCCHチャネルのみの場合を示す。
DPDCH1チャネルデータD(n)は、乗算器701によりチャネライゼーションコードCd(n)と乗算され、さらに乗算器703によりゲインファクタβd(n)と乗算され、複素演算部710の同相入力データI(n)となる。このI(n)は下記の(1)式により示される。
I(n)=D(n)・Cd(n)・βd(n) ・・・(1)
DPCCHチャネルデータC(n)は、乗算器702によりチャネライゼーションコードCc(n)と乗算され、さらに乗算器704によりゲインファクタβc(n)と乗算され、複素演算部710の直交入力データQ(n)となる。このQ(n)は下記の(2)式により示される。
Q(n)=C(n)・Cc(n)・βc(n) ・・・(2)
複素演算部710は同相入力データI(n)、直交入力データQ(n)を取り込むと、まず乗算器706で直交入力データQ(n)に虚数単位jを乗算したのち、加算器707で同相入力データI(n)に加算し、複素データ(I(n)+jQ(n))を生成する。複素データ(I(n)+jQ(n))は乗算器705にて複素データであるスクランブルコード(Si(n)+jSq(n))を複素乗算され、複素データ(I'(n)+jQ'(n))が生成される。この複素データ(I'(n)+jQ'(n))は下記の(3)式により示される。
I'(n)+jQ'(n)={I(n)+jQ(n)}・{Si(n)+jSq(n)}
={I(n)・Si(n)−Q(n)・Sq(n)}+j{I(n)・Sq(n)+Q(n)・Si(n)}・・・(3)
複素演算部710は複素データ(I'(n)+jQ'(n))の実部I'(n)と虚部係数Q'(n)を実数データとして、各々レイズドコサインフィルタ708、709に出力する。実部と虚部は独立しているため、(3)式が常に成り立つためには、(4)式および(5)式となる。
I'(n)=I(n)・Si(n)−Q(n)・Sq(n) ・・・(4)
Q'(n)=I(n)・Sq(n)+Q(n)・Si(n) ・・・(5)
(4)式および(5)式にそれぞれ(1)式および(2)式を代入し、整理すると、(6)式および(7)式がそれぞれ得られる。
I'(n)={D(n)・Cd(n)・Si(n)}・βd(n)−{C(n)・Cc(n)・Sq(n)}・βc(n)・・・(6)
Q'(n)={D(n)・Cd(n)・Sq(n)}・βd(n)+{C(n)・Cc(n)・Si(n)}・βc(n)・・・(7)
レイズドコサインフィルタ708、709が図8に示したタップ数m、重み付け係数T0,T1,・・・,Tm-1のFIRフィルタで構成されている場合、それらの出力Iout(n),Qout(n)は次の(8)式および(9)式でそれぞれ表される。
Iout(n)=T0・I'(n)+T1・I'(n-1)+・・・
+Tm-2・I'(n-m+2)+Tm-1・I'(n-m+1) ・・・(8)
Qout(n)=T0・Q'(n)+T1・Q'(n-1)+・・・
+Tm-2・Q'(n-m+2)+Tm-1・Q'(n-m+1) ・・・(9)
I'(n)、Q'(n)はゲインファクタが積の因子として含まれていることから複数ビットデータである。また重み付け係数Tk(k=0,1,・・・,m-1)も複数ビットデータである。したがって、(8)式および(9)式によると各々のレイズドコサインフィルタでの演算において、多ビット同士の乗算がタップ数回だけ発生する。
(8)式および(9)式に(6)式および(7)式をそれぞれ代入し整理すると、下記の(10)式および(11)式が得られる。
Iout(n)=T0・{βd(n)・D(n)・Cd(n)・Si(n)-βc(n)・C(n)・Cc(n)・Sq(n)}
+T1・{βd(n-1)・D(n-1)・Cd(n-1)・Si(n-1)
−βc(n-1)・C(n-1)・Cc(n-1)・Sq(n-1)}+・・・
+Tm-2・{βd(n-m+2)・D(n-m+2)・Cd(n-m+2)・Si(n-m+2)
−βc(n-m+2)・C(n-m+2)・Cc(n-m+2)・Sq(n-m+2)}
+Tm-1・{βd(n-m+1)・D(n-m+1)・Cd(n-m+1)・Si(n-m+1)
−βc(n-m+1)・C(n-m+1)・Cc(n-m+1)・Sq(n-m+1)} ・・・(10)
Qout(n)=T0・{βd(n)・D(n)・Cd(n)・Sq(n)+βc(n)・C(n)・Cc(n)・Si(n)}
+T1・{βd(n-1)・D(n-1)・Cd(n-1)・Sq(n-1)
+βc(n-1)・C(n-1)・Cc(n-1)・Si(n-1)}+・・・
+Tm-2・{βd(n-m+2)・D(n-m+2)・Cd(n-m+2)・Sq(n-m+2)
+βc(n-m+2)・C(n-m+2)・Cc(n-m+2)・Si(n-m+2)}
+Tm-1・{βd(n-m+1)・D(n-m+1)・Cd(n-m+1)・Sq(n-m+1)
+βc(n-m+1)・C(n-m+1)・Cc(n-m+1)・Si(n-m+1)} ・・・(11)
この結果、上述のレイズドコサインフィルタにおいて、複数ビット値同士の乗算が単位時間当たり、FIRフィルタのタップ数とクロック周波数(チップレート周波数とオーバーサンプリング倍率の積)の積のさらに2倍(Iout、Qoutそれぞれ)発生し、膨大な演算量となる。
そのため、演算回路規模が増大し、小型化が困難になり、コストが高くなるという問題が発生する。また、その回路を動作させるための消費電力が増大し、発熱量が増大するという問題も発生する。また信号品質向上のため演算精度を高めようとすると、さらに演算量が増えるため、更なる演算回路規模や消費電力の増大が生じ、信号品質向上が困難であるという問題が発生する。
この問題を解消するため、従来の変調器として、たとえば特開2001−339365号公報(特許文献1)および特開2001−156679号公報(特許文献2)に記載されたものがある。特許文献1および特許文献2においては、演算順序を工夫することにより演算量を削減する技術が開示されている。
演算に入力されるデータにおいて複数ビット長であるのは、ゲインファクタおよび重み付け係数である。それ以外の入力データは1ビットデータであり乗算器に排他的論理和回路を使用できるので、演算回路規模も小さく、よって消費電力も小さい。そこで特許文献1および特許文献2では、複数ビット乗算演算を演算順序の終わりの方へ寄せることにより、上記問題を改善している。
しかしながら、上記2つの特許文献に記載の従来の変調器は、以下の点において、改善の余地を有している。
特許文献2記載の技術では、ゲインファクタ乗算処理をレイズドコサインフィルタよりも後段に配置したため、ゲインファクタ変更時に発生するステップ状のレベル変化がレイズドコサインフィルタによりフィルタリングされず信号スペクトルが広がり、隣接チャンネルにスプリアスが発生するという問題がある。
この問題を防止するため、特許文献1ではゲインファクタ生成方法を工夫している。すなわち、特許文献1においても、レイズドコサインフィルタ演算よりも後の演算でゲインファクタの乗算を行うが、ゲインファクタはエンベロープ発生器によりランプ状に変化させて供給されるように構成されているので、スプリアス発生は改善される。
しかし、そのためにディジタルフィルタ回路を含むエンベロープ発生器を備える必要があり、回路規模は増大する。また、ゲインファクタ変更時のエンベロープ挙動はレイズドコサインフィルタによりフィルタリングされたものでなく、あくまでもエンベロープ特性をステップ状からランプ状に変更し近似処理を行ったに過ぎない。したがって、スプリアス問題は根本的に解決されておらず、依然として残っている。
以上をまとめると、上記2つの特許文献にそれぞれ記載の従来の変調器は、以下の点において、改善の余地を有している。
第一に、演算量が膨大となるため、それを実行する演算回路の規模が増大するため、小型化が困難である。
第二に、演算量が膨大となるため、それを実行する演算回路の規模が増大するため、コストが高くなる。
第三に、演算量が膨大となるため、それを実行する演算回路の規模が増大するため、消費電力が増大する。
第四に、演算量が膨大となるため、それを実行する演算回路の規模が増大し、それに伴い消費電力が増大するため、発熱量が増大する。
第五に、演算精度を高めるためには演算量をさらに増やす必要があり、その結果上記第一から第四の問題が発生するため、演算精度を高めて信号品質を向上することが困難である。
第六に、演算量削減のためゲインファクタ乗算処理をレイズドコサインフィルタよりも後段に配置すると、ゲインファクタ変更時に発生するステップ状のレベル変化がレイズドコサインフィルタによりフィルタリングされず、信号スペクトルが隣接チャンネルまで広がってしまうため、ゲインファクタ変更時に隣接チャンネルにスプリアスが発生する。
第七に、上記第六の問題点であるスプリアス発生を改善するためにエンベロープ発生器を備えた場合、演算量が増加し、それを実行する演算回路の規模が増大するため、小型化が困難である。
第八に、上記第六の問題点であるスプリアス発生を改善するためにエンベロープ発生器を備えた場合、演算量が増加し、それを実行する演算回路の規模が増大するため、コストが高くなる。
第九に、上記第六の問題点であるスプリアス発生を改善するためにエンベロープ発生器を備えた場合、演算量が増加し、それを実行する演算回路の規模が増大するため、消費電力が増大する。
第十に、上記第六の問題点であるスプリアス発生を改善するためにエンベロープ発生器を備えた場合、演算量が増加するため、それを実行する演算回路の規模が増大し、それに伴い消費電力が増大するため、発熱量が増大する。
第十一の問題点は、上記第六の問題点であるスプリアス発生を改善するためにエンベロープ発生器を備えても、ゲインファクタ変更時のエンベロープ挙動はレイズドコサインフィルタによりフィルタリングされたものでなく、あくまでもエンベロープ特性をステップ状からランプ状に変更するという近似的処理に過ぎないため、残留スプリアスが存在する。
本発明は、上記事情に鑑みてなされたものであり、小型で、低コスト、低消費電力でかつ発熱量の少ない変調器を提供することにある。
また、本発明は、演算精度を高めることによる信号品質向上が容易な変調器を提供することができる。
さらに、本発明は低スプリアスの変調器を提供することができる。
本発明によれば、送信データを入力し符号変調して出力する符号変調部と、
ゲイン制御信号を生成するゲイン制御信号生成部と、
符号変調部の出力を入力し、帯域制限して出力するフィルタ部と、
ゲイン制御信号生成部の出力を入力し、フィルタ部のゲイン制御を行うゲイン制御部と、
を備えたことを特徴とする変調器が提供される。
ここで、ゲイン制御信号とは、W−CDMA方式においては、たとえば、符号チャネル間のレベル比を示すゲインファクタ信号である。
この発明によれば、フィルタのゲイン制御をゲイン制御信号に応じて動的に制御することで、フィルタよりも前段でゲイン制御を行うのと同等の演算結果が得られるとともに、前段でゲイン制御を行う場合には複数ビット時系列データであるフィルタ入力信号を1ビット時系列データとすることが可能となり、演算量を削減できる。その結果、回路の小型化が容易で、コスト、消費電力、発熱量を低減できる。さらに、演算量が減った分だけ演算精度向上のための回路規模拡大が容易となり、故に信号品質の向上が容易となる。また、ゲインファクタ変更時にスプリアスが生じることはなく、信号品質が向上する。そして、スプリアス抑圧手段が不要となることから、小型化が容易となり、コスト、消費電力、発熱量を低減できる。
本発明によれば、第1の送信データを入力し符号変調して第1の符号変調出力を出力する第1の符号変調部と、
第2の送信データを入力し符号変調して第2の符号変調出力を出力する第2の符号変調部と、
第1のゲイン制御信号を生成する第1のゲイン制御信号生成部と、
第2のゲイン制御信号を生成する第2のゲイン制御信号生成部と、
第1の符号変調出力を入力し、帯域制限して出力する第1のフィルタ部と、
第2の符号変調出力を入力し、帯域制限して出力する第2のフィルタ部と、
第1および第2のフィルタ部の出力を入力し、合成して出力する加算部と、
第1のゲイン制御信号生成部の出力を入力し、第1のフィルタ部のゲイン制御を行う第1のゲイン制御部と、
第2のゲイン制御信号生成部の出力を入力し、第2のフィルタ部のゲイン制御を行う第2のゲイン制御部と、
を備えたことを特徴とする変調器が提供される。
上記変調器において、第1のフィルタ部および第2のフィルタ部は、符号化により多重化される複数のチャネル毎にそれぞれ設けられることができる。
上記変調器において、フィルタ部は、過去の入力信号を含む複数の信号からなる時系列データを出力する時系列データ生成部と、ゲイン制御信号生成部の出力を入力し、その値に従って、複数の重み付け係数を時系列データ生成部が出力した時系列データの複数の信号それぞれに対応付けて設定する設定部と、を含むことができる。
上記変調器において、フィルタ部は、FIRフィルタとすることができる。
上記変調器において、フィルタ部は、入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、ゲイン制御信号生成部の出力を入力して複数の重み付け係数をそれぞれ格納するとともに出力する複数のレジスタ部と、シフトレジスタ部から出力される時系列データの複数の信号、および複数のレジスタ部から出力される複数の重み付け係数のそれぞれを同期して入力し、乗算して出力する複数の乗算器と、複数の乗算器の出力を加算する加算器と、を有することができる。
上記変調器において、フィルタ部は、入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、ゲイン制御信号生成部の出力を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データとして出力するシフトレジスタと、シフトレジスタから出力される複数の信号に複数の所定の係数をそれぞれ乗算して複数の重み付け係数として出力する複数の第1乗算器と、シフトレジスタ部から出力される複数の信号および第1乗算器から出力される複数の重み付け係数のそれぞれを同期して入力し、乗算して出力する複数の第2乗算器と、複数の第2乗算器の出力を加算する加算器と、を有することができる。
上記変調器において、フィルタ部は、入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、ゲイン制御信号生成部の出力に応じた第1および第2の重み付け係数を入力し格納するとともに、シフトレジスタ部から出力される複数の信号の値にしたがって、第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、複数のレジスタ部の出力を加算する加算器と、を有することができる。
上記変調器において、フィルタ部は、入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、ゲイン制御信号生成部の出力を入力し、シフト処理を行い、過去のゲイン制御信号を複数の信号からなる時系列データとして出力するシフトレジスタと、シフトレジスタから出力される複数の信号に複数の所定の第1および第2の係数をそれぞれ乗算して複数の第1および第2の重み付け係数を出力する複数の乗算器と、複数の乗算器から出力された複数の第1および第2の重み付け係数を入力し格納するとともに、シフトレジスタ部から出力される複数の信号の値にしたがって、第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、複数のレジスタ部の出力を加算する加算器と、を有することができる。
上記変調器において、フィルタ部の入力信号は、1ビットデータとすることができる。
従来の変調器において、フィルタの前段でゲイン制御を行う場合には、その入力信号は複数ビット時系列データとなるが、本発明の変調器においては、ゲイン制御信号に応じてダイナミックにフィルタの重み付け係数を制御することで、フィルタへの入力信号を1ビット時系列データとすることができる。これにより演算量を削減できる。
本発明によれば、符号化変調された信号を帯域制限して出力するフィルタであって、
過去の入力信号を含む複数の信号からなる時系列データを出力する時系列データ生成部と、
ゲイン制御信号に応じて、複数の重み付け係数を時系列データ生成部が出力した時系列データの複数の信号それぞれに対応付けて設定する係数設定部と、
係数設定部により設定された複数の重み付け係数によりゲイン制御するゲイン制御部と、
を備えたことを特徴とするフィルタが提供される。
この発明によれば、ゲイン制御信号に応じて、ダイナミックに重み付け係数を変更してフィルタの理想的なゲイン制御が可能となる。このフィルタを用いれば、上述の本発明の変調器が実現可能となる。
本発明によれば、符号化変調された入力信号を帯域制限して出力するフィルタのゲイン制御方法であって、
過去の入力信号を含む複数の信号からなる時系列データを出力するステップと、
ゲイン制御信号に応じて、複数の重み付け係数を、時系列データを出力するステップで出力された時系列データの複数の信号それぞれに対応付けて設定するステップと、
設定された複数の重み付け係数によりゲインを制御するステップと、
を含むことを特徴とするフィルタのゲイン制御方法が提供される。
本発明によれば、送信データを入力し符号変調して出力するステップと、
ゲイン制御信号を生成するステップと、
符号変調するステップの出力を入力して帯域制限して出力するステップと、
ゲイン制御信号を生成するステップの出力を入力し、帯域制限するステップで設定されるゲインを制御するステップと、
を備えたことを特徴とする符号変調方法が提供される。
なお、以上に述べた構成要素の任意の組合せや、本発明の表現を方法、装置、システム、記録媒体、コンピュータプログラムなどの間で変換したものもまた、本発明の態様として有効である。
本発明によれば、小型で、低コスト、低消費電力でかつ発熱量の少ない変調器が提供される。また本発明によれば、演算精度を高めることによる信号品質向上が容易な変調器が提供される。さらに本発明によれば、低スプリアスの変調器が提供される。
図1は、本発明の第一の実施例に係る変調器の構成を示すブロック図である。 図2は、本発明の第一の実施例に係るFIRフィルタの構成を示すブロック図である。 図3は、本発明の第二の実施例に係るFIRフィルタの構成を示すブロック図である。 図4は、本発明の第三の実施例に係るFIRフィルタの構成を示すブロック図である。 図5は、本発明の第四の実施例に係るFIRフィルタの構成を示すブロック図である。 図6は、本発明の第五の実施例に係る変調器の構成を示すブロック図である。 図7は、W−CDMA方式における3GPPで規定されている変調器の構成の一例を示す図である。 図8は、図7の変調器に用いられるレイズドコサインフィルタの構成の一例を示す図である。 図9は、W−CDMA方式における3GPPで規定されている変調器の動作説明図である。
符号の説明
101、102 乗算器
103〜105 複素乗算器
106 データチャネルゲインファクタ信号発生器
107 制御チャネルゲインファクタ信号発生器
108、109 重み付け係数設定信号発生器
110〜113 レイズドコサインフィルタ
114、115 加算器
120 複素演算部
201 シフトレジスタ
202〜205 乗算器
206〜209 レジスタ
210 加算器
301 シフトレジスタ
302 シフトレジスタ
303〜306 乗算器
307〜310 乗算器
311 加算器
401 シフトレジスタ
402〜405 レジスタ
406 加算器
501 シフトレジスタ
502 シフトレジスタ
503〜506 レジスタ
507〜510 乗算器
511 加算器
601〜604 乗算器
605〜610 複素乗算器
611、613 データチャネルゲインファクタ信号発生器
612、614 制御チャネルゲインファクタ信号発生器
615〜618 重み付け係数設定信号発生器
619〜626 レイズドコサインフィルタ
627、628 加算器
以下、本発明の幾つかの好ましい実施例について、添付の図面を参照して説明する。なお、全ての図面において、同様な構成要素には同様の符号を付し、適宜説明を省略する。
第一の実施例:
図1は、本発明の第一の実施例に係る変調器の構成を示す図である。本実施例の変調器は、送信データを入力し符号変調して出力する符号変調部(乗算器101、102、複素演算部120)と、ゲイン制御信号を生成するゲイン制御信号生成部(データチャネルゲインファクタ信号発生器106、制御チャネルゲインファクタ信号発生器107)と、符号変調部の出力を入力し、帯域制限して出力するフィルタ部(レイズドコサインフィルタ110〜113)と、ゲイン制御信号生成部の出力を入力し、フィルタ部のゲイン制御を行うゲイン制御部(重み付け係数設定信号発生器108、109)と、を備える。
本発明の変調器は、符号チャネル毎にレイズドコサインフィルタを設け、帯域制限フィルタのゲインを制御することにより各符号チャネルのゲインを制御することを特徴とする。
すなわち、第一の実施例の変調器は、図1に示すように、第1の送信データ(DPDCH1チャネルデータD(n))を入力し符号変調して第1の符号変調出力を出力する第1の符号変調部(乗算器101および複素乗算器103)と、第2の送信データ(DPCCHチャネルデータC(n))を入力し符号変調して第2の符号変調出力を出力する第2の符号変調部(乗算器102、複素乗算器104、複素乗算器105)と、第1のゲイン制御信号を生成する第1のゲイン制御信号生成部(データチャネルゲインファクタ信号発生器106)と、第2のゲイン制御信号を生成する第2のゲイン制御信号生成部(制御チャネルゲインファクタ信号発生器107)と、第1の符号変調出力を入力し、帯域制限して出力する第1のフィルタ部(レイズドコサインフィルタ110、111)と、第2の符号変調出力を入力し、帯域制限して出力する第2のフィルタ部(レイズドコサインフィルタ112、113)と、第1および第2のフィルタ部の出力を入力し、合成して出力する加算部(加算器114、115)と、第1のゲイン制御信号生成部の出力を入力し、第1のフィルタ部のゲイン制御を行う第1のゲイン制御部(重み付け係数設定信号発生器108)と、第2のゲイン制御信号生成部の出力を入力し、第2のフィルタ部のゲイン制御を行う第2のゲイン制御部(重み付け係数設定信号発生器109)と、を備える。
また、変調器の各構成要素は、任意のコンピュータのCPU、メモリ、メモリにロードされた本図の構成要素を実現するプログラム、そのプログラムを格納するハードディスクなどの記憶ユニット、ネットワーク接続用インタフェースを中心にハードウエアとソフトウエアの任意の組合せによっても実現される。そして、その実現方法、装置にはいろいろな変形例があることは、当業者には理解されるところである。以下説明する各図は、ハードウエア単位の構成ではなく、機能単位のブロックを示している。
具体的には、第一の実施例の変調器は、乗算器101、102、複素演算部120、データチャネルゲインファクタ信号発生器(図中、「βd(n)発生器」と示す)106、制御チャネルゲインファクタ信号発生器(図中、「βc(n)発生器」と示す)107、重み付け係数設定信号発生器108、109、レイズドコサインフィルタ(図中、「レイズドCOSフィルタ」と示す)110〜113、加算器114、115を備えている。
以下の全ての実施例において、特に明記無き場合、構成要素は共通のクロック信号に同期したタイミングで動作する。また時系列データDの時刻nにおける値をD(n)と表記する。ここで時刻nは、クロック信号の個々のパルスに対応付けられた離散時刻である。
斜線を付加された信号線路は、複数ビット時系列データを伝送する信号線路であることを示す。
また、1ビット値は−1または1の2値をとる。
乗算器101および乗算器102は、複数の入力信号に対し個々の信号が識別できるよう信号チャネル符号化を行うチャネル符号変調手段を構成する。
乗算器101は、1ビット時系列データであるデータチャネルDPDCH1のデータD(n)と、データチャネルチャネライゼーションコード発生器(図示しない)の出力で1ビット時系列データであるデータチャネルのチャネライゼーションコードCd(n)を入力し、1ビット時系列データI(n)を出力する。
乗算器102は、1ビット時系列データである制御チャネルDPCCHのデータC(n)と、制御チャネルチャネライゼーションコード発生器(図示しない)の出力で1ビット時系列データである制御チャネルのチャネライゼーションコードCc(n)を入力し、1ビット時系列データQ(n)を生成する。
また、複素演算部120は、各信号チャネルに対し共通のスクランブルコードを重畳するとともに同相チャネル、直交チャネルに分割するためのスクランブル符号変調手段を構成する。
複素演算部120は、複素乗算器103、104、105およびスクランブルコード(Si(n)+jSq(n))を生成するスクランブルコード生成器(図示しない)を含む。ここでSi(n)、Sq(n)は1ビット時系列データであり、jは虚数単位を示す。したがって、(Si(n)+jSq(n))は実部Si(n)、虚部の係数Sq(n)の複素数を示す。
複素乗算器103は、乗算器101の出力I(n)とスクランブルコードSi(n)+jSq(n)とを入力し複素乗算して、Ii1(n)+jIq1(n)を出力する。これは実部Ii1(n)、虚部の係数Iq1(n)の複素数値で、Ii1(n)、Iq1(n)は1ビット時系列データある。
複素乗算器104は、乗算器102の出力Q(n)を入力し、虚数単位jを乗算して複素数値jQ(n)を出力する。複素乗算器105は、複素乗算器104の出力jQ(n)とスクランブルコード(Si(n)+jSq(n))とを入力し複素乗算して、(Qi1(n)+jQq1(n))を出力する。
これは実部Qi1(n)、虚部の係数Qq1(n)の複素数値で、Qi1(n)、Qq1(n)は1ビット時系列データある。
複素演算部120は、複素乗算器103の出力である(Ii1(n)+jIq1(n))の係数Ii1(n)、Iq1(n)および、複素乗算器105の出力である(Qi1(n)+jQq1(n))の係数Qi1(n)、Qq1(n)をそれぞれ実数値1ビット時系列データとして出力する。
なお、チャネル符号変調手段とスクランブル符号変調手段をまとめて、符号変調手段とする。
データチャネルゲインファクタ信号発生器106は、データチャネルゲインファクタ信号βd(n)を生成し、重み付け係数設定信号発生器108へ出力する。βd(n)は複数ビット時系列データである。
重み付け係数設定信号発生器108は、データチャネルゲインファクタ信号発生器106の出力であるデータチャネルゲインファクタ信号βd(n)を入力し、データチャネル重み付け係数設定信号をレイズドコサインフィルタ110、111へ出力する。データチャネル重み付け係数設定信号は、複数ビット時系列データである。
制御チャネルゲインファクタ信号発生器107は、制御チャネルゲインファクタ信号βc(n)を生成し、重み付け係数設定信号発生器109へ出力する。βc(n)は複数ビット時系列データである。
重み付け係数設定信号発生器109は、制御チャネルゲインファクタ信号発生器107の出力である制御チャネルゲインファクタ信号βc(n)を入力し、制御チャネル重み付け係数設定信号をレイズドコサインフィルタ112、113へ出力する。制御チャネル重み付け係数設定信号は、複数ビット時系列データである。
重み付け係数設定信号発生器108および109は、フィルタ手段のゲインを制御するための制御信号を生成するゲイン制御信号生成手段を構成する。
レイズドコサインフィルタ110、111、112、113は、符号変調手段によって生成された信号毎の同相および直交チャネル毎に帯域制限を行い、かつゲイン制御を行うフィルタ手段を構成する。
レイズドコサインフィルタ110は、複素演算部120の出力Ii1(n)と重み付け係数設定信号発生器108出力のデータチャネル重み付け係数設定信号を入力し、複数ビット時系列データであるIi2(n)を出力する。
レイズドコサインフィルタ111は、複素演算部120の出力Iq1(n)と重み付け係数設定信号発生器108出力のデータチャネル重み付け係数設定信号を入力し、複数ビット時系列データであるIq2(n)を出力する。
レイズドコサインフィルタ112は、複素演算部120の出力Qi1(n)と重み付け係数設定信号発生器109出力の制御チャネル重み付け係数設定信号を入力し、複数ビット時系列データであるQi2(n)を出力する。
レイズドコサインフィルタ113は、複素演算部120の出力Qq1(n)と重み付け係数設定信号発生器109出力の制御チャネル重み付け係数設定信号を入力し、複数ビット時系列データであるQq2(n)を出力する。
加算器114は、レイズドコサインフィルタ110の出力であるIi2(n)とレイズドコサインフィルタ112の出力であるQi2(n)を入力し、複数ビット時系列データである変調器同相成分出力Iout(n)を出力する。
加算器115は、レイズドコサインフィルタ111の出力であるIq2(n)とレイズドコサインフィルタ113の出力であるQq2(n)を入力し、複数ビット時系列データである変調器直交成分出力Qout(n)を出力する。
加算器114、115は、フィルタ手段であるレイズドコサインフィルタ110〜113の出力を同相、直交チャネル毎に合成する加算手段を構成する。
図2は、図1に示したレイズドコサインフィルタ110〜113の構成の一例を示すブロック図である。第二の実施例のレイズドコサインフィルタは、符号化変調された信号を帯域制限して出力するフィルタであって、過去の入力信号を含む複数の信号からなる時系列データを出力する時系列データ生成部(シフトレジスタ201)と、ゲイン制御信号に応じて、複数の重み付け係数を時系列データ生成部が出力した時系列データの複数の信号それぞれに対応付けて設定する係数設定部(レジスタ206、207、208、209)と、係数設定部により設定された複数の重み付け係数によりゲイン制御するゲイン制御部(乗算器202、203、204、205)と、を備える。
第二の実施例において、レイズドコサインフィルタはFIRフィルタを用い、その重み付け係数をダイナミックに制御することにより、レイズドコサインフィルタのゲインを制御することを特徴とする。
ここで、FIRフィルタでは各重み付け係数間の比率を固定したまま全係数を同一定数倍(例えばβ倍)した場合、その周波数特性は全体のゲインが一様にβ倍されるだけで任意の2周波数間の相対的なゲイン差は変化しない。逆に、各重み付け係数間の比率を変更すると、相対的なゲイン差を変更することができ、これによって所要のカットオフ特性や減衰量を得られる場合がある。
一般に、W−CDMA方式の携帯端末から基地局に向かっての上り回線においては、符号間干渉を発生させることなしに帯域制限を行うため、ロールオフ特性を持ったフィルタが挿入されている。これは基本的に送信側および受信側に対等に分割挿入され、それ故にルートロールオフフィルタと呼ばれる。本発明の各実施例では、携帯端末送信側のルートロールオフフィルタがFIRフィルタで構成されたレイズドコサインフィルタとして実装されている。ロールオフ特性はロールオフファクタと呼ばれる係数で表され、W−CDMAにおいては3GPP規格にて0.22と規定されている。
また、W−CDMA方式の携帯端末送信系においては、原則的にはレイズドコサインフィルタのみでルートロールオフ特性を得る設計になっているが、実際にはレイズドコサインフィルタ以外の回路(以後、「その他回路」と呼ぶ)の周波数特性も重畳される。したがって、その他回路の周波数特性を補正するようにレイズドコサインフィルタを調整し、送信系全体でルートロールオフ特性を満たすことができれば、送信信号の品質を向上させることができる。
その他回路の特性は個々の携帯端末毎にばらつくので、レイズドコサインフィルタを構成するFIRフィルタの各重み付け係数間の比率は、それらばらつきを吸収できるよう任意の値に変更できることが望ましい。
また、複数の信号形式を同一の送信装置でカバーする場合がある。たとえばCDMAにおいても3GPPで規定されるW−CDMAに対して3GPP2で規定される狭帯域CDMA方式があり、これらの送信信号を同一の送信系で生成する場合、レイズドコサインフィルタのカットオフ周波数やロールオフ特性はシステム要求に応じた設定にする必要がある。
このように複数の信号形式を同一の送信装置でカバーできるようにするためにも、レイズドコサインフィルタを構成するFIRフィルタの各重み付け係数間の比率は、任意の値に変更できることが望ましい。
第一の実施例のレイズドコサインフィルタは、入力信号X(n)にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データ(X(n), X(n-1),...,
X(n-m+2), X(n-m+1))として出力するシフトレジスタ部(シフトレジスタ201)と、ゲイン制御信号に応じて複数の重み付け係数(Z0(n),
Z1(n),..., Zm-2(n), Zm-1(n))をそれぞれ格納するとともに出力する複数のレジスタ部(レジスタ206、207、208、209)と、シフトレジスタ部から出力される時系列データの複数の信号および複数のレジスタ部から出力される複数の重み付け係数をそれぞれ同期して入力し、乗算して出力する複数の乗算器202、203、204、205と、複数の乗算器の出力を加算する加算器210と、を含む。
シフトレジスタ201は、入力信号にシフト処理を行い、現在および過去の入力信号を取り出すものであり、入力信号X(n)を入力し、m個の出力、即ちX(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)を出力する。X(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。これらは全て1ビット時系列データである。なお、図2では、4つのレジスタ206、207、208、209および4つの乗算器202、203、204、205のみが図示されているが、レジスタおよび乗算器は、シフトレジスタ201のm個の出力に対応してm組設けられる。
複数のレジスタ206、207、208、209は、各々重み付け係数設定信号、ここでは、図1の重み付け係数設定信号発生器108、109から出力された信号により重み付け係数を入力し、記憶し、各々乗算器202、203、204、205へ出力する。図2では、レジスタ206、207、208、209には各々重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)が記憶され、またそれらから出力されている。なお、重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)は、複数ビット時系列データであり、シフトレジスタ201から出力される複数の信号X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)にそれぞれ同期している。
なお、図1の重み付け係数設定信号発生器108および重み付け係数設定信号発生器109から入力される重み付け係数設定信号は、複数ビット時系列データである重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)と、これらの重み付け係数を各々レジスタ206〜209に書き込むためのレジスタ指定信号および同期制御信号とが含まれ、シフトレジスタ201から出力される複数の信号X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)にZ0(n)、Z1(n)、Zm-2(n)、Zm-1(n)をそれぞれ対応付けることができる。
複数の乗算器202、203、204、205は、複数のレジスタ206、207、208、209の出力である重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)をそれぞれ入力し、シフトレジスタ201の複数の出力X(n)、X(n-1)、X(n-m+2)、X(n-m+1)とそれぞれ乗算し、各々複数ビット時系列データである乗算結果を加算器210に出力する。
加算器210は、乗算器202、203、204、205の出力を入力して加算し、複数ビット時系列データであるフィルタ出力Y(n)を出力する。
以上、詳細に第一の実施例の構成を述べたが、図1の乗算器101、102、複素乗算器103、104、105、加算器114、115、図2のシフトレジスタ201、乗算器202、203、204、205、加算器210は、当業者にとってよく知られており、また本発明とは直接関係しないので、その詳細な構成の説明は省略する。
このように構成された第一の実施例における変調器の動作について、図1に関連して以下に説明する。
図1において、1ビット時系列データであるデータチャネルDPDCH1のデータD(n)は乗算器101に入力され、1ビット時系列データであるデータチャネルのチャネライゼーションコードCd(n)と乗算されて、1ビット時系列データI(n)に変換される。I(n)は、下記の(12)式で示される。
I(n)=D(n)×Cd(n) ・・・(12)
また、1ビット時系列データである制御チャネルDPCCHのデータC(n)は乗算器102に入力され、1ビット時系列データである制御チャネルのチャネライゼーションコードCc(n)と乗算されて、1ビット時系列データQ(n)に変換される。Q(n)は、下記の(13)式で示される。
Q(n)=C(n)×Cc(n) ・・・(13)
そして、1ビット時系列データI(n)およびQ(n)は、複素演算部120に入力される。
複素演算部120にて、1ビット時系列データI(n)は、複素乗算器103に入力され、スクランブルコード生成器(不図示)の生成するスクランブルコード(Si(n)+jSq(n))と乗算され、(Ii1(n)+jIq1(n))が出力される。ここでjは虚数単位を示し、(Si(n)+jSq(n))は実部Si(n)、虚部の係数Sq(n)の複素数を示す。Si(n)、Sq(n)も1ビット時系列データである。(Ii1(n)+jIq1(n))、Ii1(n)およびIq1(n)は、それぞれ下記の(14)式、(15)式および(16)式により示される。
Ii1(n)+jIq1(n)=I(n)×{Si(n)+jSq(n)} ・・・(14)
Ii1(n)=I(n)×Si(n)
=D(n)×Cd(n)×Si(n) ・・・(15)
Iq1(n)=Q(n)×Sq(n)
=D(n)×Cd(n)×Sq(n) ・・・(16)
一方、1ビット時系列データQ(n)は複素演算部120にて、I(n)に対する直交成分入力として扱われる。そこでここでは、Q(n)入力時に虚数単位jを乗算し、それ以降I(n)に対する直交成分として演算できるようにしている。具体的には、Q(n)は複素乗算器104に入力され、虚数単位jが乗算されて出力される。
複素乗算器104の出力jQ(n)は、複素乗算器105に入力され、スクランブルコード生成器(不図示)の生成するスクランブルコード(Si(n)+jSq(n))と乗算され、(Qi1(n)+jQq1(n))が出力される。(Qi1(n)+jQq1(n))、Qi1(n)およびQq1(n)は、それぞれ下記の(17)式、(18)式および(19)式で示される。
Qi1(n)+jQq1(n)=jQ(n)×{Si(n)+jSq(n)} ・・・(17)
Qi1(n)=−Q(n)×Sq(n)
=−C(n)×Cc(n)×Sq(n) ・・・(18)
Qq1(n)=Q(n)×Si(n)
=C(n)×Cc(n)×Si(n) ・・・(19)
複素演算部120は、複素乗算器104および複素乗算器105の複素数出力の係数Ii1(n)、Iq1(n)およびQi1(n)、Qq1(n)をそれぞれ実数値として分離する機能を有しており、それぞれ1ビット時系列データとして出力する。
データチャネルゲインファクタ信号発生器106は、データチャネルゲインファクタ信号βd(n)を生成する。
データチャネルゲインファクタ信号βd(n)は、複数ビット時系列データであり、変調器出力におけるデータチャネルDPDCH1のレベルを設定するための、データチャネルDPDCH1に関する変調器ゲインを設定する。
データチャネルゲインファクタ信号βd(n)は、重み付け係数設定信号発生器108に入力され、複数ビット時系列データであるデータチャネル重み付け係数設定信号に変換される。
データチャネル重み付け係数設定信号は、レイズドコサインフィルタ110、111へ入力される。
1ビット時系列データである複素演算部120の出力Ii1(n)と、複数ビット時系列データであるデータチャネル重み付け係数設定信号は、レイズドコサインフィルタ110に入力され、複数ビット時系列データであるIi2(n)が出力される。
1ビット時系列データである複素演算部120の出力Iq1(n)と、複数ビット時系列データであるデータチャネル重み付け係数設定信号は、レイズドコサインフィルタ111に入力され、複数ビット時系列データであるIq2(n)が出力される。
制御チャネルゲインファクタ信号発生器107は、制御チャネルゲインファクタ信号βc(n)を生成する。
制御チャネルゲインファクタ信号βc(n)は、複数ビット時系列データであり、変調器出力における制御チャネルDPCCHのレベルを設定するための、制御チャネルDPCCHに関する変調器ゲインを設定する。
制御チャネルゲインファクタ信号βc(n)は、重み付け係数設定信号発生器109に入力され、複数ビット時系列データである制御チャネル重み付け係数設定信号に変換される。
制御チャネル重み付け係数設定信号は、レイズドコサインフィルタ112、113へ入力される。
1ビット時系列データである複素演算部120の出力Qi1(n)と、複数ビット時系列データである制御チャネル重み付け係数設定信号は、レイズドコサインフィルタ112に入力され、複数ビット時系列データであるQi2(n)が出力される。
1ビット時系列データである複素演算部120の出力Qq1(n)と、複数ビット時系列データである制御チャネル重み付け係数設定信号は、レイズドコサインフィルタ113に入力され、複数ビット時系列データであるQq2(n)が出力される。
レイズドコサインフィルタ110の出力であるIi2(n)と、レイズドコサインフィルタ112の出力であるQi2(n)は、加算器114に入力され、加算されて、複数ビット時系列データである変調器同相成分出力Iout(n)として出力される。Iout(n)は、下記の(20)式により示される。
Iout(n)=Ii2(n)+Qi2(n) ・・・(20)
レイズドコサインフィルタ111の出力であるIq2(n)と、レイズドコサインフィルタ113の出力であるQq2(n)は、加算器115に入力され、加算されて、複数ビット時系列データである変調器直交成分出力Qout(n)として出力される。Qout(n)は、下記の(21)式により示される。
Qout(n)=Iq2(n)+Qq2(n) ・・・(21)
次に、図2を参照して、第一の実施例のレイズドコサインフィルタの動作について説明する。上述したように、第一の実施例のレイズドコサインフィルタは、FIRフィルタで構成されている。
以下、時刻nにおける状態で説明するが、それ以外の時刻でも同様である。
1ビット時系列データである入力信号X(n)が(m−1)段のシフトレジスタ201に入力されると、その出力には、m個の1ビット時系列データ出力X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)が出力される。ここでX(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。
出力X(n)は乗算器202、X(n-1)は乗算器203、X(n-m+2)は乗算器204、X(n-m+1)は乗算器205に入力される。
一方、重み付け係数設定信号により、レジスタ206、207、208、209には各々複数ビットデータである重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)が記憶され、またそれら重み付け係数は各々乗算器202、203、204、205へ出力されている。ここで重み付け係数Zk(n)は下記の(22)式で与えられる。以下、k=0,
1, ..., m-2, m-1とする。
Zk(n)=Tk・β(n-k) ・・・(22)
Tkは、FIRフィルタの静的なフィルタ基本特性を決定する静的重み付け係数であり、複数ビットデータで時刻によって変化しない。
β(n-k)は、時刻(n−k)におけるゲインファクタで、複数ビットデータである。
以上から、重み付け係数Zk(n)が時刻nに依存して変化する値であることは明らかである。
シフトレジスタ201の出力X(n)、X(n-1)、X(n-m+2)、X(n-m+1)と、レジスタ206、207、208、209の出力である重み付け係数Z0(n)、Z1(n)、Zm-2(n)、Zm-1(n)は、乗算器202、203、204、205に入力され、各々乗算される。乗算器202、203、204、205の出力は、各々複数ビットデータである。これらは全て加算器210に入力され、加算され、フィルタ出力Y(n)として出力される。フィルタ出力Y(n)は、複数ビットデータである。フィルタ出力Y(n)は、下記の(23)式で示される。
Y(n)=Z0(n)・X(n)+Z1(n)・X(n-1)+・・・+Zm-2(n)・X(n-m+2)+Zm-1(n)・X(n-m+1)
=T0・β(n)・X(n)+T1・β(n-1)・X(n-1)+・・・+Tm-2・β(n-m+2)・X(n-m+2)
+Tm-1・β(n-m+1)・X(n-m+1) ・・・(23)
このFIRフィルタを図1の変調器のレイズドコサインフィルタとして用いた場合、β(n-k)は、データチャネルゲインファクタ信号発生器106にて生成されるデータチャネルゲインファクタ信号βd(n)や、制御チャネルゲインファクタ信号発生器107にて生成される制御チャネルゲインファクタ信号βc(n)が相当する。これらは各々重み付け係数設定信号発生器108、109にて静的重み付け係数Tkと乗算されて、重み付け係数Zk(n)に変換され、重み付け係数設定信号としてレイズドコサインフィルタ110、111、112、113に入力される。
またレイズドコサインフィルタ110、111、112、113の入力X(n)には各々順にIi1(n)、Iq1(n)、Qi1(n)、Qq1(n)が対応し、出力Y(n)には各々順にIi2(n)、Iq2(n)、Qi2(n)、Qq2(n)が対応する。
レイズドコサインフィルタ110の出力であるIi2(n)と、レイズドコサインフィルタ112の出力であるQi2(n)は、加算器114に入力され、加算されて、複数ビット時系列データである変調器同相成分出力Iout(n)として出力される。上記(20)式のIout(n)を、上記の(23)式を用いて整理すると、下記(24)式が得られる。
Iout(n)=Ii2(n)+Qi2(n)
=T0・βd(n)・Ii1(n)+T1・βd(n-1)・Ii1(n-1)+・・・
+Tm-2・βd(n-m+2)・Ii1(n-m+2)+Tm-1・βd(n-m+1)・Ii1(n-m+1)
+T0・βc(n)・Qi1(n)+T1・βc(n-1)・Qi1(n-1)+・・・
+Tm-2・βc(n-m+2)・Qi1(n-m+2)+Tm-1・βc(n-m+1)・Qi1(n-m+1)
=T0・{βd(n)・Ii1(n)+βc(n)・Qi1(n)}
+T1・{βd(n-1)・Ii1(n-1)+βc(n-1)・Qi1(n-1)}+・・・
+Tm-2・{βd(n-m+2)・Ii1(n-m+2)+βc(n-m+2)・Qi1(n-m+2)}
+Tm-1・{βd(n-m+1)・Ii1(n-m+1)+βc(n-m+1)・Qi1(n-m+1)}
・・・(24)
また、レイズドコサインフィルタ111の出力であるIq2(n)と、レイズドコサインフィルタ113の出力であるQq2(n)は、加算器115に入力され、加算されて、複数ビット時系列データである変調器直交成分出力Qout(n)として出力される。上記(21)式のQout(n)を、上記の(23)式を用いて整理すると、下記(25)式が得られる。
Qout(n)=Iq2(n)+Qq2(n)
=T0・βd(n)・Iq1(n)+T1・βd(n-1)・Iq1(n-1)+・・・
+Tm-2・βd(n-m+2)・Iq1(n-m+2)+Tm-1・βd(n-m+1)・Iq1(n-m+1)
+T0・βc(n)・Qq1(n)+T1・βc(n-1)・Qq1(n-1)+・・・
+Tm-2・βc(n-m+2)・Qq1(n-m+2)+Tm-1・βc(n-m+1)・Qq1(n-m+1)
=T0・{βd(n)・Iq1(n)+βc(n)・Qq1(n)}
+T1・{βd(n-1)・Iq1(n-1)+βc(n-1)・Qq1(n-1)}+・・・
+Tm-2・{βd(n-m+2)・Iq1(n-m+2)+βc(n-m+2)・Qq1(n-m+2)}
+Tm-1・{βd(n-m+1)・Iq1(n-m+1)+βc(n-m+1)・Qq1(n-m+1)}・・・(25)
上記の(24)式および(25)式に(15)式、(16)式、(18)式、(19)式を代入し整理すると、下記の(26)式および(27)式がそれぞれ得られる。
Iout(n)=T0・{βd(n)・D(n)・Cd(n)・Si(n)-βc(n)・C(n)・Cc(n)・Sq(n)}
+T1・{βd(n-1)・D(n-1)・Cd(n-1)・Si(n-1)
−βc(n-1)・C(n-1)・Cc(n-1)・Sq(n-1)} +・・・
+Tm-2・{βd(n-m+2)・D(n-m+2)・Cd(n-m+2)・Si(n-m+2)
−βc(n-m+2)・C(n-m+2)・Cc(n-m+2)・Sq(n-m+2)}
+Tm-1・{βd(n-m+1)・D(n-m+1)・Cd(n-m+1)・Si(n-m+1)
−βc(n-m+1)・C(n-m+1)・Cc(n-m+1)・Sq(n-m+1)} ・・・(26)
Qout(n)=T0・{βd(n)・D(n)・Cd(n)・Sq(n)+βc(n)・C(n)・Cc(n)・Si(n)}
+T1・{βd(n-1)・D(n-1)・Cd(n-1)・Sq(n-1)
+βc(n-1)・C(n-1)・Cc(n-1)・Si(n-1)} +・・・
+Tm-2・{βd(n-m+2)・D(n-m+2)・Cd(n-m+2)・Sq(n-m+2)
+βc(n-m+2)・C(n-m+2)・Cc(n-m+2)・Si(n-m+2)}
+Tm-1・{βd(n-m+1)・D(n-m+1)・Cd(n-m+1)・Sq(n-m+1)
+βc(n-m+1)・C(n-m+1)・Cc(n-m+1)・Si(n-m+1)} ・・・(27)
上記(26)式および(27)式は、3GPPで規定されている変調器出力をレイズドコサインフィルタで帯域制限した出力である上記(10)式および(11)式とそれぞれ同じ出力が得られることが分かる。
以上説明したように、第一の実施例によれば、レイズドコサインフィルタを構成するFIRフィルタの重み付け係数を、データチャネルゲインファクタ信号βd(n)および制御チャネルゲインファクタ信号βc(n)に応じて制御可能としたため、FIRフィルタの入力信号が1ビットデータとなり、演算量が削減できる。
その結果、回路の小型化が容易で、コスト、消費電力、発熱量を低減できるという効果が得られる。さらに演算量が減った分だけ演算精度向上のための回路規模拡大が容易となり、故に信号品質の向上が容易となるという効果が生じる。
さらには、第一の実施例によれば、データチャネルゲインファクタ信号および制御チャネルゲインファクタ信号に応じて、レイズドコサインフィルタを構成するFIRフィルタの重み付け係数が動的に制御されるので、(26)式および(27)式からも分かるように、レイズドコサインフィルタよりも前段でゲイン制御を行うのと同等の演算結果が得られる。
その結果、ゲインファクタ変更時に特許文献1および特許文献2で発生するようなスプリアスが生じることはなく、信号品質が向上する。さらに、スプリアス抑圧手段が不要となることから、小型化が容易となり、コスト、消費電力、発熱量を低減できるという効果も生じる。
なお、レイズドコサインフィルタの数が、第一の実施例では4個と図7の構成例の2個に対し増加するが、重み付け係数が同じ場合、第一の実施例では入力が1ビットであるのに対し、3GPPで規定されている変調器を基にした構成例では10ビット以上となり、演算量が削減できるのは明らかである。これは特許文献1および特許文献2にも示されている。
また、重み付け係数生成時に、データチャネルまたは制御チャネルのゲインファクタと静的重み付け係数の複数ビット値同士の乗算を行うことを示したが、これはゲインファクタ変更時のみに発生する。一方、W−CDMA方式において、ゲインファクタ変更は少なくとも256チップ以上の間隔で発生するため、レイズドコサインフィルタでの乗算頻度と比較して小さく、これによって上記演算量削減の効果が損なわれることはない。
なお、W−CDMA方式において、ゲインファクタ信号(β)は符号チャネル間のレベル比(振幅相当)を示す。携帯端末送信系において、高周波送信電力はβとは別に指定される。βは高周波送信電力中の各符号チャネル電力内訳も示す。
たとえば、βが1の符号チャネルAと2の符号チャネルBが重畳された高周波送信電力50mWの送信信号において、符号チャネルAの電力成分は10mW、符号チャネルBの電力成分は40mWとなる。一方、βが0.1の符号チャネルAと0.2の符号チャネルBが重畳された高周波送信電力50mWの送信信号においても、符号チャネルAの電力成分は10mW、符号チャネルBの電力成分は40mWである。変調器出力においては、前者の場合の出力電力は後者の100倍であるが、後段の送信増幅器にてゲインが補償されている。
W−CDMA方式においては、携帯端末送信信号は基地局により受信され、符号チャンネル毎に信号品質が監視されている。その監視結果を基に、基地局は携帯端末にチャネル毎の受信品質情報を返す。この受信品質情報を参考情報として携帯端末は各送信符号チャンネル毎の電力値を決定する。また基地局は全送信電力値についても制御信号を携帯端末に送付している。
また携帯端末自身、送信符号チャネルの発生・消滅や拡散率変更など、自らも送信信号条件を時々刻々変化させている。
携帯端末は、自らの送信信号条件に基地局からの指示情報を加味しつつβを決定し、変調器に指示を与えることができる。
第二の実施例:
図3は、本発明の第二の実施例に係るレイズドコサインフィルタの構成を示すブロック図である。第二の実施例のレイズドコサインフィルタは、第一の実施例と同様に、その基本的構成は前述した通りであるが、FIRフィルタの重み付け係数の設定手段が相違する。
第二の実施例のレイズドコサインフィルタは、入力信号X(n)にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データ(X(n),
X(n-1),..., X(n-m+2), X(n-m+1))として出力するシフトレジスタ部(シフトレジスタ301)と、ゲイン制御信号β(n)を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データ(β(n),
β(n-1),..., β(n-m+2), β(n-m+1))として出力するシフトレジスタ302と、シフトレジスタ302から出力される複数の信号に複数の所定の係数(T0,
T1,..., Tm-2, Tm-1)をそれぞれ乗算して複数の重み付け係数(Z0(n), Z1(n),..., Zm-2(n), Zm-1(n))として出力する複数の第1乗算器(乗算器307、308、309,310)と、シフトレジスタ部から出力される複数の信号および第1乗算器から出力される複数の重み付け係数をそれぞれ同期して入力し、乗算して出力する複数の第2乗算器(乗算器303、304、305、306)と、複数の第2乗算器の出力を加算する加算器311と、を含む。
シフトレジスタ301は、入力信号X(n)を入力し、m個の出力、即ちX(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)を出力する。X(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。これらは全て1ビット時系列データである。シフトレジスタ301は、入力信号にシフト処理を行い現在および過去の入力信号を取り出すシフトレジスタ手段を構成する。
なお、図3では、乗算器303、304、305、306が乗算器307、308、309、310と対になって4組のみ図示されているが、シフトレジスタ301のm個の出力に対応してm組の乗算器対が設けられる。
シフトレジスタ302は、重み付け係数設定信号β(n)を入力し、m個の出力、即ちβ(n)、β(n-1)、・・・、β(n-m+2)、β(n-m+1)を出力する。β(n)は入力信号と同じ値、β(n-1)は1クロック前の入力信号、以降同様に続き、β(n-m+2)は(m−2)クロック前、β(n-m+1)は(m−1)クロック前の入力信号である。これらは全て複数ビット時系列データである。シフトレジスタ302は、入力信号にシフト処理を行い現在および過去の入力信号を取り出すシフトレジスタ手段を構成する。また、FIRフィルタの静的なフィルタ基本特性を決定する静的重み付け係数T0、T1、・・・、Tm-2、Tm-1が内蔵されている。
これらは、複数ビットデータである。
乗算器307は、シフトレジスタ302の複数ビット時系列データ出力β(n)と、内蔵されている静的重み付け係数T0を入力し、複数ビット時系列データである重み付け係数Z0(n)を乗算器303に出力する。同様に、乗算器308、309、310は各々、シフトレジスタ302の複数ビット時系列データ出力β(n-1)、β(n-m+2)、β(n-m+1)と、内蔵されている静的重み付け係数T1、Tm-2、Tm-1を入力し、複数ビット時系列データである重み付け係数Z1(n)、Zm-2(n)、Zm-1(n)を、乗算器304、305、306に出力する。
シフトレジスタ302、乗算器307〜310は、FIRフィルタの重み付け係数をゲイン制御信号である重み付け係数設定信号にしたがって生成する重み付け係数生成手段を構成する。
乗算器303は、シフトレジスタ301の出力X(n)と乗算器307の出力Z0(n)を入力し、乗算し、複数ビット時系列データである乗算結果を出力する。同様に、乗算器304、305、306は各々、シフトレジスタ301の出力X(n-1)、X(n-m+2)、X(n-m+1)と乗算器308、309、310の出力の重み付け係数Z1(n)、Zm-2(n)、Zm-1(n)を入力し、複数ビット時系列データである乗算結果を出力する。
加算器311は、乗算器303、304、305、306を含む同機能を担当する全ての乗算器出力を入力し、加算し、複数ビット時系列データであるフィルタ出力Y(n)を出力する。
このように構成されたFIRフィルタの動作について以下に図3を用いて説明する。
1ビット時系列データである入力信号X(n)が(m−1)段のシフトレジスタ301に入力されると、その出力には、m個の1ビット時系列データ出力X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)が出力される。ここでX(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。
複数ビット時系列データである重み付け係数設定信号β(n)が(m−1)段のシフトレジスタ302に入力されると、その出力には、m個の複数ビット時系列データ出力β(n)、β(n-1)、・・・、β(n-m+2)、β(n-m+1)が出力される。ここでβ(n)は入力信号と同じ値、β(n-1)は1クロック前の入力信号、以降同様に続き、β(n-m+2)は(m−2)クロック前、β(n-m+1)は(m−1)クロック前の入力信号である。
シフトレジスタ301の出力X(n)、X(n-1)、X(n-m+2)、X(n-m+1)は、各々乗算器303、304、305、306に入力される。
シフトレジスタ302の出力β(n)は、乗算器307に入力され、静的重み付け係数T0と乗算され、重み付け係数Z0(n)として乗算器303へ出力される。同様に、シフトレジスタ302の出力β(n-1)、β(n-m+2)、β(n-m+1)は各々、乗算器308、309、310に入力され、静的重み付け係数T1、Tm-2、Tm-1と乗算され、重み付け係数Z1(n)、Zm-2(n)、Zm-1(n)として乗算器304、305、306へ出力される。ここで重み付け係数Zk(n)は下記の(28)式で与えられる。以下、k=0,
1, ..., m-2, m-1とする。
Zk(n)=Tk・β(n-k) ・・・(28)
乗算器307、308、309、310は、入力値が変化した場合のみ乗算演算を行うようにすることで、演算量を削減することができる。特に、W−CDMA方式において、ゲインファクタ変更は少なくとも256チップ以上の間隔で発生するため、チップレート周波数にオーバーサンプリング倍率を掛けた周波数で動作するレイズドコサインフィルタの乗算演算量と比較して、十分無視できる演算量に抑えることができる。
重み付け係数Z0(n)は、乗算器303に入力され、シフトレジスタ301の出力X(n)と乗算されて、乗算結果Z0(n)・X(n)が加算器311に入力される。同様に、重み付け係数Z1(n)、Zm-2(n)、Zm-1(n)は各々、乗算器304、305、306に入力され、シフトレジスタ301の出力X(n-1)、X(n-m+2)、X(n-m+1)と乗算されて、乗算結果Z1(n)・X(n-1)、Zm-2(n)・X(n-m+2)、Zm-1(n)・X(n-m+1)が加算器311に入力される。
これらは加算器311で加算され、フィルタ出力Y(n)が生成される。フィルタ出力Y(n)は下記の(29)式で表される。
Y(n)=Z0(n)・X(n)+Z1(n)・X(n-1)+・・・+Zm-2(n)・X(n-m+2)+Zm-1(n)・X(n-m+1)
=T0・β(n)・X(n)+T1・β(n-1)・X(n-1)+・・・+Tm-2・β(n-m+2)・X(n-m+2)
+Tm-1・β(n-m+1)・X(n-m+1) ・・・(29)
これは、図2で示されたFIRフィルタのフィルタ出力を示す(23)式と同じである。したがって、図3で示されたFIRフィルタは、図2のFIRフィルタと同じ機能を有していることが分かる。
第二の実施例のFIRフィルタを図1の変調器に用いた場合、重み付け係数設定信号β(n)は、データチャネルゲインファクタ信号発生器106にて生成されるデータチャネルゲインファクタ信号βd(n)や、制御チャネルゲインファクタ信号発生器107にて生成される制御チャネルゲインファクタ信号βc(n)そのものであり、重み付け係数設定信号発生器108、109は、これらの値を出力しさえすればよい。したがって、第二の実施例のFIRフィルタを用いると、重み付け係数設定信号発生器108、109において、図2の上記第二の実施例のFIRフィルタを用いた場合必要となる、静的重み付け係数との乗算処理および個々のレジスタに異なる重み付け係数を設定する処理が不要となり、更なる小型化、低コスト化、低消費電力化、低発熱化が可能となる。
このように、第二の実施例によれば、FIRフィルタに静的重み付け係数を内蔵し、データチャネルゲインファクタ信号や制御チャネルゲインファクタ信号を入力すれば、FIRフィルタ内で自動的に重み付け係数を生成する機能を有しているので、重み付け係数設定信号発生器における静的重み付け係数との乗算処理および個々のレジスタに異なる重み付け係数を設定する処理が不要となり、さらに小型化、低コスト化、低消費電力化、低発熱化が可能となる、という効果が得られる。
第三の実施例:
図4は、本発明の第三の実施例に係るレイズドコサインフィルタの構成を示すブロック図である。第三の実施例のレイズドコサインフィルタは、第一実施例と同様に、その基本的構成は前述した通りであるが、FIRフィルタの重み付け係数の設定手段が相違する。
第三の実施例のレイズドコサインフィルタは、入力信号X(n)にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データ(X(n),
X(n-1),..., X(n-m+2), X(n-m+1))として出力するシフトレジスタ部(シフトレジスタ401)と、ゲイン制御信号に応じた第1および第2の重み付け係数を入力し格納するとともに、シフトレジスタ部から出力される複数の信号の値にしたがって、第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部(レジスタ402、403、404、405)と、複数のレジスタ部の出力を加算する加算器406と、を含む。
シフトレジスタ401は、入力信号X(n)を入力し、m個の出力、即ちX(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)を出力する。X(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。これらは全て1ビット時系列データである。シフトレジスタ401は、入力信号にシフト処理を行い現在および過去の入力信号を取り出すシフトレジスタ手段を構成する。
なお、図4では、4つのレジスタ402、403、404、405のみが図示されているが、シフトレジスタ401のm個の出力に対応してm個のレジスタが設けられる。
レジスタ402は、重み付け係数設定信号である、アドレス信号とデータ信号、およびシフトレジスタ401の出力X(n)を入力し、その記憶データを加算器406に出力する。同様に、レジスタ403、404、405は各々、重み付け係数設定信号である、アドレス信号とデータ信号、およびシフトレジスタ401の出力X(n-1)、X(n-m+2)、X(n-m+1)を入力し、それらの記憶データを加算器406に出力する。レジスタ402、403、404、405の記憶データは複数ビットデータである。レジスタ402、403、404、405は、FIRフィルタの重み付け係数をゲイン制御信号である重み付け係数設定信号にしたがって格納するとともにシフトレジスタ手段からの入力信号により出力を切り替えるレジスタ手段を構成する。
加算器406は、レジスタ402、403、404、405を含む全てのレジスタ出力を入力し、加算し、複数ビット時系列データであるフィルタ出力Y(n)を出力する。
このように構成されたFIRフィルタの動作について、以下に説明する。
1ビット時系列データである入力信号X(n)が(m−1)段のシフトレジスタ401に入力されると、その出力には、m個の1ビット時系列データ出力X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)が出力される。ここでX(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。
重み付け係数設定信号はアドレス信号とデータ信号から構成され、アドレス信号で指定されたレジスタに、データ信号を介して重み付け係数情報が格納される。
時刻nにおいて、レジスタ402には、重み付け係数設定信号によりT0・β(n)および−T0・β(n)の2値が格納されている。この時レジスタ402にはさらにX(n)が入力されている。ここでX(n)は1ビット時系列データであり、1または−1の値をとる。レジスタ402は、X(n)が1の時はT0・β(n)、X(n)が−1の時は−T0・β(n)を出力するよう、出力切り替え機能を有している。この結果、レジスタ402の出力は、T0・β(n)・X(n)が出力されていることと等価となる。同様に、レジスタ403、404、405には各々、重み付け係数設定信号により±T1・β(n-1)、±Tm-2・β(n-m+2)、±Tm-1・β(n-m+1)が格納されている。そして各々、X(n-1)、X(n-m+2)、X(n-m+1)の値にしたがって、T1・β(n-1)・X(n-1)、Tm-2・β(n-m+2)・X(n-m+2)、Tm-1・β(n-m+1)・X(n-m+1)に等しい値を出力する。
レジスタ402、403、404、405の出力は、加算器406に入力され、加算され、フィルタ出力Y(n)が生成される。フィルタ出力Y(n)は下記の(30)式で表される。
Y(n)=T0・β(n)・X(n)+T1・β(n-1)・X(n-1)+・・・+Tm-2・β(n-m+2)・X(n-m+2)
+Tm-1・β(n-m+1)・X(n-m+1) ・・・(30)
上記の(30)式は、図2で示されたFIRフィルタのフィルタ出力を示す(23)式と同じである。したがって、図4で示されたFIRフィルタは、図2、図3のFIRフィルタと同じ機能を有していることが分かる。
第三の実施例のFIRフィルタを図1の変調器に用いた場合、重み付け係数設定信号発生器108、109は、アドレス信号とデータ信号から構成される重み付け係数設定信号を生成し、上記の値を各レジスタに設定する機能を有している。
第三の実施例におけるFIRフィルタの特徴は、乗算器を用いていないことである。信号に対し重み係数を掛ける乗算器は、入力情報を常に監視しながら制御しない限り、常に動作していなければならない。一方、第三の実施例のFIRフィルタでは、レジスタ値が変更されない限り、レジスタ読み出しが行われるに過ぎない。この結果、消費電力が削減でき、それに伴い発熱量も削減することができる。
また類似の実施例として、各レジスタに複数の出力データ対を格納する方法もある。
先に述べた例では、各レジスタに正負一対の数値が格納されていた。これを予想される全ての数値対を格納するようにし、重み付け係数設定信号のデータ信号により、出力すべき一組の数値対を指定することによって、重み付け係数設定信号データ量を削減し、図1の重み付け係数設定信号発生器108、109の負担を軽減することができる。
たとえば、レジスタに格納されるべき数値が10ビット一対で20ビットであると仮定する。予想される数値対が16通りであるとすると、これらは4ビットのデータ信号で指定することができ、20ビットのデータ信号で数値を伝送することに比べ、情報量を20%に抑えることができる。
この場合、重み付け係数設定信号発生器108、109は、重み付け係数設定信号のデータ信号にて、数値対の指定情報を出力する。
このように、第三の実施例によれば、FIRフィルタの入力信号に対し重み付け係数を乗算する過程において、乗算器に代えてレジスタを導入し、入力信号に応じてレジスタを切り替える構成としたことにより、低消費電力化、低発熱化が可能となる、という効果が得られる。
第四の実施例:
図5は、本発明の第四の実施例に係るレイズドコサインフィルタの構成を示すブロック図である。第四の実施例のレイズドコサインフィルタは、第一の実施例と同様に、その基本的構成は前述した通りであるが、FIRフィルタの重み付け係数の設定手段が相違する。
第四の実施例のレイズドコサインフィルタは、入力信号X(n)にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データ(X(n),
X(n-1),..., X(n-m+2), X(n-m+1))として出力するシフトレジスタ部(シフトレジスタ501)と、ゲイン制御信号β(n)を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データ(β(n),
β(n-1),..., β(n-m+2), β(n-m+1))として出力するシフトレジスタ502と、シフトレジスタ502から出力される複数の信号に複数の所定の第1および第2の係数(±T0,
±T1,..., ±Tm-2, ±Tm-1)をそれぞれ乗算して複数の第1および第2の重み付け係数を出力する複数の乗算器(乗算器507、508、509、510)と、複数の乗算器から出力された複数の第1および第2の重み付け係数を入力し格納するとともに、シフトレジスタ部から出力される複数の信号の値にしたがって、第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部(レジスタ503、504、505、506)と、複数のレジスタ部の出力を加算する加算器511と、を含む。
シフトレジスタ501は、入力信号X(n)を入力し、m個の出力、即ちX(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)を出力する。X(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。これらは全て1ビット時系列データである。シフトレジスタ501は、入力信号にシフト処理を行い現在および過去の入力信号を取り出すシフトレジスタ手段を構成する。
なお、図5では、レジスタ503、504、505、506と乗算器507、508、509、510が4組のみ図示されているが、シフトレジスタ501のm個の出力に対応してm組のレジスタと乗算器が設けられる。
シフトレジスタ502は、重み付け係数設定信号β(n)を入力し、m個の出力、即ちβ(n)、β(n-1)、・・・、β(n-m+2)、β(n-m+1)を出力する。β(n)は入力信号と同じ値、β(n-1)は1クロック前の入力信号、以降同様に続き、β(n-m+2)は(m−2)クロック前、β(n-m+1)は(m−1)クロック前の入力信号である。これらは全て複数ビット時系列データである。シフトレジスタ502は、入力信号にシフト処理を行い現在および過去の入力信号を取り出すシフトレジスタ手段を構成する。
FIRフィルタの静的なフィルタ基本特性を決定する正負一対となるm対の静的重み付け係数±T0、±T1、・・・、±Tm-2、±Tm-1が内蔵されている。これらは、複数ビットデータである。
乗算器507は、シフトレジスタ502の複数ビット時系列データ出力β(n)と、内蔵されている正負一対の静的重み付け係数±T0を入力し、複数ビット時系列データである正負一対の重み付け係数±Z0(n)をレジスタ503に出力する。同様に、乗算器508、509、510は各々、シフトレジスタ502の複数ビット時系列データ出力β(n-1)、β(n-m+2)、β(n-m+1)と、内蔵されている静的重み付け係数±T1、±Tm-2、±Tm-1を入力し、複数ビット時系列データである正負一対の重み付け係数±Z1(n)、±Zm-2(n)、±Zm-1(n)を、レジスタ504、505、506に出力する。
シフトレジスタ502および乗算器507〜510は、FIRフィルタの重み付け係数をゲイン制御信号である重み付け係数設定信号にしたがって生成する重み付け係数生成手段を構成する。
レジスタ503は、乗算器507の出力±Z0(n)を入力し、記憶している。またシフトレジスタ501の出力X(n)を入力し、それに応じて記憶している2値±Z0(n)のうち一方を出力する。同様に、レジスタ504、505、506は各々、乗算器508、509、510の出力の重み付け係数±Z1(n)、±Zm-2(n)、±Zm-1(n)を入力し、記憶している。また各々、シフトレジスタ501の出力X(n-1)、X(n-m+2)、X(n-m+1)を入力し、それに応じて記憶している2値±Z1(n)、±Zm-2(n)、±Zm-1(n)のうち一方を出力する。レジスタ503〜506は、FIRフィルタの重み付け係数を格納するとともにシフトレジスタ手段からの入力信号により出力を切り替えるレジスタ手段を構成する。
加算器511は、レジスタ503、504、505、506を含む同機能を担当する全てのレジスタ出力を入力し、加算し、複数ビット時系列データであるフィルタ出力Y(n)を出力する。
このように構成されたFIRフィルタの動作について、以下に説明する。
1ビット時系列データである入力信号X(n)が(m−1)段のシフトレジスタ501に入力されると、その出力には、m個の1ビット時系列データ出力X(n)、X(n-1)、・・・、X(n-m+2)、X(n-m+1)が出力される。ここでX(n)は入力信号と同じ値、X(n-1)は1クロック前の入力信号、以降同様に続き、X(n-m+2)は(m−2)クロック前、X(n-m+1)は(m−1)クロック前の入力信号である。
複数ビット時系列データである重み付け係数設定信号β(n)が(m−1)段のシフトレジスタ502に入力されると、その出力には、m個の複数ビット時系列データ出力β(n)、β(n-1)、・・・、β(n-m+2)、β(n-m+1)が出力される。ここでβ(n)は入力信号と同じ値、β(n-1)は1クロック前の入力信号、以降同様に続き、β(n-m+2)は(m−2)クロック前、β(n-m+1)は(m−1)クロック前の入力信号である。
シフトレジスタ501の出力X(n)、X(n-1)、X(n-m+2)、X(n-m+1)は、各々レジスタ503、504、505、506に入力される。
シフトレジスタ502の出力β(n)は、乗算器507に入力され、正負一対の静的重み付け係数±T0と乗算され、重み付け係数±Z0(n)としてレジスタ503へ出力される。同様に、シフトレジスタ502の出力β(n-1)、β(n-m+2)、β(n-m+1)は各々、乗算器508、509、510に入力され、正負一対の静的重み付け係数±T1、±Tm-2、±Tm-1と乗算され、重み付け係数±Z1(n)、±Zm-2(n)、±Zm-1(n)としてレジスタ504、505、506へ出力される。ここで重み付け係数Zk(n)は下記の(31)式で与えられる。以下、k=0,
1, ... , m-2, m-1とする。
Zk(n)=Tk・β(n-k) ・・・(31)
乗算器507、508、509、510は、入力値が変化した場合のみ乗算演算を行うようにすることで、演算量を削減することができる。特に、W−CDMA方式において、ゲインファクタ変更は少なくとも256チップ以上の間隔で発生するため、チップレート周波数にオーバーサンプリング倍率を掛けた周波数で動作するレイズドコサインフィルタの演算量と比較して、十分無視できる演算量に抑えることができる。レジスタ503〜506への出力(レジスタ記憶値変更)は、乗算演算実行時のみ行う。
時刻nにおいて、レジスタ503は、乗算器507から重み付け係数±Z0(n)の2値を入力し、格納している。この時レジスタ503にはさらにX(n)が入力されている。ここでX(n)は1ビット時系列データであり、1または−1の値をとる。レジスタ503は、X(n)が1の時はZ0(n)、X(n)が−1の時は-Z0(n)を出力するよう、出力切り替え機能を有している。この結果、レジスタ503の出力は、Z0(n)・X(n)が出力されていることと等価となる。
同様に、レジスタ504、505、506は各々、乗算器508、509、510から重み付け係数±Z1(n)、±Zm-2(n)、±Zm-1(n)を入力し、格納している。そして各々、X(n-1)、X(n-m+2)、X(n-m+1)の値にしたがって、Z1(n)・X(n-1)、Zm-2(n)・X(n-m+2)、Zm-1(n)・X(n-m+1)に等しい値を出力する。
レジスタ503、504、505、506の出力は、加算器511に入力され、加算され、フィルタ出力Y(n)が生成される。フィルタ出力Y(n)は下記の(32)式で表される。
Y(n)=Z0(n)・X(n)+Z1(n)・X(n-1)+・・・+Zm-2(n)・X(n-m+2)+Zm-1(n)・X(n-m+1)
=T0・β(n)・X(n)+T1・β(n-1)・X(n-1)+・・・+Tm-2・β(n-m+2)・X(n-m+2)
+Tm-1・β(n-m+1)・X(n-m+1) ・・・(32)
上記(32)式は、図2で示されたFIRフィルタのフィルタ出力を示す(23)式と同じである。したがって、図5で示されたFIRフィルタは、図2乃至図4のFIRフィルタと同じ機能を有していることが分かる。
第四の実施例のFIRフィルタを図1の変調器に用いた場合、重み付け係数設定信号β(n)は、データチャネルゲインファクタ信号発生器106にて生成されるデータチャネルゲインファクタ信号βd(n)や、制御チャネルゲインファクタ信号発生器107にて生成される制御チャネルゲインファクタ信号βc(n)そのものであり、重み付け係数設定信号発生器108、109は、これらの値を出力しさえすればよい。したがって、第四の実施例におけるFIRフィルタを用いると、重み付け係数設定信号発生器108、109において、図2に示した第一の実施例におけるFIRフィルタを用いた場合に必要となる次の処理が不要となる。すなわち、静的重み付け係数との乗算処理および個々のレジスタに異なる重み付け係数を設定する処理が不要となる。これにより、更なる小型化、低コスト化、低消費電力化、低発熱化が可能となる。
また、第四の実施例におけるFIRフィルタの更なる特徴は、入力信号に重み付け係数を乗算する過程において、乗算器を用いていないことである。信号に対し重み係数を掛ける乗算器は、入力情報を常に監視しながら制御しない限り、常に動作していなければならない。一方、第四の実施例のFIRフィルタでは、レジスタ値が変更されない限り、レジスタ読み出しが行われるに過ぎない。この結果、消費電力が削減でき、それに伴い発熱量も削減することができる。
このように、第四の実施例によれば、FIRフィルタに静的重み付け係数を内蔵し、データチャネルゲインファクタ信号や制御チャネルゲインファクタ信号を入力すれば、FIRフィルタ内で自動的に重み付け係数を生成する機能を有しているので、重み付け係数設定信号発生器における静的重み付け係数との乗算処理および個々のレジスタに異なる重み付け係数を設定する処理が不要となり、さらに小型化、低コスト化、低消費電力化、低発熱化が可能となる、という効果が得られる。
さらに、FIRフィルタの入力信号に対し重み付け係数を乗算する過程において、乗算器に代えてレジスタを導入し、入力信号に応じてレジスタを切り替える構成としたことにより、低消費電力化、低発熱化が可能となる、という効果が得られる。
第五の実施例:
図6は、本発明の第五の実施例に係る変調器の構成を示すブロック図である。第五の実施例の変調器は、3チャネル以上の入力、(図6ではそのうちの4チャネル分が示されている)を持つ点で、前述までの各実施例とは相違する。
第一の実施例とは、第一の実施例においてチャネル毎に存在する構成要素、つまりチャネライゼーションコードを乗算する乗算器、スクランブルコードを乗算する複素乗算器、チャネルゲインファクタ発生器、重み付け係数設定信号発生器、同相成分用レイズドコサインフィルタ、直交成分用レイズドコサインフィルタの組が追加チャネル数分増加し、それらの出力が加算器627、628で加算されるという点で相違している。
すなわち、送信データDPDCH1に対応する構成としては、乗算器601と、複素乗算器605と、データチャネルゲインファクタ信号発生器(図中、「βd(n)発生器」と示す)611と、重み付け係数設定信号発生器615と、レイズドコサインフィルタ(図中、全て「レイズドCOSフィルタ」と示す)619と、レイズドコサインフィルタ620と、が設けられている。
送信データHS-DPCCHに対応する構成としては、乗算器602と、複素乗算器606と、制御チャネルゲインファクタ信号発生器(図中、「βhs(n)発生器」と示す)612と、重み付け係数設定信号発生器616と、レイズドコサインフィルタ621と、レイズドコサインフィルタ622と、が設けられている。
送信データDPDCH2に対応する構成としては、乗算器603と、複素乗算器607と、複素乗算器608と、データチャネルゲインファクタ信号発生器(図中、「βd2(n)発生器」と示す)613と、重み付け係数設定信号発生器617と、レイズドコサインフィルタ623と、レイズドコサインフィルタ624と、が設けられている。
送信データDPCCHに対応する構成としては、乗算器604と、複素乗算器609と、複素乗算器610と、制御チャネルゲインファクタ信号発生器(図中、「βc(n)発生器」と示す)614と、重み付け係数設定信号発生器618と、レイズドコサインフィルタ625と、レイズドコサインフィルタ626と、が設けられている。
これらの構成要素については第一の実施例と同一なので、詳細説明は省略する。
加算器627は、レイズドコサインフィルタ619、レイズドコサインフィルタ621、レイズドコサインフィルタ623、レイズドコサインフィルタ625の出力を加算し、同相成分出力Iout(n)を出力する。加算器628は、レイズドコサインフィルタ620、レイズドコサインフィルタ622、レイズドコサインフィルタ624、レイズドコサインフィルタ626の出力を加算し、直交成分出力Qout(n)を出力する。
以上、図面を参照して本発明の幾つかの好ましい実施例について述べたが、これらは本発明の例示であり、上記以外の様々な構成を採用することもできる。
たとえば、前述までの各実施例では、W−CDMA方式を使用する通信システムで、上り回線で使用する変調器に適用したレイズドコサインフィルタを例として説明したが、これに限定されるものではなく、たとえば、W−CDMA方式の下り回線で使用するQPSK(Quadrature
Phase Shift Keying)や16値QAM(Quadrature Amplitude Modulation)を用いた変調器や、その他一般的なCDMA通信方式なども含むことができる。
本発明は、移動局から基地局への上り回線での通信時に利用されるHPSK変調器の改良であり、小型で、低コスト、低消費電力であり、発熱量の少ない、かつ、低スプリアスの変調器、その変調器に含まれるフィルタ、フィルタのゲイン制御方法、および符号変調方法を提供するので、W−CDMA方式を使用する通信システムにおいて優れた効果をもたらすことができる。

Claims (23)

  1. 送信データを入力し符号変調して出力する符号変調部と、
    ゲイン制御信号を生成するゲイン制御信号生成部と、
    前記符号変調部の出力を入力し、帯域制限して出力するフィルタ部と、
    前記ゲイン制御信号生成部の出力を入力し、前記フィルタ部のゲイン制御を行うゲイン制御部と、
    を備えたことを特徴とする変調器。
  2. 第1の送信データを入力し符号変調して第1の符号変調出力を出力する第1の符号変調部と、
    第2の送信データを入力し符号変調して第2の符号変調出力を出力する第2の符号変調部と、
    第1のゲイン制御信号を生成する第1のゲイン制御信号生成部と、
    第2のゲイン制御信号を生成する第2のゲイン制御信号生成部と、
    前記第1の符号変調出力を入力し、帯域制限して出力する第1のフィルタ部と、
    前記第2の符号変調出力を入力し、帯域制限して出力する第2のフィルタ部と、
    前記第1および第2のフィルタ部の出力を入力し、合成して出力する加算部と、
    前記第1のゲイン制御信号生成部の出力を入力し、前記第1のフィルタ部のゲイン制御を行う第1のゲイン制御部と、
    前記第2のゲイン制御信号生成部の出力を入力し、前記第2のフィルタ部のゲイン制御を行う第2のゲイン制御部と、
    を備えたことを特徴とする変調器。
  3. 請求項2に記載の変調器において、
    前記第1のフィルタ部および前記第2のフィルタ部は、符号化により多重化された複数のチャネル毎にそれぞれ設けられることを特徴とする変調器。
  4. 請求項1乃至3いずれかに記載の変調器において、前記フィルタ部は、
    過去の入力信号を含む複数の信号からなる時系列データを出力する時系列データ生成部と、
    前記ゲイン制御信号生成部の出力を入力し、その値に従って、複数の重み付け係数を前記時系列データ生成部が出力した前記時系列データの複数の信号それぞれに対応付けて設定する設定部と
    を含むことを特徴とする変調器。
  5. 請求項4に記載の変調器において、前記フィルタ部は、FIRフィルタであることを特徴とする変調器。
  6. 請求項4または5に記載の変調器において、前記フィルタ部は、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号生成部の出力を入力して複数の重み付け係数をそれぞれ格納するとともに出力する複数のレジスタ部と、
    前記シフトレジスタ部から出力される前記時系列データの前記複数の信号、および前記複数のレジスタ部から出力される前記複数の重み付け係数のそれぞれを同期して入力し、乗算して出力する複数の乗算器と、
    前記複数の乗算器の出力を加算する加算器と
    を有することを特徴とする変調器。
  7. 請求項4または5に記載の変調器において、前記フィルタ部は、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号生成部の出力を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データとして出力するシフトレジスタと、
    前記シフトレジスタから出力される前記複数の信号に複数の所定の係数をそれぞれ乗算して複数の重み付け係数として出力する複数の第1乗算器と、
    前記シフトレジスタ部から出力される前記複数の信号および前記第1乗算器から出力される前記複数の重み付け係数をそれぞれ同期して入力し、乗算して出力する複数の第2乗算器と、
    前記複数の第2乗算器の出力を加算する加算器と
    を有することを特徴とする変調器。
  8. 請求項4または5に記載の変調器において、前記フィルタ部は、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号生成部の出力に応じた第1および第2の重み付け係数を入力し格納するとともに、前記シフトレジスタ部から出力される前記複数の信号の値にしたがって、前記第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、
    前記複数のレジスタ部の出力を加算する加算器と
    を有することを特徴とする変調器。
  9. 請求項4または5に記載の変調器において、前記フィルタ部は、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号生成部の出力を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データとして出力するシフトレジスタと、
    前記シフトレジスタから出力される前記複数の信号に複数の所定の第1および第2の係数をそれぞれ乗算して複数の第1および第2の重み付け係数を出力する複数の乗算器と、
    前記複数の乗算器から出力された前記複数の第1および第2の重み付け係数を入力し格納するとともに、前記シフトレジスタ部から出力される前記複数の信号の値にしたがって、前記第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、
    前記複数のレジスタ部の出力を加算する加算器と
    を有することを特徴とする変調器。
  10. 請求項1乃至9いずれかに記載の変調器において、前記フィルタ部の入力信号は、1ビットデータであることを特徴とする変調器。
  11. 符号化変調された信号を帯域制限して出力するフィルタであって、
    過去の入力信号を含む複数の信号からなる時系列データを出力する時系列データ生成部と、
    ゲイン制御信号に応じて、複数の重み付け係数を前記時系列データ生成部が出力した前記時系列データの複数の信号それぞれに対応付けて設定する係数設定部と、
    前記係数設定部により設定された前記複数の重み付け係数によりゲイン制御するゲイン制御部と
    を備えたことを特徴とするフィルタ。
  12. 請求項11に記載のフィルタにおいて、前記フィルタは、FIRフィルタであることを特徴とするフィルタ。
  13. 請求項11または12に記載のフィルタにおいて、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データ
    として出力するシフトレジスタ部と、
    前記ゲイン制御信号に応じて複数の重み付け係数をそれぞれ格納するとともに出力する複数のレジスタ部と、
    前記シフトレジスタ部から出力される前記時系列データの前記複数の信号、および前記複数のレジスタ部から出力される前記複数の重み付け係数のそれぞれを同期して入力し、乗算して出力する複数の乗算器と、
    前記複数の乗算器の出力を加算する加算器と
    をさらに含むことを特徴とするフィルタ。
  14. 請求項11または12に記載のフィルタにおいて、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データとして出力するシフトレジスタと、
    前記シフトレジスタから出力される前記複数の信号に複数の所定の係数をそれぞれ乗算して複数の重み付け係数として出力する複数の第1乗算器と、
    前記シフトレジスタ部から出力される前記複数の信号および前記第1乗算器から出力される前記複数の重み付け係数をそれぞれ同期して入力し、乗算して出力する複数の第2乗算器と、
    前記複数の第2乗算器の出力を加算する加算器と、
    をさらに含むことを特徴とするフィルタ。
  15. 請求項11または12に記載のフィルタにおいて、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号に応じた第1および第2の重み付け係数を入力し格納するとともに、前記シフトレジスタ部から出力される前記複数の信号の値にしたがって、前記第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、
    前記複数のレジスタ部の出力を加算する加算器と
    をさらに含むことを特徴とするフィルタ。
  16. 請求項11または12に記載のフィルタにおいて、
    入力信号にシフト処理を行い、過去の入力信号を含む複数の信号からなる時系列データとして出力するシフトレジスタ部と、
    前記ゲイン制御信号を入力し、シフト処理を行い、過去のゲイン制御信号を含む複数の信号からなる時系列データとして出力するシフトレジスタと、
    前記シフトレジスタから出力される前記複数の信号に複数の所定の第1および第2の係数をそれぞれ乗算して複数の第1および第2の重み付け係数を出力する複数の乗算器と、
    前記複数の乗算器から出力された前記複数の第1および第2の重み付け係数を入力し格納するとともに、前記シフトレジスタ部から出力される前記複数の信号の値にしたがって、前記第1または第2の重み付け係数をそれぞれ切り替えて出力する複数のレジスタ部と、
    前記複数のレジスタ部の出力を加算する加算器と
    をさらに含むことを特徴とするフィルタ。
  17. 請求項11乃至16いずれかに記載のフィルタにおいて、前記フィルタの入力信号は、1ビットデータであることを特徴とするフィルタ。
  18. 符号化変調された入力信号を帯域制限して出力するフィルタのゲイン制御方法であって、
    過去の入力信号を含む複数の信号からなる時系列データを出力するステップと、
    ゲイン制御信号に応じて、複数の重み付け係数を前記時系列データを出力するステップで出力された前記時系列データの複数の信号それぞれに対応付けて設定するステップと、
    設定された前記複数の重み付け係数によりゲインを制御するステップと
    を含むことを特徴とするフィルタのゲイン制御方法。
  19. 請求項18に記載のフィルタのゲイン制御方法において、前記フィルタは、FIRフィルタであることを特徴とするフィルタのゲイン制御方法。
  20. 請求項18または19に記載のフィルタのゲイン制御方法において、前記フィルタの前記入力信号は、1ビットデータであることを特徴とするフィルタのゲイン制御方法。
  21. 送信データを入力し符号変調して出力するステップと、
    ゲイン制御信号を生成するステップと、
    前記符号変調するステップの出力を入力して帯域制限して出力するステップと、
    前記ゲイン制御信号を生成するステップの出力を入力し、前記帯域制限するステップで設定されるゲインを制御するステップと
    を備えたことを特徴とする符号変調方法。
  22. 請求項21に記載の符号変調方法において、
    過去の入力信号を含む複数の信号からなる時系列データを出力するステップと、
    前記ゲイン制御信号を生成するステップの出力を入力し、その値に従って、複数の重み付け係数を、前記時系列データを出力するステップで出力された前記時系列データの複数の信号それぞれに対応付けて設定するステップと
    をさらに含むことを特徴とする符号変調方法。
  23. 請求項21または22に記載の符号変調方法において、前記入力信号は、1ビットデータであることを特徴とする符号変調方法。
JP2007537573A 2005-09-28 2006-09-13 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法 Expired - Fee Related JP5013201B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007537573A JP5013201B2 (ja) 2005-09-28 2006-09-13 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2005281893 2005-09-28
JP2005281893 2005-09-28
JP2007537573A JP5013201B2 (ja) 2005-09-28 2006-09-13 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法
PCT/JP2006/318123 WO2007037124A1 (ja) 2005-09-28 2006-09-13 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2012089047A Division JP2012147483A (ja) 2005-09-28 2012-04-10 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法

Publications (2)

Publication Number Publication Date
JPWO2007037124A1 true JPWO2007037124A1 (ja) 2009-04-02
JP5013201B2 JP5013201B2 (ja) 2012-08-29

Family

ID=37899554

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2007537573A Expired - Fee Related JP5013201B2 (ja) 2005-09-28 2006-09-13 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法
JP2012089047A Pending JP2012147483A (ja) 2005-09-28 2012-04-10 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2012089047A Pending JP2012147483A (ja) 2005-09-28 2012-04-10 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法

Country Status (5)

Country Link
US (2) US8311077B2 (ja)
EP (1) EP1931056A4 (ja)
JP (2) JP5013201B2 (ja)
CN (2) CN101278491B (ja)
WO (1) WO2007037124A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5354979B2 (ja) * 2007-07-12 2013-11-27 パナソニック株式会社 低密度パリティ検査畳み込み符号(ldpc−cc)符号化器及びldpc−cc復号器
JP5201158B2 (ja) 2010-02-24 2013-06-05 住友電気工業株式会社 信号処理回路とこの回路を有する通信装置
US20120288035A1 (en) * 2011-05-11 2012-11-15 Udo Karthaus Base-band to radio frequency up-converter
TWI457024B (zh) * 2012-09-04 2014-10-11 Realtek Semiconductor Corp 頻寬選擇方法
JP6500584B2 (ja) * 2015-05-12 2019-04-17 株式会社ソシオネクスト デジタルフィルタ回路、受信回路、及び半導体集積回路
CN117991243B (zh) * 2024-04-03 2024-07-02 海底鹰深海科技股份有限公司 一种基于fpga的声纳信号匹配滤波处理方法及其系统

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2441961A1 (fr) * 1978-11-17 1980-06-13 Thomson Csf Filtre a transfert de charges electriques, programmable numeriquement
JPH04347921A (ja) * 1990-12-25 1992-12-03 Ricoh Co Ltd 二次合成デジタルfirフィルタ
JPH04302522A (ja) * 1991-03-29 1992-10-26 Hitachi Ltd 演算回路及びこれを用いた適応フィルタ並びにエコーキャンセラ
JPH06164320A (ja) * 1992-11-24 1994-06-10 Takayama:Kk フィルタ回路
US5563819A (en) * 1994-03-31 1996-10-08 Cirrus Logic, Inc. Fast high precision discrete-time analog finite impulse response filter
KR100188692B1 (ko) * 1996-01-20 1999-06-01 윤종용 디지탈필터
US6134569A (en) * 1997-01-30 2000-10-17 Sharp Laboratories Of America, Inc. Polyphase interpolator/decimator using continuous-valued, discrete-time signal processing
JP2000253079A (ja) * 1999-02-25 2000-09-14 Matsushita Electric Ind Co Ltd ディジタル受信機
JP3601816B2 (ja) * 1999-05-31 2004-12-15 韓國電子通信研究院 移動通信システムにおける変調装置、端末器および変調方法
JP3322243B2 (ja) * 1999-06-30 2002-09-09 日本電気株式会社 直接拡散cdma受信機
JP3688166B2 (ja) 1999-11-26 2005-08-24 シャープ株式会社 Cdma変調方法及びその装置
US6650688B1 (en) * 1999-12-20 2003-11-18 Intel Corporation Chip rate selectable square root raised cosine filter for mobile telecommunications
US6982972B1 (en) * 2000-03-30 2006-01-03 Mitsubishi Denki Kabushiki Kaisha Signal processor in multiplex communication system utilizing a changeover signal indicating a change in gain of the transmission signal and the signal processing method for the system
JP2001285252A (ja) * 2000-03-31 2001-10-12 Mitsubishi Electric Corp 変調装置および変調方法
JP3661842B2 (ja) 2000-05-30 2005-06-22 旭化成マイクロシステム株式会社 変調器
JP3956085B2 (ja) * 2000-12-20 2007-08-08 日本電気株式会社 送信回路
US7170922B2 (en) * 2001-05-18 2007-01-30 Sanyo Electric Co., Ltd. Transmission timing control device, digital roll-off filter, and mobile radio terminal for digital radio communication
JP3871906B2 (ja) * 2001-07-02 2007-01-24 シャープ株式会社 再生パワー制御方法および再生パワー制御装置並びにそれを備えた記録再生装置
JP4015455B2 (ja) * 2002-03-29 2007-11-28 富士通株式会社 歪補償装置
KR100584329B1 (ko) * 2003-09-09 2006-05-26 삼성전자주식회사 비동기 광대역 코드분할 다중접속 통신 시스템에서 프레임기준신호의 위상 회전에 따른 왜곡 보상 장치 및 방법
DE10359268B4 (de) * 2003-12-17 2011-05-19 Infineon Technologies Ag Vorrichtung zum Erzeugen von Sendesignalen in einer Mobilfunkstation mittels eines Verwürfelungscode-Generators für Präambeln und für Sendesignale dedizierter physikalischer Kanäle
JP4362090B2 (ja) * 2004-07-05 2009-11-11 パナソニック株式会社 変調器

Also Published As

Publication number Publication date
CN103220247A (zh) 2013-07-24
WO2007037124A1 (ja) 2007-04-05
US20120281771A1 (en) 2012-11-08
US8311077B2 (en) 2012-11-13
EP1931056A4 (en) 2014-04-23
JP2012147483A (ja) 2012-08-02
US20090135920A1 (en) 2009-05-28
JP5013201B2 (ja) 2012-08-29
EP1931056A1 (en) 2008-06-11
CN101278491B (zh) 2013-03-06
CN101278491A (zh) 2008-10-01

Similar Documents

Publication Publication Date Title
US6449302B2 (en) System and method for peak power reduction in spread spectrum communications systems
JP2012147483A (ja) 変調器、フィルタ、フィルタのゲイン制御方法、および符号変調方法
JP2011045096A (ja) ダイレクトシーケンス拡散システム
KR100370993B1 (ko) 송신될 베이스밴드 신호의 송신 코드의 수에 기초한 진폭레벨 제어
US20130013660A1 (en) Correlation Device
KR100449546B1 (ko) 코드선택 코드분할 다중접속 변복조 방법 및 그것을구현한 장치
KR100344600B1 (ko) 코드 분할 다중 접속 신호를 처리하기 위해 복소 의사잡음시퀀스를 생성하는 방법 및 시스템
JP2001156679A (ja) Cdma変調方法及びその装置
EP1207660A2 (en) Time-sharing of a digital filter
JP2002533982A (ja) Cdma通信システムにおいてクロック・ジッタによって生じる位相誤差の補償
CA2406757C (en) System and method for peak power reduction in spread spectrum communications systems
JP4362090B2 (ja) 変調器
JP2001339365A (ja) 変調器
JP2004320088A (ja) スペクトル拡散変調信号発生方法
JPH09135232A (ja) スペクトラム拡散通信装置
JP2005057611A (ja) Cdma変調方法及び変調装置
JP2009118187A (ja) 送信装置、受信装置、送信方法、受信方法、ならびに、プログラム
JPH08307343A (ja) 無線通信装置
JPH11274984A (ja) 干渉信号再生装置
JP2001230755A (ja) スペクトラム拡散通信装置
KR20120068999A (ko) 통신 시스템의 채널 확산을 위한 수열 족의 생성 장치 및 방법
JP2006014290A (ja) スペクトラム拡散通信装置
JP2002261657A (ja) Cdma変調方法およびcdma変調装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090812

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100623

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100629

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111013

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111209

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120112

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120410

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120418

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120510

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120523

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150615

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees