JPS6373754A - システムクロツク分配方式 - Google Patents

システムクロツク分配方式

Info

Publication number
JPS6373754A
JPS6373754A JP61217069A JP21706986A JPS6373754A JP S6373754 A JPS6373754 A JP S6373754A JP 61217069 A JP61217069 A JP 61217069A JP 21706986 A JP21706986 A JP 21706986A JP S6373754 A JPS6373754 A JP S6373754A
Authority
JP
Japan
Prior art keywords
system clock
clock
devices
selectors
selector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61217069A
Other languages
English (en)
Inventor
Yumiko Kato
由美子 加藤
Satoru Kakuma
加久間 哲
Atsuhisa Takahashi
淳久 高橋
Hiroaki Takechi
武市 博明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP61217069A priority Critical patent/JPS6373754A/ja
Publication of JPS6373754A publication Critical patent/JPS6373754A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 システムクロックを発生する二重化構成の同期装置と、
二重化構成のネットワーク等のシステム内装置とを備え
、セレクタとの間を交差接続することにより、何れの系
に障害が発生しても、健全なシステム内装置にシステム
クロックを分配できるようにし、システムの信頼性を向
上させたものである。
〔産業上の利用分野〕
本発明は、二重化構成の同期装置から二重化構成のシス
テム内装置に、システムクロックを分配するシステムロ
タツク分配方式に関するものである。
ディジタル交換システムに於いては、上位システムから
基準システムクロックが供給され、その基準システムク
ロックに位相同期したシステムクロックを同p、!1装
置に於いて生成し、基準システムクロックの供給が断と
なった場合は、同期装置は独立同期状態となってシステ
ムクロックの生成をmuし、生成されたシステムクロッ
クをネットワーク等のシステム内装置に分配するもので
ある。
又同期装置やシステム内装置を二重化構成としてiS 
iil性の向上が図られており、各部はシステムクロッ
クに基づいて動作するものであるから、システムクロッ
クの分配に於いても、一層の信顛性の向上が望まれてい
る。
〔従来の技術〕
第3図は従来例のブロック図を示し、二重化構成の同期
装置21−0.21−1は、システムクロック発生部2
2−0.22−1を備えており、上位システムからの例
えば8 M Hzの基準システムクロックに位相同期し
た8MHzのシステムクロックを発生し、その基準シス
テムクロックが断となると、独立同期によりシステムク
ロックを発生するものであり、文相互にシステムクロッ
ク発生部22−0.22−1間では位相同期がとられて
、二重化構成のネットワークや各種のシステム内WiW
23 −0、23 1にシステムクロックが分配される
。各システム内装置は、分配されたシステムクロックに
基づいて処理が実行される。
この場合、一方の系の同期装置21−0を現用系とする
と、他方の系の同期装置21−1は予備系となり、シス
テム内装置23−0は現用系、システム内装置23−1
は予備系となる。そして、現用系の同期装置21−0に
障害が発生ずると、予備系の同期装置21−1に切替え
られ、又システム内装置23−0.23−1も、その現
用系から予備系への切替えに伴って、現用系から予備系
への切替えが行われる。
〔発明が解決しようとする問題点〕
同期装置21−0.21−1とシステム内装置23−0
.23−1との間は、ケーブルにより接続され、システ
ムクロックがそのケーブルを介して分配されるものであ
り、システムクロック発生部22−0.22−1が健全
であっても、そのケーブルの切断、コネクタの接触不良
、ケーブルに対する送信部の障害等により、システムク
ロックをシステム内装置23−0.23−1へ分配でき
なくなる場合が生じる。その場合は、その障害発生の系
が現用系であると、システム内装置23−0.23−1
が健全であっても、そのシステム内装置’W23−0.
23−1を含めて現用系から予備系への切替えを行う必
要がある。
又障害が発生した系を予備系に切替えた後、その予備系
の電源を断とし、障害発生個所のパッケージを良品のパ
ッケージと交換することになり、パッケージ交換後は、
電源の再投入処理を行うことになる。
従って、二重化構成により現用予備の切替えが可能とな
るが、同期装置21−0.21−1とシステム内装置2
3−0.23−1との現用系と予備系とが一体的に切替
えられるので、保守作業が容易でない欠点があった。
本発明は、同月装置側とシステム内装置側とを独立的に
現用系と予備系との切替えを可能とし、保守作業が容易
であると共に、信頼性を更に向上させることを目的とす
るものである。
〔問題点を解決するための手段〕
本発明のシステムクロック分配方式は、第1図を参照し
て説明すると、一方の系と他方の系との同期装置1−0
.1−1は、相互に位相同期をとり、又上位システムか
らの基準システムクロックに位相同期したシステムクロ
ックを発生するシステムクロック発生部2−0.2−1
をそれぞれ備えており、この一方の系と他方の系との同
期装置1−0.1−1に、それぞれセレクタ3−0.3
−1を設け、このセレクタ3−0.3−1により、それ
ぞれ一方の系と他方の系とのシステムクロック発生部2
−0.2−1からのシステムクロックを選択して、一方
の系のシステム内装置4−0と、他方の系のシステム内
装置4−1とに供給する。
そして、一方の系と他方の系とのシステム内装置4−0
.4−1内に設けたセレクタ5−0.5−1と、同期装
置1−0.1−1内のセレクタ3−0.3−1とを、同
一系間と他系間とをそれぞれ接続する。
システム内装置4−0.4−1に於いては、セレクタ5
−0.5−1により、一方の系からのシステムクロック
と、他方の系からのシステムクロックとを選択して使用
するものである。
〔作用〕
一方の系と他方の系とのシステムクロック発生部2−0
.2−1の何れに障害が発生しても、セレクタ3−0.
3−1を介してシステム内装置4−0.4−1にシステ
ムクロックを継続して供給することができる。又そのセ
レクタ3−0.3−1に障害が発生しても、システム内
装置4−0゜4−1との間は交差接続されているので、
健全な側のセレクタを介してシステムクロックを供給す
ることができる。又システム内装置4−0.4−1に於
いては、一方と他方との系からのシステムクロックをセ
レクタ5−0.5−1により選択するものであるから、
ケーブル障害等があっても、健全なケーブルを介して分
配されるシステムクロックを選択することができる。従
って、現用系と予備系とを、同期装置1−0.1−1と
システム内装面4−0.4−1とを別個に切替えること
が可能となり、信転性の向上を図ることができる。
又システムクロックの分配径路を選択制御することがで
きるから、保守作業が容易となる。
〔実施例〕
以下図面を参照して本発明の実施例について詳細に説明
する。
第2図は本発明の実施例のブロック図であり、11−0
.11−1は同期装置、12−0.12−1は位相同期
回路(P L L)を含むシステムクロック発生部、1
3−0.13−1はセレクタ、14−0.14−1は制
御部、15−01〜15−On、15−11〜15−I
nは分配出力部、16−01,16−11〜16−On
、16−1nはシステム内装置、17−0.17−1は
セレクタである。
システムクロック発生部12−0.12−1は、上位シ
ステムからの基準システムクロックに位相同期したシス
テムクロックを発生して、セレクタ13−0.13−1
にそれぞれ加える。又システムクロック発生部12−0
.12−1は、相互に制御部14−0.14−1を介し
て位相同期をとり、上位システムからの基準システムク
ロックが断となった場合は、継続してシステムクロック
を発生する。
セレクタ13−0.13−1は、制御部14−0.14
−1からそれぞれ制御され、各基が正常であれば、例え
ば、セレクタ13−0によりシステムクロック発生部1
2−0からのシステムクロックを選択出力して分配出力
部15−01〜15−Onに加え、又セレクタ13−1
によりシステムクロック発生部12−1からのシステム
クロックを選択出力して分配出力部15−11〜15−
+  inに加える。
システム内装置16−01.16−11〜16−On、
16−Inのセレクタ17−0.17−1には、それぞ
れ分配出力部i 5−Ot〜15−Qn、15 11〜
15  Inからのシステムクロックが加えられる。こ
の場合、例えば、システム内装置16−Q 1〜t6−
onは、分配出力部15−01〜15−Onからのシス
テムクロックを選択するようにセレクタ17−0を制御
し、システム内装置16−11〜16−Inは、分配出
力部15−11〜15−Inからのシステムクロックを
選択するようにセレクタ17−1を制?:tllする。
従って、0系と1系とのシステムクロックの分配径路が
形成される。
例えば、同期装置?110内のシステムクロック発生部
12−0に障害が発生すると、セレクタ13−0を制御
して、他方の系の同期装置11−1内のシステムクロッ
ク発生部12−1からのシステムクロックを選択出力さ
せ、それぞれ0系のシステム内装置16−01〜16−
Onに分配することができる。従って、システム内装置
に於いては、現状のまま処理を続行することが可能とな
る。
又分配出力部15−01或いはこの分配出力部15−0
1とシステム内装ff16 0にとの間のケーブルに障
害が発生したとすると、システム内装W1601のセレ
クタ17−0を制御して、分配出力15−11からのシ
ステムクロックを選択させる。従って、システム内装?
al 6−01が現用系であれば、そのまま継続して現
用系として処理を続行することができる。
即ち、システム内装置16−01.16−11〜16−
On、16−Inに於いては、同期装置11−0.11
−1からのシステムクロックの分配径路の障害によって
現用系と予備系との切替えを行う必要はなく、内部の障
害時に於いてのみ現用系から予備系への切替えを行うこ
とになり、同期装置11−0.11−1側とは独立に現
用、予備の切替えを行うことができる。従って、保守作
業時に於いても、パフケージ交換を必要とする個所のみ
電源断とすることができるから、システム全体に影響を
及ぼすことなく、容易にパフケージ交換を行うことがで
きる。
〔発明の効果〕
以上説明したように、本発明は、同′M装置1−0.1
−1内では、相互にシステムクロック発生部z−o、z
−1からのシステムクロ、りをセレクタ3−0.3−1
により選択出力し、このセレクタ3−0.3−1とシス
テム内装置4−0.4−1のセレクタs−o、s−iと
の間を交差接続を含む接続構成としたもので、同期装置
1−0゜1−1側とシステム内装置4−0.4−1側と
は独立的に現用系と予備系との切替えを行うことができ
るので、保守作業が容易となる。又システムクロックの
分配径路を選択制御できるから、ケーブル障害等を含め
て各種の障害に対して、システムダウンとなることな(
、システムクロックの分配を継続することができる。従
って、信転性を一層向上させることができる。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、第2図は本発明の実
施例のブロック図、第3図は従来例のブロック図である
。 1−0.1−1は同期装置、2−.0.2−1はシステ
ムクロック発生部、3−0.3−1はセレクタ、4−0
.4−1はシステム内装置、5−0.5−1はセレクタ
である。 本発明の原理)゛ロツク面 第1図 従来例のブロック図 第3図

Claims (1)

  1. 【特許請求の範囲】 二重化構成の同期装置から二重化構成のシステム内装置
    にシステムクロックを分配供給するシステムクロック分
    配方式に於いて、 システムクロック発生部(2−0、2−1)をそれぞれ
    備えた一方の系と他方の系との同期装置(1−0、1−
    1)に、それぞれセレクタ(3−0、3−1)を設け、
    該セレクタ(3−0、3−1)により前記一方の系と他
    方の系とのシステムクロック発生部(2−0、2−1)
    からのシステムクロックを選択してそれぞれ一方と他方
    との系のシステム内装置(4−0、4−1)に供給し、
    該システム内装置(4−0、4−1)に設けたセレクタ
    (5−0、5−1)により、前記一方と他方との系の同
    期装置(1−0、1−1)の前記セレクタ(3−0、3
    −1)を介して供給されたシステムクロックを選択して
    使用する ことを特徴とするシステムクロック分配方式。
JP61217069A 1986-09-17 1986-09-17 システムクロツク分配方式 Pending JPS6373754A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61217069A JPS6373754A (ja) 1986-09-17 1986-09-17 システムクロツク分配方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61217069A JPS6373754A (ja) 1986-09-17 1986-09-17 システムクロツク分配方式

Publications (1)

Publication Number Publication Date
JPS6373754A true JPS6373754A (ja) 1988-04-04

Family

ID=16698346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61217069A Pending JPS6373754A (ja) 1986-09-17 1986-09-17 システムクロツク分配方式

Country Status (1)

Country Link
JP (1) JPS6373754A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04137923A (ja) * 1990-09-28 1992-05-12 Nec Corp 回線切替回路
EP0572739A2 (en) * 1992-06-02 1993-12-08 Nec Corporation System for processing synchronization signals with phase synchronization in a mobile communication network
JPH07321713A (ja) * 1994-05-27 1995-12-08 Nec Corp 伝送装置
JPH086854A (ja) * 1993-12-23 1996-01-12 Unisys Corp アウトボードファイルキャッシュ外部処理コンプレックス
US6169753B1 (en) 1997-10-14 2001-01-02 Fujitsu Limited Transmission device and signal transmission method in synchronous network
JP2005531221A (ja) * 2002-06-21 2005-10-13 トムソン ライセンシング 多数の基準入力又は冗長な基準入力を交互に受けるために構成されたブロードキャストルータ

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5553956A (en) * 1978-10-18 1980-04-19 Oki Electric Ind Co Ltd Clock distribution system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5553956A (en) * 1978-10-18 1980-04-19 Oki Electric Ind Co Ltd Clock distribution system

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04137923A (ja) * 1990-09-28 1992-05-12 Nec Corp 回線切替回路
EP0572739A2 (en) * 1992-06-02 1993-12-08 Nec Corporation System for processing synchronization signals with phase synchronization in a mobile communication network
EP0572739A3 (en) * 1992-06-02 1994-10-12 Nec Corp System for processing synchronization signals with phase synchronization in a mobile communication network.
EP0967751A1 (en) * 1992-06-02 1999-12-29 Nec Corporation System for processing synchronization signals with phase synchronization in a mobile communication network
JPH086854A (ja) * 1993-12-23 1996-01-12 Unisys Corp アウトボードファイルキャッシュ外部処理コンプレックス
JPH07321713A (ja) * 1994-05-27 1995-12-08 Nec Corp 伝送装置
US6169753B1 (en) 1997-10-14 2001-01-02 Fujitsu Limited Transmission device and signal transmission method in synchronous network
JP2005531221A (ja) * 2002-06-21 2005-10-13 トムソン ライセンシング 多数の基準入力又は冗長な基準入力を交互に受けるために構成されたブロードキャストルータ
US7778155B2 (en) 2002-06-21 2010-08-17 Thomson Licensing Broadcast router configured for alternately receiving multiple or redundant reference inputs

Similar Documents

Publication Publication Date Title
JPS6373754A (ja) システムクロツク分配方式
JPS63175913A (ja) クロツク供給方式
US7230468B2 (en) Systems and methods for providing distributed control signal redundancy among electronic circuits
KR100907947B1 (ko) 무정전 전원공급을 위한 서버구동용 전원시스템
US7350116B1 (en) Clock synchronization and fault protection for a telecommunications device
KR100406863B1 (ko) 다중컴퓨터 시스템의 클럭 생성장치
JP2776417B2 (ja) 多重化クロック分配方式
US6473440B1 (en) Clock supplying apparatus for multiline transmission system
KR100440572B1 (ko) 이중화된 스위치 보드 및 라인 접속 보드 사이의 클럭동기화를 위한 시스템
KR0136521B1 (ko) 이중화 클럭선택장치
KR0126856B1 (ko) 동기용 입력 기준 클럭 선택장치
JP2978623B2 (ja) 網同期システム
KR0164110B1 (ko) 시스템 클럭 분배 장치
JP2897482B2 (ja) 同期信号分配方式
JPH01309540A (ja) 網同期装置および網同期方法
JPH0457536A (ja) クロック供給方式
JPH05130093A (ja) システムクロツク分配方法
JP2718543B2 (ja) 従属同期方式
JP2713004B2 (ja) クロック供給方式
JPH0662481A (ja) ディジタル交換機の同期信号発生回路
KR100322344B1 (ko) 에이디에스엘의 디에스엘에이엠 동기 클럭 절체회로
JPS636934A (ja) 網同期方式
JPH0736581B2 (ja) 二重化クロツク信号発生装置
JPH05136778A (ja) クロツク供給方法
JPH0783330B2 (ja) クロック切替方式