JPS63672A - 画像処理装置 - Google Patents

画像処理装置

Info

Publication number
JPS63672A
JPS63672A JP14297286A JP14297286A JPS63672A JP S63672 A JPS63672 A JP S63672A JP 14297286 A JP14297286 A JP 14297286A JP 14297286 A JP14297286 A JP 14297286A JP S63672 A JPS63672 A JP S63672A
Authority
JP
Japan
Prior art keywords
image
cpu
data bus
pieces
image memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14297286A
Other languages
English (en)
Inventor
Akira Matsueda
松枝 晃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Olympus Corp
Original Assignee
Olympus Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Olympus Optical Co Ltd filed Critical Olympus Optical Co Ltd
Priority to JP14297286A priority Critical patent/JPS63672A/ja
Publication of JPS63672A publication Critical patent/JPS63672A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Processing Or Creating Images (AREA)
  • Storing Facsimile Image Data (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は画像処理装置に関する。
〔従来の技術〕
使用する画像メモリの枚数が可変の画像処理装置におい
ては、その装置のソフトウェアに画像メモリの枚数を知
らせる必要があるが、従来はこれをキーボードからの入
力、あるいはソフトウェアのデータ書き替えで行ってい
た。
〔発明が解決しようとする問題点〕
しかしながら、画像メモリの枚数をキーボードから入力
する場合にあっては、その操作をシステム立上げ時に毎
回行う必要があるため、操作が面倒になるという問題が
ある。また、ソフトウェアの定数を磨き換えることによ
って画像メモリの枚数を変更する場合にあっては、ソフ
トウェアツールが必要であると共に、ソフトウェア構造
についての理解も必要となるため、変更に手間がかかる
という問題がある。
この発明は、このような従来の問題点に着目してなされ
たもので、使用する画像メモリの枚数をPI!i里な操
作で、容易に変更できるよう適切に構成した画像処理装
置を提供することを目的とする。
c問題点を解決するための手段および作用〕上記目的を
達成するため、この発明では任意の画像メモリ枚数をセ
ットするための手段と、この枚数セット手段によりセッ
トされた枚数を記憶する記憶手段とを、画像処理@置を
構成する任意の回路の基板上に実装し、記憶手段に記憶
された枚数を読出すことにより使用する画像メモリの枚
数を変更し得るように構成する。
(実施例) 第1図はこの発明の一実施例を示す画像処理装置全体の
ブロック図である。この画像処理装置は、CPU1、C
P[Jバス2、画像バス3、主記憶用メモリ4、複数の
画像メモリ5 −1.5−2.・・・。
5−n1画像入力用A/D変換器6および画像表示用D
/A変換器7を具える。画像データはA/D変換器6で
デジタル信号に変換され画像バス3を介して所定数の画
像メモリ5 −1.5−2.・・・に順次記憶され、ま
た画像メモリ5 −1.5 −2゜・・・から画像バス
3を介して読み出された画像データはD/A変換器7で
アナログ信号に変換され、図示しないCRTモニタに表
示される。このシステムのプログラムは主記憶用メモリ
4に格納され、これをCPU1がCPUバス2を介して
読出して種々の処理を行うようになっている。
この実施例では、複数の画像メモリ5−1.5−2.・
・・5−nのうちから使用する画像メモリの任意の枚数
を指定するための回路を、D/A変換器7を構成する基
板上に実装する。
第2図はその一例の回路構成を示すもので、基板11に
はD/A変換器7を構成する回路の他、枚数レジスタ用
のデータバスバッファ12、このデータバスバッファ1
2の下位3ビツトを枚数指定ビットとしてこれに枚数を
セットするためのプルアップ抵抗13−1.13−2.
13−3およびスイッチ14−1.14−2.14−3
. CP U 1(第1図参照)からのアドレスおよび
リセット信号に応じてデータバスバッフ?12のゲート
を制御するI10デコーダ15を実装する。
このようにして、CPIJlによりCPUバス2を介し
て枚数レジスタをアクセスしてI10デコーダ15の出
力をローレベルにし、これによりデータバスバッファ1
2のゲートを開いてスイッチ14−1〜14−3の状態
をCPUバス2を介してCPU 1に読込み、その読込
んだ内容に使用する画像メモリの枚数を変更する。第2
図では、スイッチ14−1〜14−3の状態より使用す
る画像メモリが3枚であると設定され、以後プログラム
はこの条件で処理を進めることになる。
第3図AはA/D変換器6の出力を設定された枚数の画
像メモリに入力する場合のフローチャートを示すもので
ある。先ず、画像メモリNo (FMNO)をOとし、
最大画像メモリ枚数を示す変数MXFMにD/A変換器
7の基板11に実装した枚数レジスタ用データバスバッ
ファ12の内容を代入する。次に、FMNOをループ変
数としてFMNO=MXFMとなるまで順次画像メモリ
を切換えてA/D変換器6の出力を入力し、FMNO=
MXFMとなった時点で画像メモリが一杯になったこと
を示すステータスFMFULLを1にして終了する。
ファイルへの連続記録の場合も同様で、第3図Bに示す
ように、FMNOをループ変数としてFMNO=MXF
Mとなるまで順次画像メモリを切換えてファイルへ記録
し、全部記録した時点で記録終了のステータスRECE
NDを1にして終了する。
なお、以上の実施例では、使用する画像メモリの枚数を
指定するための回路をD/A変換器7の基板11に実装
したが、これはcpuiやA/D変換器6など画像処理
装置に必ず存在する他の基板上に実装することもできる
〔発明の効果) 以上述べたように、この発明によれば使用する画像メモ
リの枚数を枚数セット手段によりセットするだけで、こ
れをシステムのソフトウェアに知らせることができるの
で、ツール等を必要とすることなく、簡単な操作で使用
する画像メモリの枚数を変更することができる。
【図面の簡単な説明】 第1図はこの発明の一実施例を示す画像処理装置全体の
ブロック図、 第2図はその要部の一例の構成を示すブロック図、 第3図AおよびBはその動作を説明するためのフローチ
ャートである。 1・・・CPtJ        2・・・CPtJバ
ス3・・・画像バス     4・・・主記憶用メモリ
5−1. 5−2.・・・5−n・・・画像メモリ6・
・・A/D変換器    7・・・D/A変換器11・
・・基板       12・・・データバスバッファ
13−1〜13−3・・・プルアップ抵抗14−1〜1
4−3・・・スイッチ 15・・・I10デコーダ 特許出願人   オリンパス光学工業株式会社第3図 A       B

Claims (1)

    【特許請求の範囲】
  1. 1、使用する画像メモリの枚数が可変の画像処理装置に
    おいて、任意の画像メモリ枚数をセットするための手段
    と、この枚数セット手段によりセットされた枚数を記憶
    する手段とを具え、この記憶手段に記憶された枚数を読
    出すことにより使用する画像メモリの枚数を変更し得る
    よう構成したことを特徴とする画像処理装置。
JP14297286A 1986-06-20 1986-06-20 画像処理装置 Pending JPS63672A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14297286A JPS63672A (ja) 1986-06-20 1986-06-20 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14297286A JPS63672A (ja) 1986-06-20 1986-06-20 画像処理装置

Publications (1)

Publication Number Publication Date
JPS63672A true JPS63672A (ja) 1988-01-05

Family

ID=15327939

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14297286A Pending JPS63672A (ja) 1986-06-20 1986-06-20 画像処理装置

Country Status (1)

Country Link
JP (1) JPS63672A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5861417A (ja) * 1981-10-08 1983-04-12 Yuuseidaijin 郵便用秤
JPS59156477A (ja) * 1983-02-28 1984-09-05 東芝テック株式会社 荷物輸送管理装置
JPS61117417A (ja) * 1984-11-13 1986-06-04 Toshimasa Ikushima 物品の計量方法およびその装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5861417A (ja) * 1981-10-08 1983-04-12 Yuuseidaijin 郵便用秤
JPS59156477A (ja) * 1983-02-28 1984-09-05 東芝テック株式会社 荷物輸送管理装置
JPS61117417A (ja) * 1984-11-13 1986-06-04 Toshimasa Ikushima 物品の計量方法およびその装置

Similar Documents

Publication Publication Date Title
KR860007584A (ko) 비디오 변환기장치
US4918647A (en) Programmable interface unit which generates dedicated control signals in response to a single control word
US4849924A (en) Event counting prescaler
JPS63672A (ja) 画像処理装置
EP0059758A1 (en) Numerical control unit
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
JPS6410854B2 (ja)
JPS59174950A (ja) 割込処理装置
JPH0250495B2 (ja)
JPH082756Y2 (ja) 画像処理装置
KR910005782B1 (ko) 컴퓨터 그래픽 영상 처리장치
JPS6292051A (ja) メモリ装置
JPH03147164A (ja) 情報処理装置
JPH0683300A (ja) パレット制御回路
JPS6217250B2 (ja)
JPS6031646A (ja) デ−タ処理装置
JPS6142042A (ja) 監視装置
JPH0216665A (ja) データ転送装置
JPH01112449A (ja) 速度変換メモリ装置
JP2000298463A (ja) 静止画像表示装置
JPH01118940A (ja) 応答監視方式
JPS61276049A (ja) ダイレクト・メモリ・アクセス制御方式
JPS61157941A (ja) 転送アドレス制御装置
JPS6148057A (ja) アドレス選択回路
JPS61184587A (ja) 画像表示制御装置