JPS63261433A - タスクスケジュール方法 - Google Patents

タスクスケジュール方法

Info

Publication number
JPS63261433A
JPS63261433A JP9562487A JP9562487A JPS63261433A JP S63261433 A JPS63261433 A JP S63261433A JP 9562487 A JP9562487 A JP 9562487A JP 9562487 A JP9562487 A JP 9562487A JP S63261433 A JPS63261433 A JP S63261433A
Authority
JP
Japan
Prior art keywords
task
tasks
scheduler
under
operated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9562487A
Other languages
English (en)
Other versions
JP2590872B2 (ja
Inventor
Atsushi Sugano
淳 菅野
Keiichiro Kuwatsuru
桑鶴 敬一郎
Kenichi Ueda
謙一 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP62095624A priority Critical patent/JP2590872B2/ja
Publication of JPS63261433A publication Critical patent/JPS63261433A/ja
Application granted granted Critical
Publication of JP2590872B2 publication Critical patent/JP2590872B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は1つの中央処理装置内で複数のOSが並行稼動
するという動作環境におけるタスクスケジューラに関す
るものである 従来の技術 オペレーティングシステム(以下O8と記す)の制御単
位にタスクあるいはプロセスが、1、従来のタスクスケ
ジューラでは1つのタスクは1つのO8の下で制御され
ている。以下、第4図、第5図を参照して従来のタスク
スケジューラについて説明する。
第4図において、14は従来のシステムで稼動するO8
,15はこの0814の管理におけるスケジューラ、1
6〜18はこのスケジューラ15により制御されるタス
クである。
以上のような構成において、タスク16〜18は唯一の
0814とスケジューラ15によシ管理され、動作して
いる。
第5図は、複数のO8が並行動作する場合の従来例であ
る。第5図において、19は並行動作する1つのO8で
あシ、20はこの0819の下でのスケジューラ、21
は並行動作する他方のO8であり、22はこの0821
の下でのスケジューラ、23〜25は0821の下で制
御されるタスク、26〜28は0819の下で制御され
るタスクである。
以上のような第5図の構成において、0821、スケジ
ューラ22、及びタスク23〜25は、0819の1つ
のタスク#126として動作している。タスク#227
およびタスク#328もタスク#126と同様の構成を
している。
発明が解決しようとする問題点 第4図に示す従来例では、1つの中央処理装置において
、他のO8が並行動作はできない。
第5図に示す従来例では複数のOSの並行動作は可能と
なるが0821及びそのタスク23〜25は0819の
1つのタスクとして動作し、2つのスケジューラ20.
22は相互に関係なく独立に動作している。ここでタス
ク23〜25が0819の下の待ち状態になった場合に
、O8及びこれらのタスク23〜25はすべて0819
の下の待ち状態となシ、0821の各タスク23〜25
の効率的な動作が妨げられる。
本発明は従来技術の以上のような問題点を解決するもの
で、1つの中央処理装置内で複数のO8の動作を可能に
し、かつ複数のO8下のタスクの動作の効率化を図るこ
とを目的とするものである。
問題点を解決するための手段 上記目的を達成するために、本発明は複数のO8と、そ
れぞれのO8が有するスケジューラとを備え、タスクが
各スケジューラにより独立に制御されるようにしたもの
である。
作用 上記構成において、1つのO8の制御の下で複数のタス
クが動作した後に、各タスクの内部で他方のO8に対し
てタスクを生成することにより、複数のO8の制御の下
にタスクを動作させることができる。
実施例 以下本発明の実施例について、図面とともに詳細に説明
する。
第1図は、本発明の基本構成を示す機能ブロック図であ
り、1.7で示す複数のOSと、それぞれの081.7
が有するスケジューラ2.6が並行動作する中央処理装
置において、タスク3〜5が、異なるスケジューラ2.
6により独立に制御され、動作する。ここでタスク3〜
5はスケジューラ2の制御下のタスクであり、同時にス
ケジューラ6の制御下のタスクでもあって、081及び
087の両方のO8のシステム機能を使用できる。
つぎに、本発明の動作を第1図及び第2図を用いて説明
する。タスク3〜5は081の制御の下のタスクとして
生成され、各タスク3〜5が起動する。起動された各タ
スク3〜5は081のスケジューラ2によ多制御され動
作するが、各タスク3〜5はその動作中に087の制御
の下のタスクとしても生成起動され、087のスケジュ
ーラ6の制御の下でも動作する。この結果、081、O
87の双方のO8によりタスク3〜5は動作する。
第3図に本発明の具体的実施例を示す。第3図において
、8は汎用事務処理向きのO8,9はこのO88のスケ
ジューラ、10はデータ入出力処理用タスク、11は事
務処理タスク、12はリアルタイム処理向き0813の
スケジューラである。
以上のような構成において、以下その動作を説明する。
各タスク10.11は初期起動時に汎用事務処理向きO
88のタスクとして登録され、スケジューラ9の下で動
作する。
次に各タスク10.11の内部で、リアルタイム処理向
き0813のタスクとしての登録処理が行われ、スケジ
ー−ラ12の下で、リアルタイム処理向き0813のタ
スクとして動作する。
タスク10は高速なアクセスを必要とするデータ入出力
処理タスクであり、主としてリアルタイム処理向き08
13の制御下で動作し、事務処理タスク11は主として
汎用事務処理向きO88の制御下で動作しており、双方
の088.11の特徴あるスケジューラ機能を利用して
動作する。
発明の効果 以上のように本発明は、異なる複数のO8の並行稼動を
可能にし、1つのタスクを複数のO8のスケジューラ管
理の下で動作させることにより、リアルタイム制御から
事務用途までの巾広い応用分野に適用できるという利点
を有し、その効果は大きい。
【図面の簡単な説明】
第1図は本発明によるタスクスケジューラの基本構成を
示すブロック図、第2図は、第1図のブロック図の処理
の流れを示す流れ図、第3図は本発明によるタスクスケ
ジューラの実施例におけるブロック図、第4図及び第5
図は各々従来のタスクスケジューラのブロック図である
。 1,7・・・O812,6,9,12・・・スケジュー
ラ、3〜5・・・タスク、8・・・汎用事務処理向きO
8,10・・・データ入出力処理タスク、11・・・事
務処理タスク、13・・・リアルタイム処理向きO80
代理人の氏名 弁理士 中 尾 敏 男ほか1名第1図 第2図 第3図

Claims (1)

    【特許請求の範囲】
  1. 1つのオペレーティングシステムの制御の下で複数のタ
    スクが動作した後に、各タスクの内部で他のオペレーテ
    ィングシステムに対してタスクの生成を行なうことによ
    り、複数のオペレーティングシステムによる制御の下の
    タスクとして動作させることを特徴とするタスクスケジ
    ューラ。
JP62095624A 1987-04-17 1987-04-17 タスクスケジュール方法 Expired - Fee Related JP2590872B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62095624A JP2590872B2 (ja) 1987-04-17 1987-04-17 タスクスケジュール方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62095624A JP2590872B2 (ja) 1987-04-17 1987-04-17 タスクスケジュール方法

Publications (2)

Publication Number Publication Date
JPS63261433A true JPS63261433A (ja) 1988-10-28
JP2590872B2 JP2590872B2 (ja) 1997-03-12

Family

ID=14142683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62095624A Expired - Fee Related JP2590872B2 (ja) 1987-04-17 1987-04-17 タスクスケジュール方法

Country Status (1)

Country Link
JP (1) JP2590872B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6981258B1 (en) 1999-10-19 2005-12-27 Nec Electronics Corporation Process scheduler without long overhead and large memory and scheduling method used therein

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58181149A (ja) * 1982-04-16 1983-10-22 Hitachi Ltd 計算機システムの制御方式
JPS63200237A (ja) * 1987-02-16 1988-08-18 Nec Corp 多種類オペレ−テイングシステム登載方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58181149A (ja) * 1982-04-16 1983-10-22 Hitachi Ltd 計算機システムの制御方式
JPS63200237A (ja) * 1987-02-16 1988-08-18 Nec Corp 多種類オペレ−テイングシステム登載方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6981258B1 (en) 1999-10-19 2005-12-27 Nec Electronics Corporation Process scheduler without long overhead and large memory and scheduling method used therein

Also Published As

Publication number Publication date
JP2590872B2 (ja) 1997-03-12

Similar Documents

Publication Publication Date Title
JPS63261433A (ja) タスクスケジュール方法
JPH01195562A (ja) 入出力装置割当て制御方式
JPH05134960A (ja) ローカルプロセツシング方式
JPS63178329A (ja) 資源管理方式
JPH0922363A (ja) タスク構成方式
JPH04335441A (ja) コマンド即答性保証方式
JPH03131935A (ja) タイマ管理方式
Stewart et al. Hardware/software co-design of i/o interfacing hardware and real-time device drivers for embedded systems
JPH0364888B2 (ja)
JPH01145717A (ja) 複数osのディスク制御方式
JPH02217931A (ja) コンピュータシステム
JPH03237577A (ja) データフロープログラムにおける自動ソート処理方式
JPH04348438A (ja) 利用権管理方式
Asmussen et al. Demo abstract: Taming many heterogeneous cores
JPH03244067A (ja) 最適プロセッサ選択動的プログラムロード方式
JPH0667903A (ja) 擬似的タスクスワッピング方式
JPH103392A (ja) マルチプロセス実行システム
JPH01223536A (ja) 仮想計算機システム
JPS63200237A (ja) 多種類オペレ−テイングシステム登載方式
JPH02113363A (ja) マルチプロセッサシステムにおけるタイムスライス制御方式
JPH0253167A (ja) システム環境設定方式
JPS62208134A (ja) 統合os計算機システム
JPS6371735A (ja) マルチタスクオペレ−テイングシステム
JPH0754491B2 (ja) 入出力装置制御方式
JPH0421150A (ja) オンライン処理方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees