JPS63219280A - マトリクス画像表示装置用駆動回路 - Google Patents

マトリクス画像表示装置用駆動回路

Info

Publication number
JPS63219280A
JPS63219280A JP5195287A JP5195287A JPS63219280A JP S63219280 A JPS63219280 A JP S63219280A JP 5195287 A JP5195287 A JP 5195287A JP 5195287 A JP5195287 A JP 5195287A JP S63219280 A JPS63219280 A JP S63219280A
Authority
JP
Japan
Prior art keywords
signal
output
sample
shift register
hold
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5195287A
Other languages
English (en)
Other versions
JP2760785B2 (ja
Inventor
Satoshi Takashimizu
聡 高清水
Nobuaki Kabuto
展明 甲
Minoru Wada
実 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Japan Display Inc
Original Assignee
Hitachi Device Engineering Co Ltd
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=12901211&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS63219280(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Hitachi Device Engineering Co Ltd, Hitachi Ltd, Hitachi Consumer Electronics Co Ltd filed Critical Hitachi Device Engineering Co Ltd
Priority to JP62051952A priority Critical patent/JP2760785B2/ja
Publication of JPS63219280A publication Critical patent/JPS63219280A/ja
Application granted granted Critical
Publication of JP2760785B2 publication Critical patent/JP2760785B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はマトリクス的に配置した液晶等の表示要素を画
素として有するマトリクス画像表示装置用駆動回路の出
力電圧ばらつき低減手段に関する諷〔従来の技術〕 マトリクス画像表示装置において、1行の画素全てを同
時に駆動するいわゆる線順次走査を行う場合、テレビ画
像信号をサンプリングした後画素を駆動するまでの間ホ
ールドしておくためのサンプルホールド回路が必要とな
る。このようなサンプルホールド回路を用いて表示パネ
ルの画素を駆動する方法が、テレビジョン学会技術報告
第6巻(IPD75−6)(昭和郭年)第四頁から第あ
頁において論じられている。
〔発明が解決しようとする問題点〕
上記従来技術は、水平有効表示期間においてテレビ画像
信号をサンプリングするサンプルホールド回路のサンプ
リング直前のホールド電圧は以前の水平有効表示期間に
サンプリングしたテレビ画像信号の電圧となっているの
で、その電圧が異なると同じ信号電圧をサンプリングし
た場合でも以後ホールドする電圧が異なってばらつきが
生じてしまう問題があった。
本発明の目的は、サンプルホールド回路が水平有効表示
期間にサンプリングしたテレビ画像信号のサンプリング
直後のホールド電圧のばらつきを小さくおさえたマトリ
クス画像表示装置用駆動回路を提供することにある。
〔問題点を解決するための手段〕
上記目的は、駆動回路中のサンプルホールド回路の動体
を制御する水平走査用シフトレジスタとして全出力段を
同時に選択状態にできるシフトレジスタを用い、水平有
効表示期間中にサンプリング動作をする各サンプルホー
ルド回路がその水平有効表示期間直前の水平帰線期間内
の例えば黒レベル画像信号を同時にサンプリング動作し
た後、水平有効表示期間においてそれぞれのサンプルホ
ールド回路に見合った画像信号をサンプリングさせるこ
とにより達成される。
〔作用〕
水平有効表示期間に画像信号をサンプリングする各サン
プルホールド回路がその水平有効表示期間の直前の水平
帰線期間内の例えば黒レベルの信号電圧をサンプリング
する。それによって画像信号をサンプリングする直前の
サンプルホールド回路のホールド容量の電圧は常にほぼ
黒レベルの電圧となる。黒レベルの電圧をサンプリング
しない場合には水平有効表示期間において同じ画像信号
をサンプリングしても、ホールドしていた電圧がさまざ
まなので、以後のホールド電圧にばらつきが生じるのに
対し、黒レベルの電圧をサンプリングしておくとホール
ド電圧が一定であるためばらつきが小さくなる。また水
平走査周期毎に極性反転させたテレビ画像信号を用いる
場合は、水平走査周期毎にテレビ画像信号のサンプリン
グを行うサンプルホールド回路に、テレビ画像信号をサ
ンプリングする水平有効表示期間の直前の水平帰線期間
において同じ極性の黒レベルの電圧をあらかじめ同時に
サンプリングさせることで、逆極性のテレビ画像信号を
サンプリングした後、次の水平有効表示期間のテレビ画
像信号をサンプリングする場合に比べ、ホールド容量の
電圧の変化を小さくできるので、印加電圧に対するホー
ルド電圧の誤差を所定の誤差内におさめるために必要な
時間を短くすることができる。または、同一の書き込み
所要時間ではMOSトランジスタ等で構成されるサンプ
ルホールド回路のアナログスイッチのインピーダンスを
上げることができるので、その占有面積を小さくするこ
とができる。
〔実施例〕
本発明の一実施例を図を用いて説明する。以降の説明で
はマl−IJクス的に配置されたスイッチング素子と液
晶等から成る画素を有する表示パネルを用いたアクティ
ブマトリクス方式画像表示装置用駆動回路について述べ
るが、その他のマトリクス画像表示装置用駆動回路にお
いても同様な効果を得ることができる。
本発明の一実施例によるアクティブマトリクス方式画像
表示装置用駆動回路を第1図に示す。尚、以降の説明で
は表示要素として液晶を用いた例を示すが、他のものを
用いた場合も動作は同様である。1は水平走査用シフト
レジスタ、2はオア(OR)回路、3はレベルシフタ、
4は例えばMOSトランジスタ等で構成されるアナログ
スイッチ、5,7はホールド容量、6は出力を高インピ
ーダンス状態にすることができる制御端子OEを備工た
バッファアンプ、8は垂直走査用シフトレジスタ、9は
列信号電極、10は行走査電極、11はMOSトランジ
スタ、12は液晶セル、13は液晶パネル、破線枠S几
部分は、全出力段を同時に選択状態にできるシフトレジ
スタ部分である。
以下、第1図の実施例を第2図に示した動作波形例を用
いて説明する。
第1図において水平走査用シフトレジスタ1には、テレ
ビ画像信号V、の水平同期信号に同期し、液晶パネル1
3の水平方向の画素数に相当するクロックパルスφIと
、水平同期信号を遅延して得られる走査開始信号Diが
印加される。シフトレジスタの各段の出力Qi(A=1
.2.3・・・)はリセット信号R8と共にオア(OR
)回路に印加され、テレビ画像信号V、の水平走査周期
中の水平有効表示期間及び水平帰線期間に各々1回ずつ
選択する信号P&ヲ形成しレベルシフタ3でアナログス
イッチ4を駆動できる電圧レベルに変換している。アナ
ログスイッチ4はホールド容量5と共にサンプルホール
ド回路を形成しており、全てのサンプルホールド回路は
テレビ画像信号vIの水平帰線期間中にリセット信号R
8に応じたタイミングで水平走査周期毎に極性反転した
テレビ画像信号vIのほぼ中間の電圧、例えば黒レベル
に相当する電圧をサンプリングする。続く水平有効表示
期間にそれぞれのサンプルホールド回路は液晶パネル1
3の画素配置に応じたタイミングでテレビ画像信号vI
をサンプリングし、ホールド容量5はそれぞれ駆動を担
当する列信号電極9に見合う信号電圧をホールドする。
このホールドした信号電圧を出力制御付バッファアンプ
6に入力し、水平帰線期間中の出力制御信号OEが”H
ルベルになっている期間に、出力制御付バッファアンプ
6を動作させ列信号電極9を駆動する。
一方、垂直走査用シフトレジスタ8には水平走査周期の
クロックパルスφr(水平走査開始信号とほぼ同一、も
しくはやや位相の進んだパルス)と垂直同期信号を遅延
させて得られる垂直走査開始信号Drを印加し、テレビ
の水平走査線に相当する行走査電極10にゲートが接続
されているMOS)ランジスタ11をオンさせて列信号
電極9に与えられた信号電圧を液晶セル戎に書き込み画
像を表示するものである。尚、液晶自体やMO8トラン
ジスタUのオフ時のリークが無視できない場合、各画素
の液晶駆動電極に信号保持容量を付加すれば良い。
また、全ての液晶セルの片方の電極は共通に接続され、
液晶を交流駆動するために信号電圧のほぼ中点電位が与
えられる。
第2図において、液晶を交流駆動するためテレビ画像信
号■Iは水平走査周期毎に極性反転した交流信号として
いる。サンプルホールド回路がテレビ画像信号Vlをサ
ンプリングする水平有効表示期間直前のテレビ画像信号
vIが黒レベルの期間に′H”レベルのリセット信号R
8が入力されるとすべてのオア回路2の出力Pkが″H
″レベルになり、全てのアナログスイッチ4がオン状態
となる。
これによって、全てのホールド容量5には、テレビ画像
信号V!の黒レベルの電圧が書き込まれる。
続く水平有効表示期間が始まる直前にL”レベルのリセ
ット信号が入力されると水平走査用シフトレジスタ1の
全ての出力Qiは″L″レベルになっているので、全て
のオア回路2の出力Pkが″′L″レベルとなり全ての
アナログスイッチ4がオフ状態になってサンプリング、
すなわちリセット動作が終了する。続く水平有効表示期
間になると、それぞれのサンプルホールド回路は水平走
査用シフトレジスタ1の各段の出力Qiによりてテレビ
画像信号を順次サンプリングする。次の水平走査周期の
水平帰線期間内の出力制御信号OEが”H″になってい
る期間にバッファアンプ6が、サンプリングした画像信
号電圧で列信号電極9を駆動する。
続いて出力制御信号OEが″L″レベルになるとバッフ
ァアンプ6の出力が高インピーダンス状態になり、バッ
ファアンプ6が次に出力状態になるまでの間、列信号電
極9に加えられた信号電圧は列信号電極9に接続された
ホールド容量7によってホールドされる。尚、列信号電
極9のリークが少なければ、その浮遊容量をホールド容
量7として代用できる。ホールド容量7がホールドして
いる信号電圧は垂直走査用シフトレジスタ8の出力によ
って選択した行走査電極10にゲートが接続されている
MOSトランジスタ11を通して、次にバッファアンプ
6が出力状態になるまでの間に液晶セル12に書き込ま
れる。同時に、各サンプルホールド回路はリセット動作
した後、テレビ画像信号vIをサンプリングする。以後
は同様にしてテレビ画像信号vIのサンプリングと書き
込み動作を繰り返す。
このように、水平走査周期毎に極性反転する交流化テレ
ビ画像信号vIの黒レベルに相当する電圧を全てのサン
プルホールド回路がサンプリングした後に、水平有効表
示期間内でテレビ画像信号■Iをサンプリングするので
1つ前の水平有効表示期間にサンプリングした信号電圧
の影響を受けることなくサンプリングを行うことができ
、ホールド容量5がホールドする電圧のばらつきを小さ
くすることができる。また、黒レベルをサンプリングし
た後黒レベルと同じ極性のテレビ画像信号V、をサンプ
リングするので、逆極性のテレビ画像信号Vlをサンプ
リングする場合に比べてサンプリング時のホールド容量
5のホールド電圧の変化を小さくすることができるため
、ホールド電圧の印加電圧に対する誤差を所定の誤差以
内におさめるために必要な時間を短くすることができる
利点がある8または、同一の書き込み所要時間ではMO
Sトランジスタ等で構成されるアナログスイッチ4のイ
ンピーダンスが大きくなっても許容できるので、その占
有面積を小さくできる効果がある。
本発明の他の一実施例を第3図に示す。第3図は第1図
の破線で囲まれた全出力段を同時に選択状態にできるシ
フトレジスタ部分の他の構成例である。
14は例えばMOS)ランジスタ等で構成されるアナロ
グスイッチ、15はアナログスイッチがオフの時にオフ
になる直前の信号電圧をホールドするホールド容量であ
り、寄生容量で代用しても良い。
工6はノンインバーテイングバッファであり、例えばイ
ンバータを2個縦続接続したものである。1721はイ
ンバータ、18 、19 、20はオア回路、22 、
23はナンド(NAND)回路、冴はナンド回路22及
びnによって構成されるR8フリップフロップである。
以下、第3図の実施例を第4図に示した動作波形例を用
いて説明する。(第3図にはテレビ画像信号vIを印加
する部分は示していないが、第4図には動作の説明のた
めにテレビ画像信号vIの波形を示しである。)ダイナ
ミック型シフトレジスタの出力P&により制御されるサ
ンプルホールド回路は、水平有効表示期間中にテレビ画
像信号V、をサンプリングする。この水平有効表示期間
直前のテレビ画像信号の黒レベル期間にリセット信号R
8が6H″レベルになると、RSフリップフロップ冴の
出力(ナンドnの出力)R8−0は′H”レベルとなり
、従ってオア回路18及び19を通したアナログスイッ
チ14の制御電圧はH”レベルとなるので全てのアナロ
グスイッチ14がオン状態となる。同時に″H″レベル
となったリセット信号BSがオア回路別を通してダイナ
ミック形シフトレジスタの初段入力端子に入力される。
前述の如く全てのアナログスイッチ14はオン状態とな
っているので、ダイナミック形シフトレジスタの全ての
出力段には初段入力の″′H″レベルが伝えられ、従っ
てリセット信号Asが″′H″レベルとなっている期間
にダイナミック型シフトレジスタの出力Phにより制御
される全てのサンプルホールド回路にテレビ画像信号■
Iの黒レベルをサンプリングさせることができる。リセ
ット信号R8が″L″レベルになると、ダイナミック形
シフトレジスタの初段入力端子には″Lルベルの信号電
圧が印加される。この時、ダイナミック形シフトレジス
タの最終段は″′H″レベルであるため、RSフリップ
フロップ冴の出力R8−0は″Hルベルのままであり、
全てのアナログスイッチ14はオン状態となっている。
従って初段入力のL”レベルが最終段まで伝達される。
最終段がl L IIレベルになると、BSフリップフ
ロップ夙の出力R8−0がL”レベルになるため、アナ
ログスイッチ14の制御電圧が′L”レベルとなり全て
のアナログスイッチ14がオフ状態となる。続く水平有
効表示期間になるとダイナミック型シフトレジスタの出
力Phにより制御されるそれぞれのサンプルホールド回
路は新たにテレビ画像信号■Iのサンプリングを開始す
る。
第3図の実施例を用いることにより第1図の実施例と同
様の効果を上げることができる。
本発明の他の一実施例を第5図に示し、その動作波形例
を第6図に示す。
第5図の実施例は例えばNTSC方式テレビ画像表示を
考慮し、垂直方向画素数が480程度の液晶パネルを駆
動するものである。怒はアンド(AND)回路、26は
シフトマトリクス、nはボルテージフォロワである。第
1図の実施例と大きく異なるのは1列信号電極駆動回路
につきサンプルホールド回路を4系統もち、それぞれの
サンプルホールド回路は2水平走査周期毎にテレビ画像
信号■Iのサンプリングを行い、ホールドした信号電圧
を水平走査周期の半分の周期毎に順次切り換えて出力す
る点と、垂直走査用のシフトレジスタ8′の段数が第1
図のシフトレジスタ8の2倍あり、水平走査周波数の2
倍の周波数のクロックパルスφrを印加する点である。
LcL=3 j−2: j=1 、2 、3・・・)列
目の列信号電極9−1の駆動回路を取り上げ、第5図の
実施例の動作を第6図の波形を用いて説明する。L+1
.15゜ t+2列目の列信号電極9−1+1 、9−1+2の駆
動回路については、以下の説明において(Red。
Gre 、 Blu 、 R、G 、 B )をそれぞ
れ(Gre 、 Blu。
Red 、 G 、 B 、 R)と(Blu 、 R
ed 、 Gre 、 B 。
R,G)に置き換えれば同様な動作になるので説明は省
略する。
ここでアナログスイッチ4人り、4Bt、4CL、4D
tと各ホールド容量5からなるサンプルホールド回路を
それぞれS/H−A 、8/H−B 。
8/H−C,8/H−Dと呼ぶことにし、そのサンプリ
ング動作期間を”w”、選択スイッチB it。
SxL、8cL 、 8nLがそれぞれ選択されてホー
ルドされた信号電圧がバッファアンプ6に送られ、列信
号電極9−1を駆動する出力期間を”R”という記号を
つけて示している。尚、サンプリング期間″′W”の後
に続<()内には、各サンプルホールド回路にサンプリ
ングされる3原色信号Red(赤)。
Gre(緑)、 Blu(f) 及びR8(黒レベルの
電圧)の種類を示しており、また、出力期間−1の後に
続<()内には、駆動する画素が表示する色B(赤)。
、16゜ d(緑)、B(青)とその画素の属する行走査電極の番
号を示す添字が記入されている。
第1フイールドの第1水平走査周期において、信号りは
゛H″レベル、信号へは′L”レベル、該水平走査周期
の水平帰線期間においてリセット信号]’LSは″′H
″レベルである。この水平帰線期間中はリセット信号R
8及び信号H1が入力端子に接続されているアンド回路
部の出力が″′H″レベルになる。これによりアナログ
スイッチ4AL及び481がオン状態になる。従って、
S/H−A及びBは、例えば黒レベル画像信号のサンプ
リングすなわちリセット動作を行う。これにより全ての
S/H−A及びBのホールド容量5の水平有効表示期間
の直前のホールド電圧は黒レベルの電圧となる。
一方、3原色画像信号Red 、 Gre 、 Blu
を入力とするシフトマ) IJクス回路26は第1水平
走査周期においてはXI s Xa g Xs の各信
号線にそれぞれRed 、 Gre 、 Bluの信号
を出力しており、水平有効表示期間中に8/H−人及び
BがそれぞれRed 、 Bluをサンプリングする。
この時tの番号が小さいサンプルホールド回路は水平有
効表示期間の始め付近でサンプリングし、tの番号が太
き、  いサンプルホールド回路は水平有効表示期間の
終り付近でサンプリングすることになる。このことは第
2水平走査周期以降の水平有効表示期間中の動作でも同
様である。
続く第2水平走査周期の前半において第1行走査電極1
0−1が選択されると同時に、S/H−Aから第1行目
の画素に見合う信号烏が列信号電極9−1に加えられる
。第2水平走査周期の後半では第2行走査電極10−2
が選択されると同時に、S/H−Bから第2行目の画素
に見合う信号B、が列信号電極9−Lに加えられる。同
時に第2水平走査周期の水平帰線期間にはリセット信号
R8と信号へが”H”レベルとなっており、S/H−C
及びDが黒レベル画像信号のサンプリング、すなわちリ
セット動作を行う。これによって全てのS/H−C及び
Dのホールド容量5の水平有効表示期間の直前のホール
ド電圧は黒レベルの電圧となっている。一方、第2水平
走査周期においてはシフトマトリクス回路部はXB 、
 Xo 、 Xs  の各信号線にそれぞれGre 、
 Blu 、 Redの信号を出力しその水平有効表示
期間中に8/H−C及びDがそれぞれGre 、 Bt
uをサンプリングする。
第3水平走査周期の前半において、第3行走査電極10
−3が選択されると同時に8/H−Cから第3行目の画
素に見合う信号化が列信号電極9−tに加えられる。後
半では第4行走査電極10−4が選択されると同時に、
S/H−Dから第4行目の画素に見合う信号曳が列信号
電極9−1に加えられる。また第3水平走査周期は第1
水平走査周期と同様にS/H−A及びBが水平帰線期間
でリセット動作した後、シフトマトリクス回路部はXJ
lIXa 、 XJの各信号線にそれぞれBlu 、 
Red 、 Greの信号を出力しているので、その水
平有効表示期間中に87H−A及びBがそれぞれBlu
 、 Greをサンプリングする。
以下同様な動作を繰り返し、垂直方向の画素数が例えば
480画素の場合、240の水平走査周期中、19゜ に3原色画像信号をサンプリングし、第241水平走査
周期までの間に全ての画素を1回ずつ選択駆動すること
になる。
テレビ画像信号として例えばインタレース方式NTSC
画像信号を扱うものとすると、1フイールドは26針水
平走査周期から構成される。従って、第263水平走査
周期の画像信号による表示は、第1水平走査周期の画像
信号による表示よりも上に位置し、第264水平走査周
期の画像信号による表示は第1水平走査周期の画像信号
による表示よりも下に位置するはずである。この関係を
考慮し、第2フイールドでは第263水平走査周期の画
像信号で第1行の画素のみを駆動し、第264水平走査
周期の画像信号で第2行と第3行の画素を駆動している
。従って、第263水平走査周期中にS/H−Aが画像
信号Greをサンプリングして得た信号は画素に印加さ
れないことになる。これを第6図ではR(3)と表示し
ている。
このようにして、第1.第2フイールドを通して、第5
04水平走査周期までの間に全ての画素を、20゜ 2回選択駆動することになる。従って、第1フイールド
に例えば正極性の画像信号を与え、第2フイールドに負
極性の画素信号を与えておくことにより、液晶セル賃の
駆動電圧は2フィールド周期すなわちフレーム周期(3
0Hz )で交流駆動されることになる。
以上で説明したように、第5図の実施例において各サン
プルホールド回路が水平有効表示期間中にサンプリング
を開始する直前のホールド容量5のホールド電圧は常に
黒レベルの電圧になっているので、2水平走査周期前に
サンプリングした信号電圧に依存せずホールド容量5の
ホールド電圧のばらつきを小さくすることができる。ま
た、第5図のSRという記号で示した破線枠内の回路を
第3図に示した回路に置き換えても同様の効果を上げる
ことができる。尚、第6図に示したリセット信号18は
水平帰線期間にわたってH”レベルになっているが、水
平有効表示期間の直前の、テレビ画像信号■Iが黒レベ
ルとなっている期間に6H″レベルとなりているような
より幅の狭いすセット信号を用いてもさしつかえない。
この信号をR8’という記号で第6図に示す。
〔発明の効果〕
以上で説明したように本発明によれば、各サンプルホー
ルド回路は水平有効表示期間にテレビ画像信号をサンプ
リングする前に常に同じ一定電圧、例えば黒レベルの電
圧をサンプリングしているので以前にサンプリングした
テレビ画像信号の信号電圧に影響されることなくサンプ
リングすることができ、サンプルホールド回路によって
ホールドする信号電圧のばらつきを小さくすることがで
きる。また液晶に印加される父流化テレビ画像信号とし
て水平走査周期毎に極性反転している信号を用い、各サ
ンプルホールド回路に水平走査周期毎にサンプリングさ
せる場合は、テレビ画像信号のサンプリングを開始する
直前の各サンプルホールド回路がホールドしている電圧
は常に交流化テレビ画像信号振幅のほぼ中央の電圧とし
ておけばサンプリング時のホールド容量の最大変化電圧
が、交流化テレビ画像信号振幅のほぼ半分と小さくでき
るので、画像信号印加電圧に対してホールド電圧を所定
の誤差内におさめるための書き込み時間をほぼ半減でき
る。または同一の書き込み所要時間ではサンプルホール
ド回路に用いるアナログスイッチのインピーダンスを上
げることができるため、このアナログスイッチの占有面
積を小さくすることができる。
【図面の簡単な説明】
第1図は本発明によるアクティブマトリクス方式画像表
示装置用駆動回路の一実施例を示す構成図、第2図は第
1図の実施例の動作波形図、第3図は本発明の一実施例
による水平走査用シフトレジスタを示す回路図、第4図
は第3図の回路例の動作波形図、第5図は本発明による
アクティブマトリクス方式画像表示装置用駆動回路の他
の一実施例を示す構成図、第6図は第5図の実施例の動
作波形図である。 l・・・水平走査用シフトレジスタ 2・・・オア回路     3・・・レベルシフタ4・
・・アナログスイッチ 5.7・・・ホールド容量、2
3゜ 6・・・出力制御付バッファアンプ 8・・・垂直走査用シフトレジスタ 9・・・列信号電極    10・・・行走査電極13
・・・液晶パネル U・・・RSフリップフロップ 1 1 図

Claims (1)

  1. 【特許請求の範囲】 1、表示要素を画素としてマトリクス配置することによ
    り画面を構成し、該画面における1行の画素すべてを同
    時に駆動する際、テレビ画像信号を1行の画素対応に設
    けたサンプルホールド回路に予めサンプリングしホール
    ドしてから同時に駆動するようにしたマトリクス画像表
    示装置用駆動回路において、 前記サンプルホールド回路の動作を制御する水平走査用
    シフトレジスタとして全出力段を同時に選択状態に出来
    るシフトレジスタを設け、テレビ画像信号の水平有効表
    示期間中にサンプリング動作をする前記各サンプルホー
    ルド回路を、その水平有効表示期間直前の水平帰線期間
    内の特定レベルの画像信号を同時にサンプリングするよ
    うに前記シフトレジスタにより駆動しその後各サンプル
    ホールド回路が前記水平有効表示期間中のサンプリング
    動作をするようにしたことを特徴とするマトリクス画像
    表示装置用駆動回路。 2、特許請求の範囲第1項に記載のマトリクス画像表示
    装置用駆動回路において、全出力段を選択状態にできる
    前記水平走査用シフトレジスタは、シフトレジスタ各段
    の出力のそれぞれをオア(OR)回路に入力し、該各々
    のオア回路の一方の入力にリセット端子を接続し、該各
    々のオア回路出力を各段出力として用いて構成したこと
    を特徴とするマトリクス画像表示装置用駆動回路。 3、特許請求の範囲第1項に記載のマトリクス画像表示
    装置用駆動回路において、全出力段を選択状態にできる
    前記水平走査用シフトレジスタをダイナミック型シフト
    レジスタで構成し、リセット端子からの入力によって出
    力をセットし該ダイナミック型シフトレジスタの最終段
    出力によって出力をリセットするRSフリップフロップ
    と、リセット端子からの入力とデータ端子からの入力の
    オア(OR)をとりその出力を該ダイナミック型シフト
    レジスタの初段入力端子に印加する回路と、前記RSフ
    リップフロップの出力とクロック端子からの入力とのオ
    アをとりその出力によって該ダイナミック型シフトレジ
    スタの各段間のスイッチのオン、オフを制御する回路を
    制御回路として設けたことを特徴とするマトリクス画像
    表示装置用駆動回路。
JP62051952A 1987-03-09 1987-03-09 マトリクス画像表示装置 Expired - Lifetime JP2760785B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62051952A JP2760785B2 (ja) 1987-03-09 1987-03-09 マトリクス画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62051952A JP2760785B2 (ja) 1987-03-09 1987-03-09 マトリクス画像表示装置

Publications (2)

Publication Number Publication Date
JPS63219280A true JPS63219280A (ja) 1988-09-12
JP2760785B2 JP2760785B2 (ja) 1998-06-04

Family

ID=12901211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62051952A Expired - Lifetime JP2760785B2 (ja) 1987-03-09 1987-03-09 マトリクス画像表示装置

Country Status (1)

Country Link
JP (1) JP2760785B2 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04208994A (ja) * 1990-12-05 1992-07-30 Sharp Corp 液晶表示装置の駆動回路
WO2003094141A1 (fr) * 2002-04-30 2003-11-13 Sony Corporation Afficheur a cristaux liquides, son procede de pilotage, et terminal mobile
JP2005300701A (ja) * 2004-04-08 2005-10-27 Sony Corp 表示装置及びその駆動方法
JP2006047750A (ja) * 2004-08-05 2006-02-16 ▲ぎょく▼瀚科技股▲ふん▼有限公司 駆動回路の駆動方法
JP2015079173A (ja) * 2013-10-18 2015-04-23 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法及び電子機器
US9076694B2 (en) 2008-07-16 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and driving method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59134972U (ja) * 1983-02-25 1984-09-08 ソニー株式会社 信号伝送回路
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59134972U (ja) * 1983-02-25 1984-09-08 ソニー株式会社 信号伝送回路
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04208994A (ja) * 1990-12-05 1992-07-30 Sharp Corp 液晶表示装置の駆動回路
WO2003094141A1 (fr) * 2002-04-30 2003-11-13 Sony Corporation Afficheur a cristaux liquides, son procede de pilotage, et terminal mobile
US8159438B2 (en) 2002-04-30 2012-04-17 Sony Corporation Liquid crystal display device, drive method thereof, and mobile terminal
JP2005300701A (ja) * 2004-04-08 2005-10-27 Sony Corp 表示装置及びその駆動方法
JP2006047750A (ja) * 2004-08-05 2006-02-16 ▲ぎょく▼瀚科技股▲ふん▼有限公司 駆動回路の駆動方法
US9076694B2 (en) 2008-07-16 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and driving method thereof
JP2015079173A (ja) * 2013-10-18 2015-04-23 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法及び電子機器

Also Published As

Publication number Publication date
JP2760785B2 (ja) 1998-06-04

Similar Documents

Publication Publication Date Title
KR100890025B1 (ko) 액정 표시 장치, 액정 표시 장치의 구동 장치 및 방법
JP3133216B2 (ja) 液晶表示装置及びその駆動方法
JP3668394B2 (ja) 液晶表示装置およびその駆動方法
KR19990045436A (ko) 화상 디스플레이 장치 및 그의 구동 방법
JPH08234703A (ja) 表示装置
JPS61112188A (ja) 表示装置及びその駆動法
JPH02157813A (ja) 液晶表示パネル
JPH08286642A (ja) 表示装置
JPH07199154A (ja) 液晶表示装置
JPS63219280A (ja) マトリクス画像表示装置用駆動回路
JPS61256389A (ja) 液晶表示装置の駆動回路
JPH0824359B2 (ja) アクティブマトリクス型画像表示装置
JPH01107237A (ja) 液晶表示装置
JPH08201769A (ja) 液晶表示装置
JPH02141725A (ja) アクティブマトリクス方式液晶表示装置
JP3243950B2 (ja) 映像表示装置
JP3311224B2 (ja) 表示素子用反転信号生成回路とそれを用いた表示装置
JP3376088B2 (ja) アクティブマトリックス液晶表示装置とその駆動方法
JP3329136B2 (ja) アクティブマトリクス表示装置
JPH0965257A (ja) 液晶表示装置とその駆動方法
JP3371319B2 (ja) 表示装置
JPH0561444A (ja) 液晶表示装置
JPS6126074B2 (ja)
JPH03280676A (ja) 液晶表示装置の駆動回路
JPH06186925A (ja) 表示装置の駆動回路

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term