JPS63193249A - マイクロプログラム制御装置 - Google Patents
マイクロプログラム制御装置Info
- Publication number
- JPS63193249A JPS63193249A JP62026808A JP2680887A JPS63193249A JP S63193249 A JPS63193249 A JP S63193249A JP 62026808 A JP62026808 A JP 62026808A JP 2680887 A JP2680887 A JP 2680887A JP S63193249 A JPS63193249 A JP S63193249A
- Authority
- JP
- Japan
- Prior art keywords
- error
- circuit
- address
- microprogram
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000694 effects Effects 0.000 description 4
- 230000004913 activation Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はマイクロプログラム制御装置に関し、特にマイ
クロプログラムを格納するコントロールストレージ部の
障害を検出するマイクロプログラム制御装置に関する。
クロプログラムを格納するコントロールストレージ部の
障害を検出するマイクロプログラム制御装置に関する。
(従来の技術〕
従来、この種のマイクロプログラム制御装置では、コン
トロールストレージ部に格納されているマイクロプログ
ラムのチェック(パリティチェック等)をすべてのマイ
クロプログラムのアドレスについて平等に行い、エラー
が検出されたときにはエラー報告を上位装置に通知する
ようになっている。
トロールストレージ部に格納されているマイクロプログ
ラムのチェック(パリティチェック等)をすべてのマイ
クロプログラムのアドレスについて平等に行い、エラー
が検出されたときにはエラー報告を上位装置に通知する
ようになっている。
また、エラー報告を受けた上位装置からのりセント動作
によりマイクロプログラム制御装置のエラー状態が解消
されるようになっている。
によりマイクロプログラム制御装置のエラー状態が解消
されるようになっている。
このように従来のマイクロプログラム制御装置では、上
位装置からのリセット動作によりエラー状態が解消され
るようになっているので、コントロールストレージ部の
障害を通常時(例えば、ソフトウェアからのマイクロプ
ログラムの実行待以外のとき)に検出できるマイクロプ
ログラムのアドレスエリア(例えば、マイクロプログラ
ムのポーリングルーチンの存在するアドレスエリア、ポ
ーリングルーチンから呼ばれるサブルーチンの存在する
アドレスエリア、リセット後にポーリングルーチンに入
る前に実行される初期ルーチンの存在するアドレスエリ
ア等)以外のアドレスエリアでエラーが発生すると、エ
ラー報告を上位装置に通知した後の上位装置からのリセ
ット動作によりマイクロプログラム制御装置のエラー状
態が解消されてポーリングルーチンに制御が戻り、マイ
クロプログラム制御装置は上1位装置からの起動を受は
付けられる状態となる。このため、ソフトウェアはマイ
クロプログラム制御装置が使用できるものと判断してマ
イクロプログラムの再実行を行うことになる。
位装置からのリセット動作によりエラー状態が解消され
るようになっているので、コントロールストレージ部の
障害を通常時(例えば、ソフトウェアからのマイクロプ
ログラムの実行待以外のとき)に検出できるマイクロプ
ログラムのアドレスエリア(例えば、マイクロプログラ
ムのポーリングルーチンの存在するアドレスエリア、ポ
ーリングルーチンから呼ばれるサブルーチンの存在する
アドレスエリア、リセット後にポーリングルーチンに入
る前に実行される初期ルーチンの存在するアドレスエリ
ア等)以外のアドレスエリアでエラーが発生すると、エ
ラー報告を上位装置に通知した後の上位装置からのリセ
ット動作によりマイクロプログラム制御装置のエラー状
態が解消されてポーリングルーチンに制御が戻り、マイ
クロプログラム制御装置は上1位装置からの起動を受は
付けられる状態となる。このため、ソフトウェアはマイ
クロプログラム制御装置が使用できるものと判断してマ
イクロプログラムの再実行を行うことになる。
上述した従来のマイクロプログラム制御装置では、コン
トロールストレージ部の障害を通常時に検出できるアド
レスエリア(ポーリングルーチンの存在するアドレスエ
リア等)以外のアドレスエリアでエラーが発生すると上
位’ZiWからのリセット動作によりエラー状態が解消
されてマイクロプログラムが再実行されることになるの
で、エラーが間欠障害であった場合には問題を生じない
が、エラーが固定障害であった場合にはマイクロプログ
ラム制御装置がコントロールストレージ部の固定障害が
存在するアドレスエリアを再度アクセスしたときにマイ
クロプログラム制御装置が再びエラー状態となり、この
動作が繰り返されてソフトウェアがストールするおそれ
があるという欠点がある。
トロールストレージ部の障害を通常時に検出できるアド
レスエリア(ポーリングルーチンの存在するアドレスエ
リア等)以外のアドレスエリアでエラーが発生すると上
位’ZiWからのリセット動作によりエラー状態が解消
されてマイクロプログラムが再実行されることになるの
で、エラーが間欠障害であった場合には問題を生じない
が、エラーが固定障害であった場合にはマイクロプログ
ラム制御装置がコントロールストレージ部の固定障害が
存在するアドレスエリアを再度アクセスしたときにマイ
クロプログラム制御装置が再びエラー状態となり、この
動作が繰り返されてソフトウェアがストールするおそれ
があるという欠点がある。
本発明の目的は、上述の点に鑑み、あらかじめ設定され
たアドレスエリアで発生したエラーを検出して記憶する
ことにより、コントロールストレージ部の固定障害を検
出してソフトウェアのストールを防止するようにしたマ
イクロプログラム制御装置を提供することにある。
たアドレスエリアで発生したエラーを検出して記憶する
ことにより、コントロールストレージ部の固定障害を検
出してソフトウェアのストールを防止するようにしたマ
イクロプログラム制御装置を提供することにある。
本発明のマイクロプログラム制御′!AHは、マイクロ
プログラムを格納するコントロールストレージ部と、こ
のコントロールストレージ部をアドレス指定するアドレ
スレジスタと、このアドレスレジスタによりアドレス指
定され前記コントロールストレージ部から読み出された
マイクロプログラムをチェックする読出しチェック回路
と、前記アドレスレジスタがアドレス指定するアドレス
をチェックして前記コントロールストレージ部のあらか
じめ設定されたアドレスエリアのアドレスのときに前記
読出しチェック回路の出力を有効とするチェックアドレ
ス判定回路と、このチェックアドレス判定回路の出力に
より有効とされた前記読出しチェック回路の出力に基づ
いてエラーの発生を記tαするエラー記憶回路と、前記
エラーが所定回数発生したと判定されたときに固定障害
であると認識する固定障害判定回路とを存する。
プログラムを格納するコントロールストレージ部と、こ
のコントロールストレージ部をアドレス指定するアドレ
スレジスタと、このアドレスレジスタによりアドレス指
定され前記コントロールストレージ部から読み出された
マイクロプログラムをチェックする読出しチェック回路
と、前記アドレスレジスタがアドレス指定するアドレス
をチェックして前記コントロールストレージ部のあらか
じめ設定されたアドレスエリアのアドレスのときに前記
読出しチェック回路の出力を有効とするチェックアドレ
ス判定回路と、このチェックアドレス判定回路の出力に
より有効とされた前記読出しチェック回路の出力に基づ
いてエラーの発生を記tαするエラー記憶回路と、前記
エラーが所定回数発生したと判定されたときに固定障害
であると認識する固定障害判定回路とを存する。
本発明のマイクロプログラム制御装置では、コントロー
ルストレージ部がマイクロプログラムを格納し、アドレ
スレジスタがコントロールストレージ部をアドレス措定
し、読出しチェック回路がアドレスレジスタによりアド
レス指定されコントロールストレージ部から読み出され
たマイクロプログラムをチェックし、チェックアドレス
判定回路がアドレスレジスタがアドレス指定するアドレ
スをチェックしてコントロールストレージ部のあらかじ
め設定されたアドレスエリアのアドレスのときに読出し
チェック回路の出力を有効とし、エラー記憶回路がチェ
ックアドレス判定回路の出力により有効とされた読出し
チェック回路の出力に基づいてエラーの発生を記憶し、
固定障害判定回路がエラーが所定回数発生したと判定さ
れたときに固定障害であると認識する。
ルストレージ部がマイクロプログラムを格納し、アドレ
スレジスタがコントロールストレージ部をアドレス措定
し、読出しチェック回路がアドレスレジスタによりアド
レス指定されコントロールストレージ部から読み出され
たマイクロプログラムをチェックし、チェックアドレス
判定回路がアドレスレジスタがアドレス指定するアドレ
スをチェックしてコントロールストレージ部のあらかじ
め設定されたアドレスエリアのアドレスのときに読出し
チェック回路の出力を有効とし、エラー記憶回路がチェ
ックアドレス判定回路の出力により有効とされた読出し
チェック回路の出力に基づいてエラーの発生を記憶し、
固定障害判定回路がエラーが所定回数発生したと判定さ
れたときに固定障害であると認識する。
次に、本発明について図面を参照して詳細に説明する。
図は、本発明の一実施例を示すブロック図である。本実
施例のマイクロプログラム制御装置は、コントロールス
トレージ部2をアドレス指定するアドレスレジスタlと
、マイクロプログラムを格納スるコントロールストレー
ジ部2と、コントロールストレージ部2から読み出され
たマイクロプログラムをチェックしエラー検出時に論理
“11を出力する読出しチェック回路3と、アドレスレ
ジスタ1がアドレス指定するマイクロプログラムのアド
レスをチェックしあらかじめ設定されたアドレスエリア
のアドレスのときに論理11″を出力するチェックアド
レス判定回路4と、読出しチェック回路3の出力とチェ
ックアドレス判定回路4の出力とを入力するアンド回路
5と、アンド回路5の出力に基づいてエラーの発生を記
憶するエラー記憶回路6と、アンド回路5の出力とエラ
ー記憶回路6の出力とに基づいて固定障害を認識する固
定障害判定回路7とを含んで構成されている。
施例のマイクロプログラム制御装置は、コントロールス
トレージ部2をアドレス指定するアドレスレジスタlと
、マイクロプログラムを格納スるコントロールストレー
ジ部2と、コントロールストレージ部2から読み出され
たマイクロプログラムをチェックしエラー検出時に論理
“11を出力する読出しチェック回路3と、アドレスレ
ジスタ1がアドレス指定するマイクロプログラムのアド
レスをチェックしあらかじめ設定されたアドレスエリア
のアドレスのときに論理11″を出力するチェックアド
レス判定回路4と、読出しチェック回路3の出力とチェ
ックアドレス判定回路4の出力とを入力するアンド回路
5と、アンド回路5の出力に基づいてエラーの発生を記
憶するエラー記憶回路6と、アンド回路5の出力とエラ
ー記憶回路6の出力とに基づいて固定障害を認識する固
定障害判定回路7とを含んで構成されている。
アドレスレジスタ1は、その出力101がコントロール
ストレージ部2およびチェックアドレス判定回路4に接
続されている。コントロールストレージ部2の出力10
2は読出しチェック回路3に接続され、読出しチェック
回路3の出力103およびチェックアドレス判定回路4
の出力104はアンド回路5に接続されている。アンド
回路5の出力105は、エラー記憶回路6および固定障
害判定回路7に接続され、エラー記憶回路6の出力10
6も固定障害判定回路7に接続されている。
ストレージ部2およびチェックアドレス判定回路4に接
続されている。コントロールストレージ部2の出力10
2は読出しチェック回路3に接続され、読出しチェック
回路3の出力103およびチェックアドレス判定回路4
の出力104はアンド回路5に接続されている。アンド
回路5の出力105は、エラー記憶回路6および固定障
害判定回路7に接続され、エラー記憶回路6の出力10
6も固定障害判定回路7に接続されている。
次に、このように構成された本実施例のマイクロプログ
ラム制御装置の動作について説明する。 ゛アドレ
スレジスタlがコントロールストレージ部2に格納され
たマイクロプログラムを読み出すためのアドレスを出力
101に送出すると、このアドレスに基づいてコントロ
ールストレージ部2から該当するマイクロプログラムが
出力102に読み出される。
ラム制御装置の動作について説明する。 ゛アドレ
スレジスタlがコントロールストレージ部2に格納され
たマイクロプログラムを読み出すためのアドレスを出力
101に送出すると、このアドレスに基づいてコントロ
ールストレージ部2から該当するマイクロプログラムが
出力102に読み出される。
読出しチェック回路3は、コントロールストレージ部2
から読み出されたマイクロプログラムのチェック(パリ
ティチェック等)を行い、エラーを検出したときには出
力103に論理“1”を送出する。
から読み出されたマイクロプログラムのチェック(パリ
ティチェック等)を行い、エラーを検出したときには出
力103に論理“1”を送出する。
一方、チェックアドレス判定回路4は、アドレスレジス
タlの出力101に基づいてコントロールストレージ部
2の障害を通常時に検出できるアドレスエリア以外のあ
らかじめ設定されたアドレスエリアのアドレスをモニタ
し、1f当するアドレスを検出したときにはその出力1
04に論理“1″を送出する。
タlの出力101に基づいてコントロールストレージ部
2の障害を通常時に検出できるアドレスエリア以外のあ
らかじめ設定されたアドレスエリアのアドレスをモニタ
し、1f当するアドレスを検出したときにはその出力1
04に論理“1″を送出する。
読出しチェック回路3の出力103およびチェックアド
レス判定回路4の出力104がともに論理“1”になる
と、アンド回路5の出力105も論理“l”となり、こ
れによってエラー記憶回路6が論理“1”にセットされ
る。
レス判定回路4の出力104がともに論理“1”になる
と、アンド回路5の出力105も論理“l”となり、こ
れによってエラー記憶回路6が論理“1”にセットされ
る。
最初にアンド回路5の出力105が論理“1°になった
ときには、エラー記憶回路6が論理“1”にセントされ
ていなかったので固定障害判定回路7は固定障害を検出
せず、マイクロプログラム制御装置は通常のエラー報告
を上位装置に通知する。
ときには、エラー記憶回路6が論理“1”にセントされ
ていなかったので固定障害判定回路7は固定障害を検出
せず、マイクロプログラム制御装置は通常のエラー報告
を上位装置に通知する。
このため、エラー報告を受けた上位装置は、マイクロプ
ログラム制御装置のリセット動作を行う。
ログラム制御装置のリセット動作を行う。
このリセット動作によりマイクロプログラム制御装置の
エラー状態が解消され、再びポーリングルーチンに制御
が戻ることになる。この時点では、上位装置からのリセ
ット動作によってはエラー記憶回路6はリセットされな
い。なお、エラー記憶回路6は、例えば揮発性のメモリ
で構成されていて、マイクロプログラム制御装置の電源
が断たれたとき等にエラー発生の記憶が消失されるよう
にすることができる。
エラー状態が解消され、再びポーリングルーチンに制御
が戻ることになる。この時点では、上位装置からのリセ
ット動作によってはエラー記憶回路6はリセットされな
い。なお、エラー記憶回路6は、例えば揮発性のメモリ
で構成されていて、マイクロプログラム制御装置の電源
が断たれたとき等にエラー発生の記憶が消失されるよう
にすることができる。
読出しチェック回路3により検出されたエラーが間欠障
害に基づくものであれば、マイクロプログラム制御装置
は上位装置からのりセント動作よりエラー状態を解消さ
れポーリングルーチンに制御が戻って上位装置からの起
動を受は付けられる状態に復旧する。このため、ソフト
ウェアがマイクロプログラムの再実行を行うことができ
るようになる。
害に基づくものであれば、マイクロプログラム制御装置
は上位装置からのりセント動作よりエラー状態を解消さ
れポーリングルーチンに制御が戻って上位装置からの起
動を受は付けられる状態に復旧する。このため、ソフト
ウェアがマイクロプログラムの再実行を行うことができ
るようになる。
一方、読出しチェック回路3により検出されたエラーが
コントロールストレージ部2の固定障害に起因するもの
であれば、マイクロプログラムが再実行されることによ
りマイクロプログラム制御装置はコントロールストレー
ジ部2の固定障害が存在するエラーアドレスを再度アク
セスすることになり、読出しチェック回路3で再びエラ
ーが検出されてアンド回路5の出力105が論理“1”
となる。このため、前回のエラー検出によりエラー記憶
回路6の出力106が論理“1′にセットされているの
で、こんどは固定障害判定回路7がセットされてマイク
ロプログラム制御%n1ffから固定障害に起因するエ
ラーである旨のエラー報告が上位装置に通知される。
コントロールストレージ部2の固定障害に起因するもの
であれば、マイクロプログラムが再実行されることによ
りマイクロプログラム制御装置はコントロールストレー
ジ部2の固定障害が存在するエラーアドレスを再度アク
セスすることになり、読出しチェック回路3で再びエラ
ーが検出されてアンド回路5の出力105が論理“1”
となる。このため、前回のエラー検出によりエラー記憶
回路6の出力106が論理“1′にセットされているの
で、こんどは固定障害判定回路7がセットされてマイク
ロプログラム制御%n1ffから固定障害に起因するエ
ラーである旨のエラー報告が上位装置に通知される。
この固定障害に起因するエラーである旨のエラー報告を
マイクロプログラム制J”B装置から通知された上位W
ffは、マイクロプログラム制御装置のリセット動作を
行わず、マイクロプログラム制御装置をエラー状態のま
まで保持する。したがって、ソフトウェアがストールす
ることがないとともに、固定障害の解析が容易になる。
マイクロプログラム制J”B装置から通知された上位W
ffは、マイクロプログラム制御装置のリセット動作を
行わず、マイクロプログラム制御装置をエラー状態のま
まで保持する。したがって、ソフトウェアがストールす
ることがないとともに、固定障害の解析が容易になる。
なお、上記実施例では、エラーが2回連続して発生した
ときに固定障害であると認識するようにしたが、エラー
記憶回路6をn(3以上の正整数)回のエラー発生で出
力106を論理“l”にセントするように構成すること
により、偶然に繰り返して発生した間欠障害をより確実
に救済するようにできる。
ときに固定障害であると認識するようにしたが、エラー
記憶回路6をn(3以上の正整数)回のエラー発生で出
力106を論理“l”にセントするように構成すること
により、偶然に繰り返して発生した間欠障害をより確実
に救済するようにできる。
また、エラーが発生したアドレスにかかわらずエラーの
発生回数に基づいて固定障害であると判定するようにし
たが、エラー記憶回路6にアドレス対応にエラーの発生
回数を記憶するようにすれば、間欠障害をより確実に救
済することができるとともに、同一アドレスのエラーに
基づく固定障害をより確実に検出することができる。
発生回数に基づいて固定障害であると判定するようにし
たが、エラー記憶回路6にアドレス対応にエラーの発生
回数を記憶するようにすれば、間欠障害をより確実に救
済することができるとともに、同一アドレスのエラーに
基づく固定障害をより確実に検出することができる。
以上説明したように本発明は、あらかじめ設定されたア
ドレスエリアを判定できるチェックアドレス判定回路を
設けあらかじめ設定されたアドレスエリアでのエラー発
生をエラー記憶回路に記憶しエラーが所定回数検出され
たときに固定障害判定回路で固定障害と認識することに
より、固定障害を確実に検出して上位装置にエラー報告
を通知しエラー状態を保持することができ、ソフトウェ
アのストールを防止して早期に固定障害の解決を図るこ
とができる効果がある。
ドレスエリアを判定できるチェックアドレス判定回路を
設けあらかじめ設定されたアドレスエリアでのエラー発
生をエラー記憶回路に記憶しエラーが所定回数検出され
たときに固定障害判定回路で固定障害と認識することに
より、固定障害を確実に検出して上位装置にエラー報告
を通知しエラー状態を保持することができ、ソフトウェ
アのストールを防止して早期に固定障害の解決を図るこ
とができる効果がある。
図は本発明の一実施例を示すブロック図である。
図において、
1・・・アドレスレジスタ、
2・・・コントロールストレージ部、
3・・・読出しチェック回路、
4・・・チェックアドレス判定回路、
5・・・アンド回路、
6・・・エラー記憶回路、
7・・・固定障害判定回路である。
Claims (1)
- 【特許請求の範囲】 マイクロプログラムを格納するコントロールストレージ
部と、 このコントロールストレージ部をアドレス指定するアド
レスレジスタと、 このアドレスレジスタによりアドレス指定され前記コン
トロールストレージ部から読み出されたマイクロプログ
ラムをチェックする読出しチェック回路と、 前記アドレスレジスタがアドレス指定するアドレスをチ
ェックして前記コントロールストレージ部のあらかじめ
設定されたアドレスエリアのアドレスのときに前記読出
しチェック回路の出力を有効とするチェックアドレス判
定回路と、 このチェックアドレス判定回路の出力により有効とされ
た前記読出しチェック回路の出力に基づいてエラーの発
生を記憶するエラー記憶回路と、前記エラーが所定回数
発生したと判定されたときに固定障害であると認識する
固定障害判定回路と、 を有することを特徴とするマイクロプログラム制御装置
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62026808A JPS63193249A (ja) | 1987-02-06 | 1987-02-06 | マイクロプログラム制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62026808A JPS63193249A (ja) | 1987-02-06 | 1987-02-06 | マイクロプログラム制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63193249A true JPS63193249A (ja) | 1988-08-10 |
Family
ID=12203590
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62026808A Pending JPS63193249A (ja) | 1987-02-06 | 1987-02-06 | マイクロプログラム制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63193249A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008250671A (ja) * | 2007-03-30 | 2008-10-16 | Yokogawa Electric Corp | 情報処理装置および情報処理方法 |
-
1987
- 1987-02-06 JP JP62026808A patent/JPS63193249A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008250671A (ja) * | 2007-03-30 | 2008-10-16 | Yokogawa Electric Corp | 情報処理装置および情報処理方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0032957B1 (en) | Information processing system for error processing, and error processing method | |
US8020053B2 (en) | On-line memory testing | |
KR950001420B1 (ko) | 테이나 전송의 재시행을 실행하는 마이크로 프로세서 | |
JPH079625B2 (ja) | フォールトトレラントな能力を備えたコンピュータ | |
US6615374B1 (en) | First and next error identification for integrated circuit devices | |
TWI759719B (zh) | 快閃記憶體控制器及用於快閃記憶體控制器的方法 | |
NO170113B (no) | Kontroll-logikk for paritets-integritet | |
JPS63193249A (ja) | マイクロプログラム制御装置 | |
JP3512442B2 (ja) | 記憶装置の試験用エラー発生制御装置 | |
JPH09293020A (ja) | インターフェース回路 | |
JPS5911452A (ja) | パリテイチエツク回路の試験方式 | |
JP2006277133A (ja) | 半導体集積回路及びメモリデータチェック方法 | |
JPS61279940A (ja) | 計算機の異常検出装置 | |
KR19990057809A (ko) | 오류 방지 시스템 | |
JPH06214831A (ja) | 中央処理装置の異常検出装置 | |
JPS62113241A (ja) | 障害回復装置 | |
JPS5917465B2 (ja) | チエツク装置 | |
JPS638956A (ja) | メモリ診断回路 | |
JPH03265051A (ja) | 記憶装置 | |
JPH06103098A (ja) | 情報処理装置 | |
JPH0581059A (ja) | マルチプロセツサシステム | |
JPH04162141A (ja) | 情報処理装置 | |
JPH02297650A (ja) | 受信装置 | |
JPH02189662A (ja) | 主記憶装置のエラー処理方法 | |
JPS6142033A (ja) | 情報処理装置 |