JPS63165938A - 入出力制御装置における入出力インタフェース試験方式 - Google Patents

入出力制御装置における入出力インタフェース試験方式

Info

Publication number
JPS63165938A
JPS63165938A JP61313530A JP31353086A JPS63165938A JP S63165938 A JPS63165938 A JP S63165938A JP 61313530 A JP61313530 A JP 61313530A JP 31353086 A JP31353086 A JP 31353086A JP S63165938 A JPS63165938 A JP S63165938A
Authority
JP
Japan
Prior art keywords
input
output
control
test
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61313530A
Other languages
English (en)
Japanese (ja)
Other versions
JPH0379738B2 (enExample
Inventor
Tadashi Hirano
忠司 平野
Noboru Ita
板 昇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PFU Ltd
Original Assignee
PFU Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PFU Ltd filed Critical PFU Ltd
Priority to JP61313530A priority Critical patent/JPS63165938A/ja
Publication of JPS63165938A publication Critical patent/JPS63165938A/ja
Publication of JPH0379738B2 publication Critical patent/JPH0379738B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
JP61313530A 1986-12-27 1986-12-27 入出力制御装置における入出力インタフェース試験方式 Granted JPS63165938A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61313530A JPS63165938A (ja) 1986-12-27 1986-12-27 入出力制御装置における入出力インタフェース試験方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61313530A JPS63165938A (ja) 1986-12-27 1986-12-27 入出力制御装置における入出力インタフェース試験方式

Publications (2)

Publication Number Publication Date
JPS63165938A true JPS63165938A (ja) 1988-07-09
JPH0379738B2 JPH0379738B2 (enExample) 1991-12-19

Family

ID=18042422

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61313530A Granted JPS63165938A (ja) 1986-12-27 1986-12-27 入出力制御装置における入出力インタフェース試験方式

Country Status (1)

Country Link
JP (1) JPS63165938A (enExample)

Also Published As

Publication number Publication date
JPH0379738B2 (enExample) 1991-12-19

Similar Documents

Publication Publication Date Title
US5423029A (en) Circuit and method for testing direct memory access circuitry
WO1992010801A1 (en) Method and apparatus for a minimal memory in-circuit digital tester
US4985893A (en) Circuit testing apparatus
EP0457115B1 (en) Data processing device with test control circuit
JPS6336338A (ja) マイクロコンピュータ
JPS63165938A (ja) 入出力制御装置における入出力インタフェース試験方式
JPH06214819A (ja) 情報処理装置及びこの装置の評価システムならびに評価方法
JPS6159558A (ja) Dma診断方式
JPS6151578A (ja) 電子回路装置障害診断方式
JP2765659B2 (ja) データ処理装置の自己テスト方式
JPH03268159A (ja) 保守用コンソール接続方式
JPH05241988A (ja) マイコン使用機器の解析装置及びその方法
JPS6326741A (ja) デ−タ処理装置の試験装置
JPH0240752A (ja) 装置情報転送方式
JP3220060B2 (ja) メモリの試験方式
JPS6368950A (ja) チヤネル障害処理試験方式
JPS5953583B2 (ja) 切替装置
JPH01237846A (ja) デバッグ機能付プロセッサ・システム
JPH02103482A (ja) 集積回路装置
JPH0318788B2 (enExample)
JPH03160533A (ja) メモリ表示トレース方式
JPH01131906A (ja) プログラム検証方式
JPH021032A (ja) エミュレーション・チップ
JPS62280940A (ja) デ−タ処理装置
JPH04351149A (ja) 電子交換機システムにおけるデータ通信制御方式