JPS63132286A - グラフイツク表示装置 - Google Patents

グラフイツク表示装置

Info

Publication number
JPS63132286A
JPS63132286A JP61280035A JP28003586A JPS63132286A JP S63132286 A JPS63132286 A JP S63132286A JP 61280035 A JP61280035 A JP 61280035A JP 28003586 A JP28003586 A JP 28003586A JP S63132286 A JPS63132286 A JP S63132286A
Authority
JP
Japan
Prior art keywords
buffer memory
frame buffer
dot data
drawing processor
graphic display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61280035A
Other languages
English (en)
Inventor
内田 満利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP61280035A priority Critical patent/JPS63132286A/ja
Publication of JPS63132286A publication Critical patent/JPS63132286A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は2グラフィック表示装匝に関し、特に、図形表
示速度を向上することが可能なグラフィック表示装若に
関する。
〔従来技術〕
ラスタ・スキャン型のグラフィック表示装置は、カラー
表示における色彩の表示能力に優、fし、また、価格的
にも素子の集積度が上がり、メモリ自体も安価になった
ため、特に、】980年代に入ってから、広く一般に使
用されている。
この装置では、画面に表示する図形データをディジタル
1ヒし、その画面を小さな領域、つまりビクセル(トラ
1−)に分け、そのデータをフレーム・バッファメモリ
にドツト単位で記憶させ、ピクセル(ドツト)とフレー
ム・バッファメモリとを1対1に対応させている。また
、フレーム・バッファメモリは、例えば、3原色(赤、
緑、青)を示し、各ピクセルに対応するメモリ、つまり
3枚のプレーンを持ち、ドツトパターンの色付けについ
ては、装置内の描画プロセッサが色情報を含んだドツト
データをプレーン、・バッファメモリに11キ込む方式
を採用している。従って、プレーンが3枚(赤。
禄、青)であれば、各ピクセルについて8色の混合色を
出すことができる。
このようなグラフィック表示装置では、例えば、特開昭
59− ]、 31979号公報゛直列/並列アクセス
メモリを使用するビデオディスプレイ装置pIに記載さ
れているように、プロセッサバスとフレーム・バッファ
、メモリとは直結されており、フレーム・バッファメモ
リのブレーン数が増加すると、1ワード当り扱えるピク
セル数は、フレーム・バッファメモリのプレーン数に反
比例して減少する。
〔発明が解決しようとする問題点〕
従来技術では、グラフィック表示装置内の描画プロセッ
サは、色情報を含んだト”ソトパターンをフレーム・バ
ッファメモリに書キ込む方式であるため、フレーム・バ
ッファメモリのプレーン数が多くなると、描画プロセッ
サがフレーム・バッファメモリに一度に書き込むことが
できるモニタ上のピクセル数が減少し、表示速度を向上
することが廻しかった。
本発明の目的は、このような問題点を改善し、図形表示
速度を向上することが可能なグラフィック表示装ユを提
供することにある。
〔問題を解決するための手段〕
上記目的を達成するため、本発明のグラフィック表示装
置は、上位プロセッサから設定された描画コマンド群を
ドツトデータに変換する描画プロセッサ、そのドツトに
対応した複数のプレーンを持ち、各プレーンに応じたド
ツトデータを格納するフレーム・バッファメモリ、およ
び、そのフレーム・バッファメモリに格納されたドツト
データにより映像を発生するモニタを備えたグラフィッ
ク表示装置において、上記描画プロセッサが予め設定し
た色の真性情報により、上記ドツトデータを、上記フレ
ーム・バッファメモリの各プレーンに対応したドツトデ
ータに変換し、その変換ビシ1−データの各プレーンへ
の書キ込みを制御する手段(書き込みデータ制御部)を
備え、描画プロセッサが描画コマンド群をドツトデータ
に変換し、書き込みデータ制御部に与えると、書き込み
データ制御部は、そのドツトデータと、描画プロセッサ
が予め設定した色の属性情報とにより、そのドツトデー
タを変換して、該フレーム・バッファメモリに格納し、
上記モニタは、複数のプレーンが持つ変換ドツトデータ
により、映eAを発生することに特徴がある。
〔作  用〕
本発明においては、書き込みデータ制御部は、描画プロ
セッサが出力するドツトパターンの(L ]、 I+を
、そのフレーム・バッファメモリが備えるプレーン数ど
同じピノ1へ数を持つフッl−アゲランド色レジスタの
値に変換し、また、ドラ1−パターンの+10 +lを
、そのフレーム・バッファメモリが備えるプレーン数と
同じビット数を持つバックグランド色レジスタの値に変
換することにより、フレーム・バッファメモリへの魯き
込みデータ、つまり色コードを生成して、ドツトパター
ンの色付けを行う。
さらに、それらの色の真性情報を示す値は、描画プロセ
ッサにより、予め設定される。
このため、描画プロセッサは色付けに煩わされることな
く動作することができ、グラフィック表示装五の図形表
示速度を向上することができるっ〔実施例〕 以下、本発明の一実施例を図面により説明する。
第1図は、本発明の一実施例におけるグラフィック表示
装置の構成図である。
本実施例のグラフィック表示装置18は、コマンドメモ
リ12.描画プロセッサ13,8き込みデータ制御部1
4.フレーム・バッファメモリ15゜読み出し制御部1
6.およびモニタ17を(・消え、上位プロセッサ]1
に接続される。
上位プロセッサIXは、グラフィック表示装置18に対
する属性設定、ベクトル描画1円描画等の描画コマンド
群をコマンドメモリ12に設定し、さらに、描画プロセ
ッサ13に対して実行指示を行う。
描画プロセッサ13は、上位プロセッサ11の指示に従
い、コマンドメモリ12から描画コマンド′群を読み取
り、その描画コマンド群の解釈、およびドツトパターン
への展開を行う。また、属性コマンド中の色属性コマン
ドに対応して、書き込みデータ制御部14内のフォアク
ランド色レジスタ、およびバンクグランド色レジスタへ
の色設定を行う。
書き込みデータ制御部14は、描画プロセッサ13によ
り生成さ、Itたドラ1−パターンと、描画プロセッサ
13により、予め値を設定されたフォアグランド色レジ
スタ41.およびバンクグランド色レジスタ42(第2
図参照)とにより、そのドツトパターンの色付けを行い
、フレーム・バッファメモリ15に書き込むデータ、つ
まり色コードを生成する。
なお5このフレーム・バッファメモリ15に対して書キ
込みを行う際のアドレスは、描画プロセッサ13がパス
Aにより供給する。
また、フレーム・バッファメモリ15に格納された色コ
ードをモニタ17表示のため読み出す場合、そのアドレ
スは読み出し制御部IGがパスBにより供給し、読み出
された色コードはドツトデータに変換され、モニタI7
に供給される。さらに、このフレーム・バッファメモリ
】5内の色コードを、上位プロセッサ11が読み出す場
合、コマンドメモリ12にデータ転送コマンドを設定し
、描画プロセッサ13に対して実行指示を行う。この指
示に従い、描画プロセッサ】3はフレーム・バッファメ
モリ15から色コードを読み出して、コマンドメモリ1
2に、そのデータを格納する。
こうして、コマンドメモリ12に格納されたデータを、
上位プロセッサ】1がDMA転送等により読み出す。
なお、本実施例では、これらと逆の動作、つまり、上位
プロセッサ11からフレーム・バッファメモリ15に対
するデータ書き込みについても、同様に実行することが
可能である。
第2図は、本発明の一実施例における書き込みデータ制
御部の論理ブロック図である。
本実施例における書キ込みデータ制御部14は、フォア
グランド色レジスタ41.バックグランド色レジスタ4
2.バレルシフタ43〜46.ラッチ47〜50.パス
ドライバ411〜414.およびセレクタ415〜41
8を備え、データバス32を介して、描画プロセッサ1
3.およびフレーム・バッファメモリ15に接続される
。また、フレーム・バッファメモリ15は、アドレスバ
ス31、および読み出しアドレスバス61を介して、描
画プロセッサ13.および読み出し制御部16に接続さ
れる。
なお、描画プロセッサ13のドツトパターン出力は、】
ワード描り16ビン)・であり、また、フレーム・バッ
フ7メモリ15は、プレーンO〜3の4プレーンから構
成される。従って、フォアグランド色レジスタ41.お
よびバックグランド色レジスタ42は、各々4ピッ1−
となり、フレーム・バッファメモリ15のプレーンO〜
3に入力される色コードの生成については、描画プロセ
ッサ13が出力するドツトデータと、フォアグランド色
レジスタ41.およびバックグランド色レジスタ42と
により、一意的に決まる。
例えば、フレーム・バッファメモリ15のプレーン0に
入力される色コードの生成については、まず、セレクタ
418を介して、描画プロセッサ13が出力したドツト
データがバレルシフタ43に入力される。
このバレルシフタ43は、文字フォント等の書み込み時
に、その書き込みがフレーム・バッファメモリ15の1
6ビツトワード境界にまたがって行われる場合、その文
字フォントをシフトするため、設けられている。なお、
バレルシフタ43のシフト量は、予め描画プロセッサ】
3により設定されている。
また、フレーム・バッファメモリI5は、この書き込み
動作を行うため、ライトパービット機能。
つまり、ビット単位に書き込むことが可能なメモリチッ
プから構成される。
こうして、バレルシフタ43でドツトデータをシフトし
た後、フォアグランド色レジスタ41とバックグランド
色レジスタ42との論理演算を行い、フレーム・バッフ
ァメモリ15のプレーン0に書き込むデータ、つまり色
コードを生成する。
この論理演算は、例えば、バレルシフタ43の出力16
ビツトをDとし、フォアグランド色レジスタ4】の当該
ビットをFとし、バックグランド色レジスタ42の当該
ビットをBとすると、D・F+D −Bである。この場
合、DのII I IIのビットをFの値とし、DのL
L OIIのビットをBの値として出力する。
このような論理演算を行うことにより、色情報を含まな
いバレルシフタ43の出カバターンに色付けを行うこと
ができる。
また、例えば、モニタ17の画面において、マウス等を
用い、画面上の矩形領域を切り取って移動するため、フ
レーム・バッファメモリI5内で、その矩形領域をコピ
ーする場合、描画プロセッサ13がアドレスバス31を
介して、フレーム・バッファメモリ】5にソースアドレ
スを供給した後、フレーム・バッファメモリ15のデー
タを読み出し、一旦、ラッチ47〜50に保持して、描
画プロセッサ13により、アドレスバス31を介して、
フレーム・バッファメモリ15にデスティネーションア
ドレスを供給する。
フレーム・バッファメモリ】5への書き込みデータは、
ラッチ47〜50.セレクタ415〜418Iバレルシ
フタ43〜46の順にバスされ供給される。この場合、
フォアグランド色レジスタ41には全て′1″を設定し
、バックグランド色レジスタ42には全てit O1)
を設定する。なお、バレルシフタ43〜46は、その矩
形領域コピ一時のソースデータ、およびデスティネーシ
ョンデータがフレーム・バッファメモリ15の】6ビツ
トワードの境界にまたがる場合、適正なシフト量を設定
する。
さらに、描画プロセッサ】3がフレーム・バッファメモ
リ15の住方;のプレーン内の色コードを読み出す場合
、バスドライバ411〜414の中、該当バスドライバ
をイネーブルとして、データバス32を介して読み出す
なお、フレーム・バッファメモリ15の表示のため、色
コードを読み出す場合、該当アドレスを、読み出し制御
部1Gが、読み出しアドレスバス6】に供給する。
〔発明の効果〕
本発明によれば、グラフィック表示装置内の描画プロセ
ッサは、色情報を含まないドツトパターンを生成し、そ
のドツトパターンに対する色付けは書き込み制御部が行
うため、そのグラフィック表示装置の図形表示速度を向
上することができる。
例えば、描画プロセッサのデータバスが16ピントであ
り、フレーム・バッファメモリが4プレーン構成である
場合、従来の方式では、描画プロセッサのデータバス4
ビツト単位で、フレーム・バッファメモリの各プレーン
をアクセスするため、描画プロセッサは1度に4ピクセ
ルのアクセスを行う。しかし、本発明によれば、書み込
みデータ制御部を設けることにより、描画プロセッサは
、1度に16ビクセルの書き込みを行うため、従来の方
式に対して、図形表示速度を4倍向上することが可能で
ある。
【図面の簡単な説明】
第1図は本発明の一実施例におけるグラフィック表示装
はの構成図、第2図は本発明の一実施例における書き込
みデータ制御部の論理ブロック図である。 11:上位プロセッサ、12:コマンドメモリ。 13:描画プロセッサ、14:書き込みデータ制御部、
15;フレーム・バッファメモリ、16;読み出し制御
部、17:モニタ、18ニゲラフイック表示装匝、31
ニアドレスバス、32:データバス、41:フォアグラ
ンド色レジスタ、42:バックグランド色レジスタ、4
3〜46;バレルシフタ、47〜50;ラッチ、61=
読み出しアドレスバス、411〜414:バスドライバ
、415〜418:セレクタ、A:描画プロセッサから
フレーム・バッファメモリへのバス 13 : 読み出
し制御部からフレーム・バッファメモリへのバス。

Claims (1)

    【特許請求の範囲】
  1. 1、上位プロセッサから設定された描画コマンド群をド
    ットデータに変換する描画プロセッサ、各ドットに対応
    した複数のプレーンを持ち、各プレーンに応じたドット
    データを格納するフレーム・バッファメモリ、および、
    該フレーム・バッファメモリに格納された該ドットデー
    タにより映像を発生するモニタを備えたグラフィック表
    示装置において、上記描画プロセッサが予め設定した色
    の属性情報により、上記ドットデータを、上記フレーム
    ・バッファメモリの複数のプレーンに対応したドットデ
    ータに変換し、該複数のプレーンへの該変換ドットデー
    タの書き込みを制御する手段を備え、該描画プロセッサ
    が描画コマンド群をドットデータに変換し、該書き込み
    制御手段に与えると、該書き込み制御手段は、該ドット
    データと、該描画プロセッサが予め設定した色の属性情
    報とにより、該ドットデータを変換して、該フレーム・
    バッファメモリに格納し、上記モニタは、該フレーム・
    バッファメモリの複数のプレーンが持つ該変換ドットデ
    ータにより映像を発生することを特徴とするグラフィッ
    ク表示装置。
JP61280035A 1986-11-25 1986-11-25 グラフイツク表示装置 Pending JPS63132286A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61280035A JPS63132286A (ja) 1986-11-25 1986-11-25 グラフイツク表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61280035A JPS63132286A (ja) 1986-11-25 1986-11-25 グラフイツク表示装置

Publications (1)

Publication Number Publication Date
JPS63132286A true JPS63132286A (ja) 1988-06-04

Family

ID=17619386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61280035A Pending JPS63132286A (ja) 1986-11-25 1986-11-25 グラフイツク表示装置

Country Status (1)

Country Link
JP (1) JPS63132286A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008206665A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206660A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206659A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206652A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd オープンショーケース

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008206665A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206660A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206659A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd ショーケース
JP2008206652A (ja) * 2007-02-26 2008-09-11 Sanyo Electric Co Ltd オープンショーケース

Similar Documents

Publication Publication Date Title
US5299309A (en) Fast graphics control system capable of simultaneously storing and executing graphics commands
US4745575A (en) Area filling hardware for a color graphics frame buffer
JPS63201792A (ja) ビデオ表示アダプタ及びピクセル・プロセッサ
JPS63234367A (ja) 図形表示装置
US4839828A (en) Memory read/write control system for color graphic display
JPS63201793A (ja) ビデオ・アダプタ
EP0093954A2 (en) Image display memory unit
JPH0359595A (ja) マトリックス表示装置
JPS63132286A (ja) グラフイツク表示装置
JPS5843035A (ja) 記憶表示装置
JPH0352067B2 (ja)
JPS62102288A (ja) ビツトマツプデイスプレイ装置
JPS62192865A (ja) 図形表示装置
JPH0428311B2 (ja)
JPH0253797B2 (ja)
JPS5915983A (ja) カラ−表示制御装置
JPH0570833B2 (ja)
JPH0588660A (ja) グラフイツクデータ描画装置
JPS623293A (ja) ライン移動描画装置
JPS63118188A (ja) カラ−ビツトマツプメモリ制御方式
JPH04205678A (ja) 画像情報処理装置
JPS6214194A (ja) ビツトマツプム−バ−
JPS61264380A (ja) 記憶回路
JPS63178294A (ja) 図形表示装置
JPS6159483A (ja) 表示画面制御方式