JPS6159483A - 表示画面制御方式 - Google Patents

表示画面制御方式

Info

Publication number
JPS6159483A
JPS6159483A JP59181808A JP18180884A JPS6159483A JP S6159483 A JPS6159483 A JP S6159483A JP 59181808 A JP59181808 A JP 59181808A JP 18180884 A JP18180884 A JP 18180884A JP S6159483 A JPS6159483 A JP S6159483A
Authority
JP
Japan
Prior art keywords
display
plane
memory
screen
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59181808A
Other languages
English (en)
Inventor
前野 良造
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP59181808A priority Critical patent/JPS6159483A/ja
Publication of JPS6159483A publication Critical patent/JPS6159483A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、カラ一対応のプレーンメモリな利用してモノ
クロ表示モードにて画面切換えや重ね合せ表示を行なう
表示画面制御方式に関する。
〔発明の技術的背景とその問題点〕
近時、情報処理分野、特に、オフコン・パソコン・ワー
クスチーシロン等におけるマンマシンインターフェース
の進歩には目を見はるものがある。その中核となるCR
Tディスプレイには、より高度な機能が要求されている
。マルチウィンドウ表示・重ね合せ表示機能等がその一
例である。
ところで、これらのシステムにおいては、カラー表示モ
ニタの普及により、RED・GREEN 、BLUEに
対応した、3画面分のビットマツプメモリを持つものが
多い。ところが、オフィスオートメーシ璽ン業務を遂行
するうえでは現実上、未だモノクロ表示で済むことが多
く、色表示よりはむしろ上述したマルチウィンドウやイ
メージ処理を容易に実現するために画面切換えや重ね合
せ表示機能を要求されることが多い。
〔発明の目的〕
本発明は上記事情に基づいてなされたものであり、少量
の八−ドウエアを付加することにより、モノクロ表示モ
ード時、カラ一対応の3つのメモリプレーンを利用し、
画面切換え及び重ね合せ表示を容易(二実現し得る表示
画面制御方式を提供することを目的とする。
〔発明の概要〕
本発明は、RED 、GREEN −BLUEのそれぞ
れに対応する3個のプレーンメモリを持ったカラー表示
装置に、1文字区画単位でデータ設定がなされ、プレー
ン選択のための情報と重ね合せ情報が記憶されるメモリ
と、モノクロ表示モード時、上記メモリへの記憶情報に
基づき、1文字区画毎任意のプレーンメモリから表示デ
ータを得、更に複数のプレーンメモリから得られる出力
データの論理和演算(重ね合せ)を指示選択し表示モニ
タへ供給するゲート回路とを付加した。
このことにより、1文字区画単位毎のプレーンメモリを
利用することにより、1文字区画単位毎の画面切換えや
重ね合せ表示を行なうことが出来る。又、カラ一対応の
プレーンメモリを利用することにより夕刊のハードウェ
アの追加でパフォーマンスの向上をはかることが出来る
ものである。
〔発明の実施例〕
以下、図面を使用して本発明実施例につき詳細に説明す
る。第1図は本発明の実施例を示すブロック図であり、
表示制御装置を構成する表示系のみを抽出して示しであ
る。即ち、個々のメモリへプログラムからREAD/W
RI T E動作を行なうためのロジックは従来から周
知のロジック構成で済むため、ここではあえて図示して
いない。
図において、11は表示コントローラ (CRTC)である。表示コントローラ11は。
後述する各メモリに対し、表示のためのキャラクタアド
レス・ラスクアドレス等を出力する。
12.13.14は各々GREEN、BT、UE・RE
Dに相当するビットマツプメモリであって、各々の色に
相当する表示データが格納され、各1画面分の容俸を持
つ。15,16.17はシフトレジスタ(P/S )で
ある。シフトレジスタ15,16.17は各々上記ビッ
トマツプメモリ12.13.14から出力される文字区
画幅の表示データをパラレルに得、シリアルデータに変
換出力する。
18は本発明により付加されるプレーン選択メモリ(P
SET、−MEM)である。プレーン選択メモリ18は
1文字区画単位毎データが設定され、その内部構造は第
2図に示されている。
即ち、プレーン選択メモリ18は4ビツト(P S L
 s〜P S L o )で構成され、0ビツト目と1
ビツト目の組合せによりプレーン選択情報を、2ビツト
目と3ビツト目の組合せにより画面重ね合せ情報が設定
される様になっている。
定義は図示のとおりである。
尚、このプレーン選択情報は、通常、1文字区画毎に定
義されるアトリビエート情報の一部として定義されてあ
っても良い。
説明を第1図に戻す。19はレジスタ(R)である。レ
ジスタ19は5表示コントローラ11から出力されるキ
ャラクタアドレスに対応したプレーン選択情報をビット
マツプメモリ12.13.14からの表示データの読出
しと同じタイミングにてプレーン選択メモリ18から読
出し、その内容を保持する。20.25はマルチプレク
サ(MUX)である。マルチプレクサ20は上記レジス
タ19から2ピツト情報(PSLo、PSLz)を得る
ことにより、シフトレジスタ15,16.17出力及び
マルチプレクサ15出力のうちの1個を選択出力する。
マルチプレクサ25は上記レジスタ19から2 、ビッ
ト情報(PSL、? 、PSL、9 )を得ることによ
り、シフトレジスタ15,16.17の任意組合せによ
る重ね合せ出力の1個を選択出力する。このマルチプレ
クサ25出力は上記マルチプレクサ20の1個の入力端
子へ供給される。
21.22,23,24はオアゲートであり、それぞれ
シフトレジスタ15,16、シフ)L/レジスタ5,1
7、シフトレジスタ16.17、シフトレジスタ15,
16.17出力を重ね合せ、マルチプレクサ25の入力
端子(θ〜3)のそれぞれへ供給する。
26.27.2RはR,G、B各信号間の同期をとるフ
リップフロップであつて、その出力がドライバ32 、
 、? 3 、.94を介し、図示されない表示モニタ
に対しディスプレイ信号として供給される。尚、31は
表示モードを指示するフリップフロップであつ゛C,モ
ノクロ表示モードにおいて1表示モニタへ供給すべきB
−Rラインを常にOFFしておくために設けられ、この
フリップフロップ31がリセットされているとアンドゲ
ート29,30によりB、RラインはOFFされる。
第3図は本発明実施例の動作を表示画面上に概、金的に
示した動作概念図である。(alはR,G・B各プレー
ンメモリ内における回1面イメージ、(blは実際の表
示画面イメージを示す。
以下、本発明実施例の動作につき詳細に説明する。通常
のカラー表示モードにおいてプログラムは全画面エリア
のブレーン選択情報のPSLl、PSLoを′00”と
し、且つ、ブリップフロップ31をセットしておく、こ
れによりマルチプレクサ20によってシフトレジスタ1
5出力が選択される。即ち、表示モニタへ供給される出
力、GラインにはGREENのピットマツプメモリ12
のデータが出力される。
B、Rラインにはそれぞれピットマツプメモリ13.1
4からのデータが出力される。
さて、モノクロ表示モードにおいて、画面のあるエリア
にウィンドウとして別画面を表示する場合を考える。(
第3図■プログラムはまずフリップフロップ31をリセ
ットし、GREENのピットマップメモリ12ベース画
面を作成し、且つP S LJ 、 P S TJ o
を+00″としておく。
この状態ではGラインを通してGREENブレーンの内
容が表示モニタ上に表示される。(B・Rラインは常に
OFFされているから、BLUE。
REDは表示されない。)次にプログラムはB T、 
U Bプレーン13のウィンドウ対応エリアに表示デー
タを書き込み、同じくウィンドウ対応エリアのブレーン
選択情報のP S L y 。
P 8 L oに?lO1”をセットする。このことに
より、表示コントローラ11から出力される表示キャラ
クタアドレスがウィンドウ対応エリアを示した時、PS
Lx、PSLoの値によって、マルチプレクサ20はB
プ1/−ン13からの出力を選択し、Gラインに出力す
る。このようにして文字区画単位の画面切り換えが可能
になり、マルチウィンドウ表示が容易に実現できる。
次に画面重ね合わせを考える。プログラムはG RE 
E Nブレーン12とRh3Dプレーン14に表示デー
タを作成し、画面のあるエリアでGREENプレーン1
2とREDプレーン14の内容を重ね合わせて表示した
いとする。(第3図■)この場合、重ね合わせな希望す
るエリアのPSLl、PSLOを’11’″とセットし
、且つ、P S L 3 、 P S L zを’01
”ニセットする。表示キャラクタアドレスが重ね合わせ
エリアを示したとき、PSL3.PSLzによってマル
チプレクサ25はオアゲート22の出力(GREENブ
レーン12とREDブレーン14の表示データの論理和
)を出力し、かつPSLz、PSLOによってマルチプ
レクサ20はマルチプレクサ25の出力を選択し、表示
モニタ上にGREENプレーン12とREDブレーン1
4の内容を重ね合わせて表示する。
尚、本発明実施例ではフリップフロップ3ノによって、
B−RラインはOFFされGラインのみが生きるため、
カラー表示モニタ接続時は、グリーンのモノクロ表示と
同じになる。フリップフロップ31によってB、Rライ
ンをOFFするかわりに、Gラインと同じ内容を出力さ
せる、即ち、フリップフロップ27.28にマルチプレ
クサ20の出力を供給することも容易にできるが、この
場合にはホワイトのモノクロ表示になる。
〔発明の効果〕
以上説明の如く本発明によれば、1文字区画毎の画面明
り換えや重ね合せ表示を行なうことが出来る。この様に
カラ一対応のプレーンメモリを利用することにより、少
句のハードウェアを追加するだけでモノクロ表示におけ
るパフォーマンスの向上をはかることが出来る。
【図面の簡単な説明】
第1図は本発明の実施例を示すブロック図、第2図は本
発明において付加されるプレーン選択メモリの内部構成
を示す図、第3図は本発明実施例の動作を表示画面上に
概念的に示した動作概1念図である。 12.13.14・・・ビットマツプメモリ、18・・
・プレーン選択メモリ(P S EL−MEM )%1
9・・・レジスタ(R)、20,25°°°マルチプレ
クサ(MUX)、21 、22 、23.24・・・オ
アゲート、26,27,28.31・・・フリップフロ
ップ(1”/F)。 出願人代理人 弁理士  鈴  江  武  彦第2図 」

Claims (1)

    【特許請求の範囲】
  1. 色の3原色に対応して設けられ、それぞれが1表示画面
    分の容量を持つ少くとも3個のプレーンメモリと、上記
    表示画面を構成する1文字区画毎データ設定がなされ、
    上記プレーン選択及び重ね合せ指示データが記憶される
    メモリと、モノクロ表示モード時、上記メモリに記憶さ
    れたプレーン選択及び重ね合せ指示データに基づき1文
    字区画単位毎任意のプレーンから表示データを得、ある
    いは複数プレーンから得られる表示データの論理演算出
    力を選択し表示モニタへ出力するゲート回路とを有し、
    1文字区画毎の画面切換え及び重ね合せ表示を行なうこ
    とを特徴とする表示画面制御方式。
JP59181808A 1984-08-31 1984-08-31 表示画面制御方式 Pending JPS6159483A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59181808A JPS6159483A (ja) 1984-08-31 1984-08-31 表示画面制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59181808A JPS6159483A (ja) 1984-08-31 1984-08-31 表示画面制御方式

Publications (1)

Publication Number Publication Date
JPS6159483A true JPS6159483A (ja) 1986-03-26

Family

ID=16107199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59181808A Pending JPS6159483A (ja) 1984-08-31 1984-08-31 表示画面制御方式

Country Status (1)

Country Link
JP (1) JPS6159483A (ja)

Similar Documents

Publication Publication Date Title
JP3548521B2 (ja) 半透明画像処理装置及び方法
KR100313693B1 (ko) 프로그래머블 표시 장치
JPH07168752A (ja) ディスプレイメモリ構成体
JPS6159483A (ja) 表示画面制御方式
JPH0120430B2 (ja)
JPH03130988A (ja) 半導体記憶装置
JPS63132286A (ja) グラフイツク表示装置
JPH0352067B2 (ja)
JPS6126085A (ja) 画像表示方式
JPS5893097A (ja) 色切換回路
JPH0418048Y2 (ja)
JPS5974590A (ja) デイスプレイ装置のメモリ制御方式
US20040223388A1 (en) Data write circuit
JPS62102288A (ja) ビツトマツプデイスプレイ装置
JPH0343632B2 (ja)
JPS6228789A (ja) グラフイツクデイスプレイ
JPH05289643A (ja) 表示色拡張装置
JPH0879625A (ja) ディジタル画像分割表示システム
JPS63245716A (ja) マルチウインドウ表示装置
JPS5915983A (ja) カラ−表示制御装置
JPS61137187A (ja) 表示メモリ書込み制御回路
JPH0224783A (ja) 画像表示装置
JPS6365489A (ja) カラ−表示装置のフレ−ムバツフア書込み方式
JPS61267792A (ja) メモリ読出し方式
JPS59172683A (ja) デイスプレイ装置