JPS63126053A - イニシヤルプログラムロ−ド方式 - Google Patents
イニシヤルプログラムロ−ド方式Info
- Publication number
- JPS63126053A JPS63126053A JP27089886A JP27089886A JPS63126053A JP S63126053 A JPS63126053 A JP S63126053A JP 27089886 A JP27089886 A JP 27089886A JP 27089886 A JP27089886 A JP 27089886A JP S63126053 A JPS63126053 A JP S63126053A
- Authority
- JP
- Japan
- Prior art keywords
- program
- loading
- image
- storage device
- program image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000011068 loading method Methods 0.000 claims abstract description 13
- 238000012544 monitoring process Methods 0.000 claims abstract description 10
- 238000004891 communication Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/177—Initialisation or configuration control
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、計算機システムにおけるイニシャルプログラ
ムロード方式に関するものである。
ムロード方式に関するものである。
従来計算機システムにおけるイニシャルプログラムロー
ド方式では、プログラムイメージを他装置たとえば端末
、 FEP 、 PNPなどから一端受信パッファに受
信し、受信バッファからイニシャルプログラムロード用
プログラムの処理バッファに移送し、処理した後さらに
主記憶装置上にロードするようになっていた。
ド方式では、プログラムイメージを他装置たとえば端末
、 FEP 、 PNPなどから一端受信パッファに受
信し、受信バッファからイニシャルプログラムロード用
プログラムの処理バッファに移送し、処理した後さらに
主記憶装置上にロードするようになっていた。
従来の計算機システム内におけるイニシャルプログラム
ロード方式では、上に説明したようにプログラムイメー
ジを他装置から受信したあと主記憶装置にロードするま
で何回もの移送が行われるので、イニシャルプログラム
ロードの処理時間が長くなるという欠点があった。
ロード方式では、上に説明したようにプログラムイメー
ジを他装置から受信したあと主記憶装置にロードするま
で何回もの移送が行われるので、イニシャルプログラム
ロードの処理時間が長くなるという欠点があった。
したがって本発明の目的は、イニシャルグログラムロー
ドの処理時間を短縮できるロード方式を得ようとするも
のである。
ドの処理時間を短縮できるロード方式を得ようとするも
のである。
本発明のイニシャルプログラムロード方式は。
計算機システムにおいて、自装置にプログラムをロード
する必要性を監視する監視手段と、監視手段により得ら
れた状態により自装置のイニシャルプログラムロードを
開始する起動手段と、起動手段からの指示に基いて他装
置から受信したプログラムイメージを主記憶装置上にロ
ードする受信手段と、受信手段でプログラムイメージの
受信が完了したかおよび受信手段でプログラムイメージ
を正しく主記憶装置にロードできたか判断する判断手段
と3次だ受信するプログラムイメージのロード位置を変
更する変更手段とを有している。
する必要性を監視する監視手段と、監視手段により得ら
れた状態により自装置のイニシャルプログラムロードを
開始する起動手段と、起動手段からの指示に基いて他装
置から受信したプログラムイメージを主記憶装置上にロ
ードする受信手段と、受信手段でプログラムイメージの
受信が完了したかおよび受信手段でプログラムイメージ
を正しく主記憶装置にロードできたか判断する判断手段
と3次だ受信するプログラムイメージのロード位置を変
更する変更手段とを有している。
第1図は本発明の一実施例の構成を示す図である。自装
置1の監視手段11は9例えば通知機構113を監視し
て自装置1にプログラムをロードする必要があるかを調
べ、その必要性を検出すると起動手段12に通知する。
置1の監視手段11は9例えば通知機構113を監視し
て自装置1にプログラムをロードする必要があるかを調
べ、その必要性を検出すると起動手段12に通知する。
起動手段12は1通信制御機構111を通して他装置2
の監視手段21に通知すると共に、他装置2からプログ
ラムイメージの受信を行うよう受信手段13に指示し。
の監視手段21に通知すると共に、他装置2からプログ
ラムイメージの受信を行うよう受信手段13に指示し。
イニシャルプログラムロードを開始する。
他装置2の監視手段21は自装置1のイニシャルプログ
ラムロードを行うよう送信手段22に通知する。送信手
段22は自装置1のプログラムイメージが格納されてい
る補助記憶装置211からプログラムイメージを取シ出
し、自装置1に送信する。
ラムロードを行うよう送信手段22に通知する。送信手
段22は自装置1のプログラムイメージが格納されてい
る補助記憶装置211からプログラムイメージを取シ出
し、自装置1に送信する。
自装置1の受信手段13は、プログラムイメージの主記
憶装置112のロード位置を通信制御機構111に通知
し、プログラムイメージを直接主記憶装置112にロー
ドする。この結果は受信手段13から判断手段14へ引
渡され1判断手段14はプログラムイメージの受信が完
了したかおよび受信手段13でプログラムイメージを正
しく主記憶装置112にロードできたか判断する。
憶装置112のロード位置を通信制御機構111に通知
し、プログラムイメージを直接主記憶装置112にロー
ドする。この結果は受信手段13から判断手段14へ引
渡され1判断手段14はプログラムイメージの受信が完
了したかおよび受信手段13でプログラムイメージを正
しく主記憶装置112にロードできたか判断する。
判断手段14でプログラムイメージを正しく主記憶装置
112にロードしかつ次VCfログラムイメージの受信
が続くと判断した場合は1次に受信するプログラムイメ
ージのロード位置を変更手段15に通知する。変更手段
15は次に受信するプログラムイメージの主記憶装置1
12のロード位置を受信手段13に指示し、プログラム
イメージの受信を繰シ返し実行する。
112にロードしかつ次VCfログラムイメージの受信
が続くと判断した場合は1次に受信するプログラムイメ
ージのロード位置を変更手段15に通知する。変更手段
15は次に受信するプログラムイメージの主記憶装置1
12のロード位置を受信手段13に指示し、プログラム
イメージの受信を繰シ返し実行する。
判断手段14でプログラムイメージの受信が完了したか
プログラムイメージを正しく主記憶装置112にロード
できなか9たと判断した場合は。
プログラムイメージを正しく主記憶装置112にロード
できなか9たと判断した場合は。
監視手段11に通知し、イニシャルプログラムロードを
終了する。
終了する。
以上説明したように1本発明によればプログラムイメー
ジを受信すると直接主記憶装置上にロードすることによ
り、イニシャルプログラムロードの時間を短縮するとい
う利点がある。
ジを受信すると直接主記憶装置上にロードすることによ
り、イニシャルプログラムロードの時間を短縮するとい
う利点がある。
第1図は本発明の高速イニシャルプログラムロード方式
の一実施例の構成図である。 記号の説明:1は自装置、2は他装置、11は段、11
1は通信制御機構、112は主記憶装置。 113は通知機構、211は補助記憶装置をそれぞれあ
られしている。
の一実施例の構成図である。 記号の説明:1は自装置、2は他装置、11は段、11
1は通信制御機構、112は主記憶装置。 113は通知機構、211は補助記憶装置をそれぞれあ
られしている。
Claims (1)
- 1、計算機システムで自装置内にプログラムの記憶装置
を持たず他装置からプログラムをロードする装置におい
て、プログラムをロードする必要性を監視する監視手段
と、この監視手段により得られた状態により自装置のイ
ニシャルプログラムロードを開始する起動手段と、この
起動手段からの指示に基いて他装置から受信したプログ
ラムイメージを直接主記憶装置上にロードする受信手段
と、この受信手段でプログラムイメージの受信が完了し
たかおよび該受信手段でプログラムイメージを正しく主
記憶装置にロードできたか判断する判断手段と、次に受
信するプログラムイメージのロード位置を変更する変更
手段とを有しているイニシャルプログラムロード方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27089886A JPS63126053A (ja) | 1986-11-15 | 1986-11-15 | イニシヤルプログラムロ−ド方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27089886A JPS63126053A (ja) | 1986-11-15 | 1986-11-15 | イニシヤルプログラムロ−ド方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63126053A true JPS63126053A (ja) | 1988-05-30 |
Family
ID=17492515
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP27089886A Pending JPS63126053A (ja) | 1986-11-15 | 1986-11-15 | イニシヤルプログラムロ−ド方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63126053A (ja) |
-
1986
- 1986-11-15 JP JP27089886A patent/JPS63126053A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62227243A (ja) | 伝送制御方式 | |
US6112290A (en) | Communication system signal processing apparatus with ROM stored signal procedures executed RAM | |
US8909873B2 (en) | Traffic control method and apparatus of multiprocessor system | |
JPS63126053A (ja) | イニシヤルプログラムロ−ド方式 | |
US20050216614A1 (en) | Microcomputer having instruction RAM | |
EP0166391B1 (en) | Sequence controller | |
US11330415B2 (en) | Near field communication device and method of operating the same | |
US5357616A (en) | On-line computer system capable of safely and simply processing a message signal | |
JPS61216546A (ja) | 送信停止・送信再開制御方式 | |
JPS58182737A (ja) | 情報処理装置 | |
JPS62281643A (ja) | デ−タ伝送制御システム | |
JPH04107663A (ja) | 同期式通信システムの制御方式 | |
JPS62286149A (ja) | 通信プログラム制御装置 | |
JPH04242833A (ja) | 動作状態保存方式 | |
JPS62152055A (ja) | デ−タ転送方式 | |
JPS63153635A (ja) | デ−タ転送速度指定方式 | |
JPH04267438A (ja) | 二重例外検出装置 | |
JPH0744400A (ja) | 割り込みコントローラ | |
JPH06119198A (ja) | 共有端末装置制御方式 | |
JPS62260253A (ja) | マイクロプログラムのロ−デイング方法 | |
JPS6361353A (ja) | デ−タ転送方法 | |
JPH01103046A (ja) | 通信制御方式 | |
JPS62220048A (ja) | パケツトバツフア自動再利用方式 | |
JPH01192240A (ja) | Gpibシステム | |
JPS6350737B2 (ja) |