JPS62286149A - 通信プログラム制御装置 - Google Patents

通信プログラム制御装置

Info

Publication number
JPS62286149A
JPS62286149A JP61129918A JP12991886A JPS62286149A JP S62286149 A JPS62286149 A JP S62286149A JP 61129918 A JP61129918 A JP 61129918A JP 12991886 A JP12991886 A JP 12991886A JP S62286149 A JPS62286149 A JP S62286149A
Authority
JP
Japan
Prior art keywords
communication
terminal
request
program
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61129918A
Other languages
English (en)
Inventor
Atsushi Murata
篤 村田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61129918A priority Critical patent/JPS62286149A/ja
Publication of JPS62286149A publication Critical patent/JPS62286149A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Information Transfer Between Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔産業上の利用分野〕 この発明は通信回線を介して互いに接続された第1.第
2の端末が通信を行う際のプログラムを制御する通信プ
ログラム制御′1■装置に関する。
〔従来の技術〕
第2図は従来の通信プログラム制御装置の構成図で、図
においてIAは第1の端末、IBは第2の端末、2は第
1.第2の端末IA、IBの間で行われる通信を制御す
る通信制御装置。2a。
2bは通信制御装置2と第1.第2の端末IA。
IBを接続している通信凹線、3は第2の端末IB内に
ある主記憶、4は主記憶3内に格納されている通信制御
プログラム、A、B、Cは主記憶3内に格納されている
通信プログラムである。
次に動作について説明する 第1の端末IAから第2の端末IBに対して通信要求が
出力されると、この通信要求は通信回線2aを介して通
信制御装置2に入力され、通信制御装置2はこの通信要
求に基づいて第2の端末IBに対して割り込み信号によ
り上記通信要求があったことを知らせる第2の端末IB
は通信要求が第1の端末IAから出力されているのを知
ると、主記憶3内に既にローディングされ実行待ち状態
になっている通信プログラムA、B、Cのうちいずれか
を選択して実行する。
この選択及び実行は主記憶3内にある通信制御プログラ
ム4によって制御される。
〔発明が解決しようとする問題点〕
従来の通信プログラム制御装置は以上のように構成され
ているので、通信を要求される前に主記憶上に処理プロ
グラムをローディングしていなければならず、要求され
る全ての通信処理プログラムをローディングしておく必
要があり、通信処理を行っていない時でも主記憶を占有
するという問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、主記憶を有効利用できる通信プログラム制御
装置を得ることを目的とする。
〔問題点を解決するための手段〕 このため、この発明にかかる通信プログラム制御装置は
、通信要求を受ける第2の端末IBが複数の通信処理プ
ログラムA、B、Cを格納している外部記憶装置5と、
第2の端末IBが通信要求を受けたとき上記外部記憶装
置5から通信要求に合った通信プログラムA、B、Cを
取り出して第2の端末IBの主記憶3にローディングす
る制御装置6とを備えていることを特徴とするものであ
る。
〔作用〕
この発明において外部記憶装置5は複数の通信プログラ
ムA、B、Cを複数格納している。
ここで、第2の端末IBが通信要求を受けると制御装置
6は外部記憶装置5が上記通信要求に合った通信プログ
ラムA、B、Cを取り出して第2の端末IBの主記憶3
にローディングする。
(実施例〕 以下、この発明の一実施例を図について説明する。第1
図はこの発明の一実施例を示すプログラム制御装置の構
成図で、図において5は通信プログラムA、B、Cを格
納している外部記憶装置、6は外部記憶装置5に格納さ
れている通信プログラムA、B、Cを第2の端末IBの
主記憶3にローディングする制御装置である。
なお、従来技術と同一の構成要素については同一番号を
付してその説明を省略しである。
次に動作について説明する。
第1の端末IAから第2の端末1Bに対して通信要求が
出力されると、この通信要求は通信回線2aを介して通
信制御装置2に入力され、通信制御装置2はこの通信要
求に基づいて第2の端末IBに対して割り込み信号によ
り上記通信要求があったことを知らせる。第2の端末I
Bは通信要求が第1の端末IAから出力されているのを
知ると、必要に応じて制御装置6は外部記憶装置4に格
納されている通信プログラムA、B、Cのうち、通信要
求に合った、例えば通信処理プログラムAを取り出して
第2の端末IBの主記憶3にローディングする。
ここで、第2の端末IBは主記憶3にローディングされ
た通信プログラムAに従って第1の端末IAとの間で通
信を行う。
なお、上記実施例では通信制御プログラムを主記憶3上
に配置したが、通信制御プログラム4を制御装置6上へ
配置して割り込み信号により通信プログラムの実行を指
令してもよい。
〔発明の効果〕
以上の説明したようにこの発明にかかる第2の端末は複
数の通信処理プログラムを格納している外部記憶装置と
第2の端末が通信要求を受けたとき上記外部記憶装置か
ら上記通信要求に合った通信処理プログラムを取り出し
て第2の端末の主記憶にローディングする制御装置とを
備えているので通信プログラムを必要なつど主記憶にロ
ーディンスフすることができ、主記憶を有効に使用でき
る効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例による通信プログラム制御
装置の構成図、第2図は従来の通信プログラム制御装置
の構成図である。 IA・・・第1の端末、IB・・・第2の端末、2・・
・通信制御装置、2a、2b・・・通信回線、3・・・
主記憶、4・・・通信制御プログラム、5・・・外部記
憶装置、6・・・制御装置。 代理人  大  岩  増  雄(ほか2名)第2図 手続補正書(自発) 昭和51,1年、1 脣7B

Claims (1)

  1. 【特許請求の範囲】 通信回線を介して互いに接続された第1、第2の端末の
    うち第1の端末が通信要求を出した時通信要求を受けた
    第2の端末が通信プログラムを用意して通信の実行を行
    う通信プログラム制御装置において、 上記第2の端末は複数の通信処理プログラムを格納して
    いる外部記憶装置と、第2の端末が通信要求を受けたと
    き上記外部記憶装置から上記通信要求に合った通信プロ
    グラムを取り出して第2の端末の主記憶にローディング
    する制御装置とを備えていることを特徴とする通信プロ
    グラム制御装置。
JP61129918A 1986-06-04 1986-06-04 通信プログラム制御装置 Pending JPS62286149A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61129918A JPS62286149A (ja) 1986-06-04 1986-06-04 通信プログラム制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61129918A JPS62286149A (ja) 1986-06-04 1986-06-04 通信プログラム制御装置

Publications (1)

Publication Number Publication Date
JPS62286149A true JPS62286149A (ja) 1987-12-12

Family

ID=15021617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61129918A Pending JPS62286149A (ja) 1986-06-04 1986-06-04 通信プログラム制御装置

Country Status (1)

Country Link
JP (1) JPS62286149A (ja)

Similar Documents

Publication Publication Date Title
JPS61253572A (ja) 疎結合マルチプロセツサ・システムの負荷配分方式
JPS62286149A (ja) 通信プログラム制御装置
JPH02105962A (ja) システム起動装置
JPH02128250A (ja) 情報処理装置のアクセス制御回路
JPS62172840A (ja) デ−タの転送方式
JP2004213666A (ja) Dmaモジュールとその操作方法
JPH04156615A (ja) システム立ち上げ方法
JPS627245A (ja) ロ−カルエリアネツトワ−クの端末通信方式
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
JPS6219960A (ja) 多段構成プロセツサシステム
JPS6232745A (ja) 回線処理システム
JPH06290128A (ja) 制御装置の通信切換システム
JPS61151745A (ja) 割込処理方式
JPS61251943A (ja) デ−タ処理装置
JPS6361353A (ja) デ−タ転送方法
JPS63153635A (ja) デ−タ転送速度指定方式
JPH08161253A (ja) Dma制御方法およびdma制御装置
JPS59111563A (ja) マルチプロセツサの制御方式
JPS63123150A (ja) コンピユ−タ方式
JPH09311845A (ja) Dsp信号処理装置及び信号処理方法
JPS6188351A (ja) プログラムロ−ド方式
JPS61120258A (ja) デ−タ転送装置
JPH01123357A (ja) 割り込み制御方式
JPS60220416A (ja) 情報処理システム初期化方式
JPS63148355A (ja) ビデオテツクス通信方法