JPS6292052A - デ−タ入力方式 - Google Patents
デ−タ入力方式Info
- Publication number
- JPS6292052A JPS6292052A JP23218185A JP23218185A JPS6292052A JP S6292052 A JPS6292052 A JP S6292052A JP 23218185 A JP23218185 A JP 23218185A JP 23218185 A JP23218185 A JP 23218185A JP S6292052 A JPS6292052 A JP S6292052A
- Authority
- JP
- Japan
- Prior art keywords
- data
- signal
- input
- unit
- data input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Bus Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明はデータ入力方式に関し、特に外部デバイスから
マイクロプロセッサシステムへデータ入力する際のデー
タ入力方式に関する。
マイクロプロセッサシステムへデータ入力する際のデー
タ入力方式に関する。
支米且韮
従来、この種の外部デバイスからのデータ入力り式は、
外部デバイスからの入力データの有無を示すデータ入力
状態表示信号を発生してマイクロプロセッサシステムの
データバスにこれを出力撲るデータ入力制御装置と、当
該データ人力状!r!A表示信号を周期的に読み取るマ
イクロプロセッサ」−ニットとにより構成されており、
データ入力状(ぶ表示信号が発生されている場合、デー
タ人力制御装置からマイクロプロセッサユニツ1〜へ当
該データを入力していた。
外部デバイスからの入力データの有無を示すデータ入力
状態表示信号を発生してマイクロプロセッサシステムの
データバスにこれを出力撲るデータ入力制御装置と、当
該データ人力状!r!A表示信号を周期的に読み取るマ
イクロプロセッサ」−ニットとにより構成されており、
データ入力状(ぶ表示信号が発生されている場合、デー
タ人力制御装置からマイクロプロセッサユニツ1〜へ当
該データを入力していた。
上述した従来のデータ入力方式では、ンイクロプロセッ
サシステムにデータ入力状態表示(:’j ”’Iを読
み取る周期よりも早い周期でデータが入力2きれた場合
は、すべてのデータを人力できく誓い。また、マイクロ
プロセッサユニットがデータ人力の41無に関係なく周
期的にデータ入力状態表示信号を読み取るようになって
いるので、マイクロプロセッサコニツ1−の処理能力を
低下させるという欠点がある。
サシステムにデータ入力状態表示(:’j ”’Iを読
み取る周期よりも早い周期でデータが入力2きれた場合
は、すべてのデータを人力できく誓い。また、マイクロ
プロセッサユニットがデータ人力の41無に関係なく周
期的にデータ入力状態表示信号を読み取るようになって
いるので、マイクロプロセッサコニツ1−の処理能力を
低下させるという欠点がある。
発明の目的
本発明は上記従来のものの欠点を除〕七づべくなされた
しのであり、その目的とするところは、外部デバイスか
らのデータを寸べて入力することができ、またマイク1
]ブ「1セツサユニツトの処理能力し低下させることの
ないデータ入ツノ方式を提供づることにある。
しのであり、その目的とするところは、外部デバイスか
らのデータを寸べて入力することができ、またマイク1
]ブ「1セツサユニツトの処理能力し低下させることの
ないデータ入ツノ方式を提供づることにある。
発明の構成
本発明のデータ入力方式は、外部デバイスと、この外部
デバーイスから入力したデータが確定したときにデータ
確定信号を出力づ−るデータ入力制御装置と、このデー
タ確定信号が割り込み信号として人力され入力データを
割り込み処理するマイクロプロセッサシステムとにより
構成され、外部デバイスからのすべてのデータを割り込
み処理によりマイクロプロセッサシステムへ入力するこ
とをISI徴としている。
デバーイスから入力したデータが確定したときにデータ
確定信号を出力づ−るデータ入力制御装置と、このデー
タ確定信号が割り込み信号として人力され入力データを
割り込み処理するマイクロプロセッサシステムとにより
構成され、外部デバイスからのすべてのデータを割り込
み処理によりマイクロプロセッサシステムへ入力するこ
とをISI徴としている。
実施例
次に本発明について図面を参照して説明する。
図は本発明の実施例のブロック図であり、図において、
外部デバイス1はデータ入力線7でデータ人力制御装置
2と接続され、データ人力制御装置2はマイクロプロ廿
ツ11シスアム3のシステムバス6を介してマイク1]
ブ「1廿ツリー1−ツl−4とメ辷り5とに大々接続さ
れている。データ人力装′?12からのj゛−夕確定信
U線8はマイクロプロセッサ」ニット4の割り込み要求
信号の入力端子へ接続されている。
外部デバイス1はデータ入力線7でデータ人力制御装置
2と接続され、データ人力制御装置2はマイクロプロ廿
ツ11シスアム3のシステムバス6を介してマイク1]
ブ「1廿ツリー1−ツl−4とメ辷り5とに大々接続さ
れている。データ人力装′?12からのj゛−夕確定信
U線8はマイクロプロセッサ」ニット4の割り込み要求
信号の入力端子へ接続されている。
外部デバイス1がデータをマイクロプロヒラサシステム
3のメ[す5へ入力する場合、このF −夕をf−タ人
力線7を介しデータ入力Ll制御装置2に供給する。デ
ータ入力制御装置2はこの供給されたデータが確定する
と、データ確定信舅をデータ確定13号線8を介してマ
イクロプロセッサユニット4へ送出し、マイクロ10セ
ツリコニツト4tよ割り込み処理を行っでメ七り5のラ
ンダムアクセスメモリ部へ格納するのである。
3のメ[す5へ入力する場合、このF −夕をf−タ人
力線7を介しデータ入力Ll制御装置2に供給する。デ
ータ入力制御装置2はこの供給されたデータが確定する
と、データ確定信舅をデータ確定13号線8を介してマ
イクロプロセッサユニット4へ送出し、マイクロ10セ
ツリコニツト4tよ割り込み処理を行っでメ七り5のラ
ンダムアクセスメモリ部へ格納するのである。
発明の詳細
な説明したように、本発明によれば、外部デバイスから
のデータが確定したときにデータ確定信号をマイクロプ
ロセッサユニットの割り込み信号とし、これににリマイ
クロブロセツ1ナユニットにで刈り込Jz処理して外部
デバイスからのすべての−r−タをマイクロブ1−ルッ
ナシステムへ人力づるbのであるから、マイクロプロセ
ッサユニットの処理能力を低下さけることなく安定した
データ人力かぐきるという’AI東がある。
のデータが確定したときにデータ確定信号をマイクロプ
ロセッサユニットの割り込み信号とし、これににリマイ
クロブロセツ1ナユニットにで刈り込Jz処理して外部
デバイスからのすべての−r−タをマイクロブ1−ルッ
ナシステムへ人力づるbのであるから、マイクロプロセ
ッサユニットの処理能力を低下さけることなく安定した
データ人力かぐきるという’AI東がある。
/11図而0簡tliな説明
図(31本発明の実施例のブロック図である。
主要部分の71号の説明
1・・・・・外部デバイス
Claims (1)
- 外部デバイスからマイクロプロセッサシステムへデータ
を入力するデータ入力方式であつて、前記外部デバイス
からの入力データが確定したときにデータ確定信号を発
生するデータ入力制御装置を有し、このデータ確定信号
を割り込み信号として前記マイクロプロセッサシステム
へ供給し、前記入力データを割り込み処理するようにし
たことを特徴とするデータ入力方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23218185A JPS6292052A (ja) | 1985-10-17 | 1985-10-17 | デ−タ入力方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23218185A JPS6292052A (ja) | 1985-10-17 | 1985-10-17 | デ−タ入力方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6292052A true JPS6292052A (ja) | 1987-04-27 |
Family
ID=16935279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23218185A Pending JPS6292052A (ja) | 1985-10-17 | 1985-10-17 | デ−タ入力方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6292052A (ja) |
-
1985
- 1985-10-17 JP JP23218185A patent/JPS6292052A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02235156A (ja) | 情報処理装置 | |
JPH05233318A (ja) | マイクロプロセッサ | |
JPS6292052A (ja) | デ−タ入力方式 | |
JPH02128250A (ja) | 情報処理装置のアクセス制御回路 | |
JPH0756803A (ja) | 高速dma転送装置 | |
JPS5866494A (ja) | 多重伝送システム | |
JPH05151075A (ja) | メモリ保護装置 | |
JPS6182248A (ja) | メモリ内容のモニタ方法 | |
JPS5920030A (ja) | 入出力命令制御方式 | |
JPH0298743A (ja) | 半導体集積回路 | |
JPS63174133A (ja) | 割込み制御装置 | |
JPH0223439A (ja) | データ処理装置 | |
JPS61251943A (ja) | デ−タ処理装置 | |
JPS61193255A (ja) | 高速中央処理装置の動作方法 | |
JPS59101950A (ja) | 回線モニタ−方式 | |
JPS6337453A (ja) | バススイツチ装置 | |
JPH0215355A (ja) | コンピュータ表示システム | |
JPS63266565A (ja) | チヤネルアダプタ制御方式 | |
JPH06119014A (ja) | 制御装置 | |
JPS59188702A (ja) | プログラマブル・コントロ−ラ | |
JPS60175104A (ja) | 数値制御装置システム | |
JPH0548474B2 (ja) | ||
JPH06309179A (ja) | 割り込み制御装置 | |
JPS6220041A (ja) | デ−タ処理装置の非同期デ−タ転送回路 | |
JPH0157379B2 (ja) |