JPS627707B2 - - Google Patents

Info

Publication number
JPS627707B2
JPS627707B2 JP51129907A JP12990776A JPS627707B2 JP S627707 B2 JPS627707 B2 JP S627707B2 JP 51129907 A JP51129907 A JP 51129907A JP 12990776 A JP12990776 A JP 12990776A JP S627707 B2 JPS627707 B2 JP S627707B2
Authority
JP
Japan
Prior art keywords
output
transistor
output terminal
integrated circuit
circuit device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP51129907A
Other languages
English (en)
Other versions
JPS5354486A (en
Inventor
Toshio Wada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP12990776A priority Critical patent/JPS5354486A/ja
Publication of JPS5354486A publication Critical patent/JPS5354486A/ja
Publication of JPS627707B2 publication Critical patent/JPS627707B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/60Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
    • H10D89/601Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
    • H10D89/811Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements

Landscapes

  • Electronic Switches (AREA)
  • Amplifiers (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】 この発明は絶縁ゲート型電界効果トランジスタ
を用いた集積回路装置の出力保護に関するもので
ある。
絶縁ゲート型電界効果トランジスタを用いた絶
縁ゲート型集積回路装置(以下MIS−ICという)
は集積度の向上により多くの回路機能を実現して
いる。この種のMIS−ICはトランジスタの短チヤ
ンネル化とゲート膜厚の減少により著るしく特性
が向上するが、反面外部回路への導出端子に対す
る静電界効果で破損の危険が増大する。
この発明の目的は、高性能且つ安定性の優れた
MIS−ICの保護回路を提供することにある。
この発明によれば、所定の回路機能を実現する
絶縁ゲート型集積回路装置において、外部回路へ
の出力端子(OUT)と内部回路の終段出力用ト
ランジスタ(Q1)の出力端Aにドレインとソー
スをそれぞれ結合し、ゲートが前記装置の高電位
線(VD)に接続された好ましくはデイプレツシ
ヨン型の電界効果トランジスタ(Q3)を含むこ
とを特徴とする集積回路の出力保護回路が得られ
る。
この発明の保護回路は、出力端子と電源端子
(VD又はGND)の間に2個のトランジスタ(Q
1およびQ3)を直列接続するため、出力用トラ
ンジスタのドレインおよびソースが直接外部端子
に導出しない。即ち、直列接続の結合点が電位的
浮動点であるため、後に詳述するように外部回路
への2端子間への静電界の影響で単体トランジス
タに見られるような過剰電流の負性特性が得られ
ず、電荷注入による破損を防止することができ
る。結合用のトランジスタQ3がデイプレツシヨ
ン姿態で動作する絶縁ゲート型電界効果トランジ
スタであるときには出力電流を増大するため好ま
しい効果が得られる。
次にこの発明の実施例につき図を用いて説明す
る。
図はこの発明の一実施例の回路図である。この
実施例は所定の入力端子IN0,IN1,……INiへの
信号に応動する出力信号を出力端子OuTに導出
するMIS−ICであり、入出力信号の端子のほかに
少くとも2個の電源端子VD,GNDを外部回路へ
の端子として有する。MIS−ICの出力段には、互
いにゲートが並相信号φ,で駆動されるプツシ
ユ・プル結合のトランジスタQ1,Q2があり、一
方の出力用トランジスタQ1のソースは電源の低
電位端子GNDに結合し、ドレインは出力点Aで
ある。他の出力用トランジスタQ2のドレインは
電源の高電位端子VDに結合し、ソースは出力点
Aに結合する。これらのトランジスタは共にエン
ハンスメント姿態で動作する絶縁ゲート型電界効
果トランジスタである。
出力点Aには更に他のトランジスタQ3のドレ
イン・ソースの一方が結合し、他方は出力端子
OuTに導出される。このトランジスタQ3のゲー
トは電源の高電位端子に接続する。又、この結合
用トランジスタQ3はデイプレツシヨン姿態で動
作する絶縁ゲート型電界効果トランジスタであ
る。
上述の実施例において出力点Aは電位的に浮動
点であり、電源の端子VD,GNDもしくは出力端
子OuTが静電界の影響を受けると電位上昇が起
り、被電界端子と出力点との間のトランジスタの
導電性を顕著に低下するため過剰電流による破損
事故を抑止することができる。又、正常動作にお
いて結合用トランジスタがデイプレツシヨン姿態
で動作するものであるため出力特性の低下が少な
い。
上述するようにこの発明は外界の静電界効果に
対して安全であり、取扱い容易性を保障すること
ができる。
尚、MIS−ICにおいては出力トランジスタの一
方を用いないこともあり得る。
【図面の簡単な説明】
図はこの発明の一実施例の回答図であり、図
中、Q1,Q2は出力トランジスタ、Q3は保護回答
としての結合用トランジスタである。

Claims (1)

    【特許請求の範囲】
  1. 1 所定の回路機能を実現する絶縁ゲート型集積
    回路装置において、該集積回路装置の外部へ信号
    を取り出す出力端子と、該出力端子へ前記信号を
    導出する内部回路の最終段の出力用トランジスタ
    の出力端に一端が接続され、他端が前記出力端子
    に接続され、ゲートが高電位線に接続されたデプ
    レツシヨン型の電界効果トランジスタとを含むこ
    とを特徴とする集積回路装置の出力保護回路。
JP12990776A 1976-10-27 1976-10-27 Output protecting circuit of integrated circuit device Granted JPS5354486A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12990776A JPS5354486A (en) 1976-10-27 1976-10-27 Output protecting circuit of integrated circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12990776A JPS5354486A (en) 1976-10-27 1976-10-27 Output protecting circuit of integrated circuit device

Publications (2)

Publication Number Publication Date
JPS5354486A JPS5354486A (en) 1978-05-17
JPS627707B2 true JPS627707B2 (ja) 1987-02-18

Family

ID=15021331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12990776A Granted JPS5354486A (en) 1976-10-27 1976-10-27 Output protecting circuit of integrated circuit device

Country Status (1)

Country Link
JP (1) JPS5354486A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63179705U (ja) * 1987-05-13 1988-11-21

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5514744A (en) * 1978-07-17 1980-02-01 Nec Corp Output circuit
JPS5773976A (en) * 1980-10-27 1982-05-08 Hitachi Ltd Mos type semiconductor device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63179705U (ja) * 1987-05-13 1988-11-21

Also Published As

Publication number Publication date
JPS5354486A (en) 1978-05-17

Similar Documents

Publication Publication Date Title
US4346310A (en) Voltage booster circuit
JPH02133955A (ja) 半導体集積回路装置
JPS5948142U (ja) ヒステリシス特性を有するモス入力バツフア回路
JPS58103153U (ja) 2進論理信号を反転するための集積回路
US4048518A (en) MOS buffer circuit
TW399315B (en) The semiconductor integrated circuit with a static-discharging protection circuit
US4166225A (en) Read amplifier for integrated-circuit storage device
JPS627707B2 (ja)
JPS5980973A (ja) ゲ−ト保護回路
JPH0379120A (ja) 入力保護回路
US4651028A (en) Input circuit of MOS-type integrated circuit elements
JPH0344692B2 (ja)
WO2001039366B1 (en) Circuit that operates in a manner substantially complementary to an amplifying device included therein and apparatus incorporating same
JPS6164151A (ja) 入力保護回路
JPS6339123B2 (ja)
JPH04170063A (ja) 半導体集積回路
JPS5893014U (ja) コンプリメンタリ出力回路
JPS62287659A (ja) 半導体集積回路装置
JPS5843629A (ja) 論理回路
JPH027524B2 (ja)
KR940006659Y1 (ko) 부트 스트랩핑 데이타 출력회로
JPH0370378B2 (ja)
JPH0358623A (ja) クロックドインバータ回路
JPS61269530A (ja) 相補型mosインバ−タ回路
JPH0241176B2 (ja)