JPS5893014U - コンプリメンタリ出力回路 - Google Patents

コンプリメンタリ出力回路

Info

Publication number
JPS5893014U
JPS5893014U JP19018381U JP19018381U JPS5893014U JP S5893014 U JPS5893014 U JP S5893014U JP 19018381 U JP19018381 U JP 19018381U JP 19018381 U JP19018381 U JP 19018381U JP S5893014 U JPS5893014 U JP S5893014U
Authority
JP
Japan
Prior art keywords
field effect
effect transistor
channel
output circuit
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19018381U
Other languages
English (en)
Inventor
文夫 太田
Original Assignee
三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP19018381U priority Critical patent/JPS5893014U/ja
Publication of JPS5893014U publication Critical patent/JPS5893014U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来のコンプリメンタリ出力回路の結線図、第
2図はこの考案のコンプリメンタリ出力回路の1実施例
の結線図である。 IN・・・信号入力端子、OUT・・・信号出力端子、
Ql、 Q2. Q3. Q4・−第1ないし第4電界
効果トランジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号入力端子に、−Nチャンネルの第1電界効果トラン
    ジスタのゲートおよびPチャンネルの第2電界効果トラ
    ンジスタのゲート牽接続し、前記両電界効果トランジス
    タのソースまたはドレインそれぞれの接続点に信号出力
    端子を設けたコンプリメンタリ出力回路において、前記
    第1電界効果トランジスタのソース、ドレイン間の電流
    を定電流制御するとともに前記第2電界効果トランジス
    タの特性とほぼ同一の特性のPチャンネルの第3電界効
    果トランジスタと、前記第2電界効果トランジスタのソ
    ース、ドレイン間の電流を定電流制御するとともに前記
    第1電界効果トランジスタの特性とほぼ同一の特性のN
    チャンネルの第4電界効果トランジスタとを設け、前記
    信号入力端子に信号が入力されないときの前記信号出力
    端子の直流オフセット電圧を所定の一定値以下に抑制す
    るコンプリメンタリ出力回路。
JP19018381U 1981-12-18 1981-12-18 コンプリメンタリ出力回路 Pending JPS5893014U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19018381U JPS5893014U (ja) 1981-12-18 1981-12-18 コンプリメンタリ出力回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19018381U JPS5893014U (ja) 1981-12-18 1981-12-18 コンプリメンタリ出力回路

Publications (1)

Publication Number Publication Date
JPS5893014U true JPS5893014U (ja) 1983-06-23

Family

ID=29994535

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19018381U Pending JPS5893014U (ja) 1981-12-18 1981-12-18 コンプリメンタリ出力回路

Country Status (1)

Country Link
JP (1) JPS5893014U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003034593A1 (fr) * 2001-10-10 2003-04-24 Sony Corporation Circuit d'amplification
JP2015033054A (ja) * 2013-08-05 2015-02-16 日置電機株式会社 定電流発生回路および定電流発生回路の保護方法、定電流発生装置、および定電流発生装置の保護方法、並びに、抵抗測定装置、および、抵抗測定方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003034593A1 (fr) * 2001-10-10 2003-04-24 Sony Corporation Circuit d'amplification
US7068090B2 (en) 2001-10-10 2006-06-27 Sony Corporation Amplifier circuit
JP2015033054A (ja) * 2013-08-05 2015-02-16 日置電機株式会社 定電流発生回路および定電流発生回路の保護方法、定電流発生装置、および定電流発生装置の保護方法、並びに、抵抗測定装置、および、抵抗測定方法

Similar Documents

Publication Publication Date Title
JPS5948142U (ja) ヒステリシス特性を有するモス入力バツフア回路
JPS5996937U (ja) シユミツト・トリガ回路
JPS6181229U (ja)
JPS5893014U (ja) コンプリメンタリ出力回路
JPS6019237U (ja) 電圧クランプ回路
JPS58127735U (ja) スイツチング回路
JPS5984933U (ja) レベル・シフト回路
JPS5850528U (ja) 差動型コンパレ−タ
JPS6025113U (ja) ソレノイド駆動回路
JPH046272Y2 (ja)
JPS6178437U (ja)
JPS58194541U (ja) 信号入力回路
JPS618316U (ja) 定電流出力回路
JPS59111334U (ja) インバ−タ回路
JPH0165530U (ja)
JPS5835200U (ja) サンプリング・ホ−ルド回路
JPS58164326U (ja) 出力回路
JPS5929817U (ja) Agc回路
JPH0255739U (ja)
JPS5826224U (ja) 可変インピ−ダンス回路
JPS5989399U (ja) ブザ−駆動回路
JPS5888450U (ja) イニシヤルリセツト回路
JPS5866715U (ja) プツシユプル増幅回路
JPS604041U (ja) 出力回路
JPS60124137U (ja) スイツチング回路