JPS5888450U - イニシヤルリセツト回路 - Google Patents
イニシヤルリセツト回路Info
- Publication number
- JPS5888450U JPS5888450U JP18288581U JP18288581U JPS5888450U JP S5888450 U JPS5888450 U JP S5888450U JP 18288581 U JP18288581 U JP 18288581U JP 18288581 U JP18288581 U JP 18288581U JP S5888450 U JPS5888450 U JP S5888450U
- Authority
- JP
- Japan
- Prior art keywords
- initial reset
- reset circuit
- circuit
- mos transistors
- capacitors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図aは従来におけるイニシャルリセット回路を等価
的に示す図、同図すはその出力波形図、第2図はこの考
案にかかるイニシャルリセット回路の一例を示す結線図
、第3図はその出力波形図、第4図はこの考案の他の実
施例を示す回路図である。 1・・・第1の回路、2・・・第2の回路、cl、 c
2・・・容量、Ql、Q2・・・MOSトランジスタ。 %l) 第2図 ?
的に示す図、同図すはその出力波形図、第2図はこの考
案にかかるイニシャルリセット回路の一例を示す結線図
、第3図はその出力波形図、第4図はこの考案の他の実
施例を示す回路図である。 1・・・第1の回路、2・・・第2の回路、cl、 c
2・・・容量、Ql、Q2・・・MOSトランジスタ。 %l) 第2図 ?
Claims (1)
- 【実用新案登録請求の範囲】 抵抗要素であるMOSトランジスタと容量とか。 ら成る回路を2段縦接続し、後段の回路のMOSトラン
ジスタのゲート・ソース電位を上記前段の回路で低(抑
えるようにしたことを特徴とするイニシャルリセット回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18288581U JPS5888450U (ja) | 1981-12-10 | 1981-12-10 | イニシヤルリセツト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18288581U JPS5888450U (ja) | 1981-12-10 | 1981-12-10 | イニシヤルリセツト回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5888450U true JPS5888450U (ja) | 1983-06-15 |
Family
ID=29981650
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18288581U Pending JPS5888450U (ja) | 1981-12-10 | 1981-12-10 | イニシヤルリセツト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5888450U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009065649A (ja) * | 2007-08-10 | 2009-03-26 | Seiko Instruments Inc | 電源電圧低下検出回路 |
-
1981
- 1981-12-10 JP JP18288581U patent/JPS5888450U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009065649A (ja) * | 2007-08-10 | 2009-03-26 | Seiko Instruments Inc | 電源電圧低下検出回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5888450U (ja) | イニシヤルリセツト回路 | |
JPS5893014U (ja) | コンプリメンタリ出力回路 | |
JPS60124045U (ja) | 出力トランジスタの保護回路 | |
JPH0344338U (ja) | ||
JPS6061839U (ja) | 波形検出回路 | |
JPS60172434U (ja) | 始動時誤動作防止回路 | |
JPS599617U (ja) | 増幅回路 | |
JPS6040132U (ja) | 位相切換回路 | |
JPS5859216U (ja) | 増幅回路 | |
JPS5822886U (ja) | 直流−直流変換回路 | |
JPS58164326U (ja) | 出力回路 | |
JPS58125475U (ja) | バ−ストゲ−トパルス発生回路 | |
JPS6383834U (ja) | ||
JPS59111334U (ja) | インバ−タ回路 | |
JPS58101400U (ja) | サンプルホ−ルド回路 | |
JPS58141608U (ja) | 差動増幅回路 | |
JPS6079754U (ja) | 半導体集積回路装置 | |
JPS5963538U (ja) | 保持回路 | |
JPS5883838U (ja) | ゲ−ト制御回路 | |
JPS60144312U (ja) | トランジスタの過電流保護回路 | |
JPS58165800U (ja) | Eprom書込み回路 | |
JPS588235U (ja) | タイマ−回路 | |
JPS6036698U (ja) | エンベロープを持つ交流波形を発する電子回路 | |
JPS5893035U (ja) | 発振回路 | |
JPS59121943U (ja) | ロジツクレベル設定回路 |