JPS6268374A - アドレス信号発生回路 - Google Patents

アドレス信号発生回路

Info

Publication number
JPS6268374A
JPS6268374A JP20844185A JP20844185A JPS6268374A JP S6268374 A JPS6268374 A JP S6268374A JP 20844185 A JP20844185 A JP 20844185A JP 20844185 A JP20844185 A JP 20844185A JP S6268374 A JPS6268374 A JP S6268374A
Authority
JP
Japan
Prior art keywords
counter
signal
supplied
data
address signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP20844185A
Other languages
English (en)
Other versions
JPH0771243B2 (ja
Inventor
Toshifumi Motoe
寿史 本江
Toshio Sarugaku
寿雄 猿楽
Masaharu Tokuhara
徳原 正春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP60208441A priority Critical patent/JPH0771243B2/ja
Publication of JPS6268374A publication Critical patent/JPS6268374A/ja
Publication of JPH0771243B2 publication Critical patent/JPH0771243B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔座業上の利用分野〕 本発明は、いわゆるピクチャーインピクチャーが可hヒ
なテレビジョン受像機に使用して好適で、子画面形成用
のフィールドメモリにアドレス信号を供給するアドレス
信号発生回路に関する。
〔発明の概要〕
本発明は、親画面中に子画面を同時に表示できる、いわ
ゆるピクチャーインピクチャーが可能なテレビジョン受
像機の子画面形成用のフィールドメモリにアドレス信号
を供給すると共にカウンタよりなるアドレス信号発生回
路において、カウンタでのオフセットのカウント終了後
自動的に所望のアドレス信号が発生するようにしたこと
により、機能を低下させることなく、回路構成を簡単化
したものである。
〔従来の技術〕
第4図に示すように、親1llII曲(17中に子画面
(2)を同時に表示できる1、いわゆるピクチャーイン
ピクチャーか可能なテレビジョン受像機が提案されてい
る。このピクチャーインピクチャーによれば。
子画面(2)によつ℃、例えば農査組を同時に観察でき
る等のメリットがある。第5図は七〇a冷を示すもので
ある。
同図において、端子(3)及び(4)には1.夫々映像
信号SVt及びSV2が供給され、これら映像信号SV
I及び8V2はスイッチ回路(5)に供給される。この
スイッチ回路(5)は、親画面用の信号及び子画面用の
信号を選択するためのもので、図の例においては、映像
信号SVtは親画面用の信号とされ、一方映像信号SV
2は子画面用の信号とされている。
スイッチ回路(5Jからの映像信号SVtはスイッチ回
路(6)に供給される。
また、スイッチ回路(5)からの映像信号SV2はA/
D変換器(7)でデジタル信号に変換されたのち、信号
処理回路(8)に供給される。この信号処理回路(8)
は、子画面用の信号SSを形成するための回路であり、
フィールドメモリ(図示せず)を備えてなるものである
。つまり、この信号処理回路(8)において、映像信号
SV2の−m(メモリ容量が限られているため)が一旦
メモリに書き込まれ、そののち表示位置に対応して読み
出されることで子画面用の信号Ssが形成される。
信号処理回路(8)からの子画面用の信号sBは、D/
A変換器(9)でアナログ信号とされたのち、スイッチ
回路(6)に供給される。
スイッチ回路(6)は、子画面用の信号SSがあるとき
にはこの信号Ssを出力し、−男子画面用の信号sBが
ないときには、親画面用の信号、すなわち映像信号SV
Iを出力するようになされる。
このスイッチ回路(6)の出力はアンプαQを介して受
像管Uに供給される。したがって、受像管圓には、映像
信号Sv1による親画面(1)に、子画面用の信号88
による子画面(2)が同時に表示される(i4図診照)
ところで、第6図は信号処理回路(8)において、メモ
リatυに供給されるアドレス信号の発生回路の一例を
示している。
同図において1gJはカウンタであり、そのクロック端
子CKには、書き込み時には書き込みクロックパルスC
LKWが読み出し時には読み出しクロックパルスCLK
Rが供給される。この場合、クロックパルスCLKRは
CLKWより高い周波数、例えば、CLKW= 4.7
MHz 、 CLKH= 7MH2とされる。また、カ
クンタc!唖のクリア端子CLEAには、水平同期信号
Hsyncが供給される。この水平同期信号Hsync
とし【は、書き込み時には子画面用の映像信号Sv2よ
り分離されたものが、読み出し時には親画面用の映像信
号SVIより分離されたものか使用される。
また、カウンタ口のカウント値はアドレス信号としてメ
モリ(2υに供給されると共に、比較器(ハ)に供給さ
れる。この比較器(ハ)にはデータ供給回路341より
オフセットデータAoが供給される。このオフセットデ
ータAoは、書き込み時には、子画面用の映像信号SV
2の書き込みを始める水平位置を示すものであり、一方
、読み出し時には、子画面用の信号s5を親!1ill
fI用の映像信号1sVIのどの水平位置から読み出し
始めるかを示すものであり、夫々水平同期信号Hsyn
c’を基準としたカウンタ(2望のカウント値に対応さ
せたものである。
この比較器(ハ)では、カウンタ124のカウント値と
オフセットデータAOとが比較され、この比較器(ハ)
からはそれらの値が一致するときパルスpaが出力され
、これがカウンタ@のクリア端子CLEAに供給される
また、カウンタ@のカウント値はチップセレクト信号発
生回路(ハ)に供給され、また、この発生回路(ハ)罠
は比較器(ハ)からのパルスPaが供給される。
発生回路(ハ)は、例えばパルスpaでリセットされ、
カウント値が所定値Boとなるときセットされるスリッ
プフロップを有して構成され、その出力として、パルス
pmか供給されてからカウント値が所定値Boとなるま
での期間は低レベル″0″、その他の期間は高レベル1
f社なる信号が得られる。ここで、所定値Boの値は、
書き込み時には、子画面用の映像信号SV2の書き込み
を終る水平位置に対応する値であり、一方、読み出し時
には、子画面用の信号sBの読み出しを終る水平位置に
対応する値であり、四じ値である。
発生回路(ハ)の出力は、チックセレクト信号C8とし
てメモリ(2υに供給される。
この第6図例において、書き込み時の動作について説明
する。第7図Aは、子画面用の映像信号SV2を示し、
Hsyncは水平同期信号である。
カウンタ曽は水平同期信号Hsyncの立上りでクリア
される。そして、このカウンタ124のカウント値は、
クロックパルスCLKWが供給されるにつれて、徐々に
上昇しメモリCυに映像信号SV2の書き込みを始める
水平位置t1ではAOとなる。そのため、このとき比較
器(ハ)よりパルスPaが発生され、これがカウンタ@
のクリア端子CLEAに供給されるのでカウンタ(ハ)
は再びクリアされる。そして、このカウンタC2りのカ
ウント値は、クロックパルスCLKWが供給されるにつ
れて再び徐々に上昇し、映像信号SV2の書き込みを終
る水平位置t2ではBoとなる。さらに、このカウント
値は次の水平同期信号Hsyncが供給されるまで上昇
する。第7図Bは、このカウンタ@のカウント値の変化
を示している。
また、発生回路−からメモリCυには第7図Cに示すよ
うなチップセレクト信号C8が供給されるので、カウン
タ(2)の出力の5ち、期間T1だけのもの(カウント
値0−Bo)が、メモリ3υに有効なアドレス信号とし
て供給される。
次に、第6図例において、読み出し時の動作について説
明する。
第8図Aは、親画面用の映像信号8V1を示し、H8y
nCは水平同期イg号である。
カウンタ@は水平同期信号Hsyncの立上りでクリア
される。そして、このカウンタ24のカウント値は、ク
ロックパルスCLKRが供給されるにつれて徐々に上昇
し、子画面用の信号SSをメモリQυより絖み出し始め
る水平位置t3ではAOとなる。そのため、このとき比
較器(ハ)よりパルスPaが発生され、これがクリア端
子CLEAに供給されるので、カラ/り翰は再びクリア
される。そして、このカウンタ■のカウント値は、クロ
ックパルスCLKRが供給されるにつれて再び徐々に上
昇し、子画面用の信号Ssの読み出しを終る水平位置t
4ではBOとなる。さらに、このカウンタ24のカウン
ト値は、次の水平同期信号Hsyncが供給されるまで
上昇する。第8図Bは、このカウンタ四のカウント値の
変化を示している。
また、発生回路(ハ)からメモリCυには第8図Cに示
すようなチップセレクト信号cBが供給されるので、カ
ウンタ(2)の出力のうち、期間T2だけのもの(カウ
ント値0 = Bo )がメモリQυに有効なアドレス
信号として供給される。
〔発明が解決しようとする問題点〕
この第6図例によれば、カウンタ(2)のカウント値が
オフセットデータAoと一致したところで、カウンタ四
に再びクリアをかけ、Oからカウントを開始し、そのカ
ウント値をメモリQDKアドレス信号として供給するも
のである。したかって、1サイクルの動作中に4度クリ
アをかける必要がある。
また、クリアのためのパルスP1を発生させるために、
カウント値とオフセットデータAoとを比較する比較器
(ハ)を必要としている。したがって、回路構成が複雑
となる不都合があった。
本発明は斯る点に鑑み、機能を低下させることなく回路
構成の簡単化を図るものである。
〔問題点を解決するための手段〕
本発明は上述問題点を解決するため、カウンタGυの最
大値NよりオフセットデータAoの差し引かれたデータ
N −Aoが、同期信号、例えば水平同期信号Hsyn
cのタイミングでカウンタ6υにロードされ、そして、
カウンタGυでのオフセットのカウント終了後自動的に
所望のアドレス信号(0,1,2,・・りが発生するよ
うになされたものである。
〔作用〕
上述の構成では、カウンタ01)でのオフセットのカウ
ント終了後、自動的に所望のアドレス信号が発生する。
つまり、オフセットのカウント終了後、カウンタ0υに
クリアをかけることが不要となり、したがってクリア用
のパルスを発生する比較器も不要となる。
〔実施例〕
以下、第1図を参照しながら本発明の一実施例について
説明しよう。この第1図において、第6図と対応する部
分には同一符号を付し、その詳細説明は省略する。
同図において、Oυはブタンタであり、そのり四ツク瑞
子CKICは、第6図例と同様に、書き込み時には書き
込みクロックパルスCLKWが、読み出し時には読み出
しクロックパルスCLKRが供給される。
また、カウンタGυのデータ端子DATA Kは、デー
タ供給回路04より、カウンタGυの最大値N(カウン
タ6υがnビット構成のとき、N=2−1 )よりオフ
セットデータAoの差し引かれたデータN−Aoが供給
される。ここで、オフセットデータAOの値は、上述第
6図例におけるものと同じものである。
また、カウンタ6υのロード端子LOADには、水平同
期信号Hsyncが供給される。この場合、水平同期信
号Hsyncとしては、書き込み時には、子画面用の映
像信号Svzより分離されたものが、読み出し時には親
画面用の映像信号sy1より分離されたものか使用され
る。
また、カウンタOvのカウント値はアドレス信号として
メモリ口υに供給されると共に、チップセレクト信号発
生回路Qに供給される。発生回路Qは、例えばカウント
値がOでリセットされ、所定値B。
となるときセットされる7リツグ70ツブを有して構成
され、その出力として、カウント値がOとされてから所
定値Boとなるまでの期間は低レベル”O”、その他の
期間は高レベル“1″の信号が得られる。ここで、所定
値Boの値は、上述第6図例におけるものと同じもので
ある。
発生回路(至)の出力は、チップセレクト信号C8とし
てメモリ(2υに供給される。
次に、第1図例の書き込み時の動作について説明する。
第2図人は、子画面用の映像信号SV2を示し、H87
nCは水平同期信号である。
カウンタ6υには、水平同期信号Hsyncの立上りで
データ端子DATAに供給されているデータN −Ao
がロードされる。そして、このカウンタ6υのカウント
値は、クロックパルスCLKWが供給されるにつれて徐
々に上昇し、オフセントのカウント終了後、つまりメモ
リCυに映像信号8V2の書き込みを始める水平位置t
1では0となる。そして、このカウンタe11)のカウ
ント値は、クロックパルスCLKWが供給されるにつれ
て徐々に上昇し、映像信号SV2の書き込みを終る水平
位置t2ではBoとなる。さらに、このカウント値は、
水平同期信号Hsyncが供給されるまで上昇する。第
2図Bは、このカウンタCHI)のカウント値の変化を
示している。
また、発生回路Qからメモリ0jJには第2図Cに示す
ようなチップセレクト信号C8が供給されるので、カウ
ンタ0υの出力のうち、期間T1だけのもの(カウント
値0〜Bo )がメモリQυに有効なアドレス信号とし
て供給される。
次に、@1図例の読み出し蒔の動作について説明する。
第3図人は、親画面用の映像信号8V1を示し、Hsy
ncは水平同期信号である。
カウンタ0υには、水平同期毎号)(syncの立上り
でデータ端子DATAに供給されているデータN −人
0がロードされる。そして、このカウンタ6υのカウン
ト値は、クロックパルスCLKRが供給されるKつれて
徐々に上昇し、オフセットのカウント終了後、つまり子
画面用の信号Ssをメモリ(21Jより読み出し始める
水平位置t3ではOとなる。そして、このカウンタ01
)のカウント値は、クロックパルスCLKRが供給され
るにつれて徐々に上昇し、子画面用の信号s5の読み出
しを終る水平位置t4ではB。
となる。さらに、カウント値は、水平同期信号Hsyn
cが供給されるまで上昇する。第3図Bは、このカウン
タOvのカウント値の変化を示し℃いる。
また、発生回路間からメモlυには、第3図CK示すよ
うなチップセレクト信号C8が供給されるので、カウン
タc(葛の出力のうち、期間T2だけのもの(カウント
値0〜Bo )がメモリQυに有効なアドレス信号とし
て供給される。
このように本例によれば、水平同期信号)(syncで
データN−人0がカウンタGυにロードされ、カウンタ
01)でのオフセットのカウント終了後、0からカウン
トが開始され、そのカウント値がメモリCυにアドレス
信号として供給されるものである。そのため、本例によ
れば、カウンタ0υでのオフセットのカウント終了後、
自動的に所望のアドレス信号が発生するものであり、オ
フセットのカウント終了後、カウンタGυにクリアをか
けることが不要となり、また、従来のようにクリア用の
パルスを発生する比較器も不要となる。したがって、本
例によれば、その機能を劣化させることなく、回路構成
を非常に簡単とすることができる。
なお、上述実施例は、カウンタGυにロード信号として
水平同期信号usyncが供給され、画面水平方向に関
連したアドレス信号を発生する例であるが、画面垂直方
向に関連したアドレス信号を発生させるものも同様の構
成することができる。その場合には、例えばロード信号
として垂直同期信号Vsyncを供給し、クロックパル
スとして水平同期信号)1syncを供給すればよい。
し発明の効果〕 以上述べた本発明によれば、カウンタでのオフセットの
カウント終了後、自動的に所望のアドレス信号が発生す
るものであり、オフセットのカウント終了後、カウンタ
にクリアをかけることが不要となり、従来のようにクリ
ア用のパルスを発生する比較器も不要となる。したがっ
て、本例によれば、その機能を劣化させることなく、回
路構成を非常に簡単とすることかできる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す構成図、第2図及び第
3図は夫々その説明のための図、第4図はピクチャーイ
ンピクチャーの画像表示の説明のための図、第5図はそ
の表示を行なうテレビジョン受像機の概略図、第6図は
従来例の構成図、第7図及び第8図は夫々その説明のた
めの図である。 (2υはメモリ、 C31)はカウンタ、64はデータ
供給回路、(ト)はチップセレクト信号発生回路である

Claims (1)

    【特許請求の範囲】
  1. 親画面中に子画面を同時に表示できるようにされたテレ
    ビジョン受像機の上記子画面形成用のフィールドメモリ
    にアドレス信号を供給すると共にカウンタよりなるアド
    レス信号発生回路において、上記カウンタに、上記カウ
    ンタの最大値よりオフセット値の差し引かれたデータが
    同期信号のタイミングでロードされ、上記カウンタでの
    オフセットのカウント終了後自動的に所望のアドレス信
    号が発生するようになされたことを特徴とするアドレス
    信号発生回路。
JP60208441A 1985-09-20 1985-09-20 アドレス信号発生回路 Expired - Fee Related JPH0771243B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60208441A JPH0771243B2 (ja) 1985-09-20 1985-09-20 アドレス信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60208441A JPH0771243B2 (ja) 1985-09-20 1985-09-20 アドレス信号発生回路

Publications (2)

Publication Number Publication Date
JPS6268374A true JPS6268374A (ja) 1987-03-28
JPH0771243B2 JPH0771243B2 (ja) 1995-07-31

Family

ID=16556259

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60208441A Expired - Fee Related JPH0771243B2 (ja) 1985-09-20 1985-09-20 アドレス信号発生回路

Country Status (1)

Country Link
JP (1) JPH0771243B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180978A (ja) * 1984-09-28 1986-04-24 Toshiba Corp メモリアクセス回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180978A (ja) * 1984-09-28 1986-04-24 Toshiba Corp メモリアクセス回路

Also Published As

Publication number Publication date
JPH0771243B2 (ja) 1995-07-31

Similar Documents

Publication Publication Date Title
JPH0535959B2 (ja)
JPS6324767A (ja) テレビジョン画像表示装置
US4802025A (en) Video signal circuit having time base correction
JPS6268374A (ja) アドレス信号発生回路
JPH0583686A (ja) 映像信号入出力装置
KR920002823B1 (ko) 어드레스 제어회로
JPH0546134A (ja) 映像表示装置
JP2002101376A (ja) ラインメモリ
JP3218375B2 (ja) スーパーインポーズ回路
GB2150391A (en) Sync signal generator
JPH0346882A (ja) 画像情報変換装置
JPH05308544A (ja) 映像信号処理装置
JP2692499B2 (ja) 水平方向圧縮伸長回路及び信号処理回路
JPH03287299A (ja) 画像拡大縮小装置
JP2563414B2 (ja) 倍速変換装置
JPS6367083A (ja) 映像縮小表示回路
JPH02202280A (ja) デジタルビデオ信号処理回路
JPH0738806A (ja) 信号切換装置
JPS62249574A (ja) ビデオメモリ
JPH0567206A (ja) デジタル画像縮小回路
JPH01208081A (ja) 複数画面表示処理装置
JPH01166269A (ja) 画像メモリ
JPH07334136A (ja) 画像信号のサンプリング方法及び装置
JPH06105968B2 (ja) テレビジヨン受像機
JPH0642133B2 (ja) 表示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees