JPS6253493U - - Google Patents
Info
- Publication number
- JPS6253493U JPS6253493U JP14491785U JP14491785U JPS6253493U JP S6253493 U JPS6253493 U JP S6253493U JP 14491785 U JP14491785 U JP 14491785U JP 14491785 U JP14491785 U JP 14491785U JP S6253493 U JPS6253493 U JP S6253493U
- Authority
- JP
- Japan
- Prior art keywords
- image data
- serial
- parallel
- mode signal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004040 coloring Methods 0.000 claims description 2
- 230000004044 response Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 3
Description
第1図は本考案の実施例に係る画像データ出力
回路の要部ブロツク図、第2図は画像データ出力
回路の全体のブロツク図、第3図は従来例の画像
データ出力回路の要部ブロツク図、第4図は従来
例と実施例の動作説明に供するタイミングチヤー
トである。 1はCPU、2はCRTコントローラ、4は表
示メモリ、5はシフトレジスタ、6は着色数増加
回路、6aはフリツプフロツプ手段、6bはアン
ドゲート手段。
回路の要部ブロツク図、第2図は画像データ出力
回路の全体のブロツク図、第3図は従来例の画像
データ出力回路の要部ブロツク図、第4図は従来
例と実施例の動作説明に供するタイミングチヤー
トである。 1はCPU、2はCRTコントローラ、4は表
示メモリ、5はシフトレジスタ、6は着色数増加
回路、6aはフリツプフロツプ手段、6bはアン
ドゲート手段。
Claims (1)
- 【実用新案登録請求の範囲】 CPUからのアドレス指定により該アドレスに
対応する位置に画像データが書き込まれ、またC
RTコントローラからのアドレス指定により、該
アドレスに対応する位置に書き込まれて記憶され
ている画像データ(並列画像データ)が並列に読
み出される表示メモリと、表示メモリからの並列
画像データが並列入力され、入力された並列画像
データをCRTに直列出力する少なくとも2つの
シフトレジスタとを具備し、 前記各シフトレジスタの内、一方のシフトレジ
スタのシリアル出力部は他方のシフトレジスタの
シリアル入力部に接続され、前記各シフトレジス
タはそれぞれクロツク端子に与えられるドツトク
ロツクに応答してシフト動作するとともに、他方
のシフトレジスタの出力部からの直列画像データ
がCRTに与えられるようになつている画像デー
タ出力回路において、 着色数を増加させるか否かの情報を与えるカラ
ーモード信号に応答する着色数増加回路を備え、 この着色数増加回路は、ドツトクロツクが与え
られるクロツク端子、前記シフトレジスタのクロ
ツク禁止端子に接続された出力端子、およびカラ
ーモード信号が与えられるクリア端子を有するフ
リツプフロツプ手段と、 少なくとも2つの入力部を有し、一方の入力部
は前記一方のシフトレジスタのシリアル出力部に
接続され他方の入力部にはカラーモード信号が与
えられるとともに、前記一方のシフトレジスタか
らの直列画像データを出力する出力部を有するア
ンドゲート手段とを含むことを特徴とまる画像デ
ータ出力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1985144917U JPH0417981Y2 (ja) | 1985-09-20 | 1985-09-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1985144917U JPH0417981Y2 (ja) | 1985-09-20 | 1985-09-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6253493U true JPS6253493U (ja) | 1987-04-02 |
JPH0417981Y2 JPH0417981Y2 (ja) | 1992-04-22 |
Family
ID=31055969
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1985144917U Expired JPH0417981Y2 (ja) | 1985-09-20 | 1985-09-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0417981Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01142598A (ja) * | 1987-11-03 | 1989-06-05 | Internatl Business Mach Corp <Ibm> | 画素データ直列化装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5971087A (ja) * | 1982-10-17 | 1984-04-21 | 株式会社リコー | Crt表示装置 |
-
1985
- 1985-09-20 JP JP1985144917U patent/JPH0417981Y2/ja not_active Expired
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5971087A (ja) * | 1982-10-17 | 1984-04-21 | 株式会社リコー | Crt表示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01142598A (ja) * | 1987-11-03 | 1989-06-05 | Internatl Business Mach Corp <Ibm> | 画素データ直列化装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0417981Y2 (ja) | 1992-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58113148U (ja) | 複数の内部デ−タバスを備えたマイクロプロセツサ | |
JPS6253493U (ja) | ||
JP2550705B2 (ja) | 記憶装置 | |
JPS60150593U (ja) | 平面表示板駆動装置 | |
SU1405047A1 (ru) | Вычислительное устройство | |
EP0161319B1 (en) | Apparatus for controlling writing and reading in relation to graphic memory | |
SU1597895A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
JPH01169691A (ja) | Icカード | |
JPS60107988U (ja) | パ−ソナルコンピユ−タ | |
JPS62103146A (ja) | プリンタ−ヘツド制御回路 | |
JP2526042Y2 (ja) | メモリ・レジスタ制御回路 | |
JPS617175U (ja) | 画像表示装置 | |
JPS6454102U (ja) | ||
JPS6088385U (ja) | 表示装置 | |
JPS6228789A (ja) | グラフイツクデイスプレイ | |
JPH05257869A (ja) | 特定用途向けマイクロコントローラ | |
JPS60125685U (ja) | 液晶表示装置 | |
JPH0227677B2 (ja) | ||
JPS62191971A (ja) | 画像メモリ装置 | |
JPH0354647A (ja) | メモリアクセス方式 | |
JPS59161185U (ja) | デジタル画像表示回路 | |
JPH0457589A (ja) | 時分割スイッチメモリ書込装置 | |
JPS614996U (ja) | 表示素子駆動回路 | |
JPH01106281A (ja) | 画像データ処理装置 | |
JPH05225320A (ja) | 表示データ転送方式 |