JPS6242206A - 異常動作検知回路 - Google Patents

異常動作検知回路

Info

Publication number
JPS6242206A
JPS6242206A JP60180920A JP18092085A JPS6242206A JP S6242206 A JPS6242206 A JP S6242206A JP 60180920 A JP60180920 A JP 60180920A JP 18092085 A JP18092085 A JP 18092085A JP S6242206 A JPS6242206 A JP S6242206A
Authority
JP
Japan
Prior art keywords
timer
signal
circuit
control circuit
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60180920A
Other languages
English (en)
Inventor
Haruyoshi Takayama
高山 晴好
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP60180920A priority Critical patent/JPS6242206A/ja
Publication of JPS6242206A publication Critical patent/JPS6242206A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing And Monitoring For Control Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、例えばマイクロプロセッサの形態で構成され
る制御回路における異常動作を検知する異常動作検知回
路に関する。
[従来の技*] 従来、この種の制御回路における制御処理の途中で異常
動作が発生したことを検知する手段としては、マイクロ
プロセッサ等の処理で使用される読み出し信号または書
き込み信号の発生に応じてタイマを起動させ、次の書き
込み信号の発生が無くなったときにタイマが設定時間を
超えるので、それによって異常動作状態を検知する方法
が採用されていた。
[発明が解決しようとする問題点] しかし、この方法では制御゛回路が異常動作を起こして
いる顔中にその書き込み信号が出方されると、タイマが
再起動されることになって、タイマが設定時間を超えな
いことになるので、異常動作状態を検知することは不可
部であった。
そこで、本発明の目的は、上述の点に鑑み、制御回路の
異常動作の検知を確実に行うようにした異常動作検知回
路を提供することにある。
[問題点を解決するための手段] かかる目的を達成するために、本発明は、あらかじめ定
めた時間単位で制御対象の制御処理を行い、その制御処
理が正常に終了するたびにその旨の終了信号を発生させ
る制御手段と、制御手段からの終了信号によって起動さ
れ、時間を計数する計時手段と、計時手段があらかじめ
定めた時間に達したことを検知する検知手段とを具備し
たものである。
[作 用] すなわち、本発明は、制御手段からの終了信号によって
起動された計時手段が、所定の時刻に次の終了信号によ
って再起動されないときには、検知手段が制御手段の異
常を確実に検知するようにしたものである。
[実施例] 以下、図面を参照して本発明の詳細な説明する。
第1図は本発明の一実施例を示すブロック図である。
第1図において、1はたとえば短い時間単位というよう
にあらかじめ定めた周期で制御対象の制御処理を行うと
ともに、その制御処理が正常に終了したことを示す正常
処理終了信号を発生する制御回路、2はあらかじめ定め
た時間ごとに発生するクロックパルスS1によって作動
する計時手段としてのタイマである。3はタイマ2にあ
らかじめ設定された時間が経過したことを検知するため
の検知回路、4は検知回路3からの出力によって異常状
態が発生したことを制御回路1等に通知する信号を発生
する信号発生回路である。
第2図は第1図で示した実施例の回路の一例を示す回路
構成図である。
第2図に示すように、タイマ2は、カウンタ21.22
および23を直列に接続して構成し、この各カウンタ2
1〜23からの゛出力信号S2〜S4を、検知回路3を
形成するアンド回路30にそれぞれ供給する。また、タ
イマ2で計数される時間は例えばカウンタの個数を変更
することによって任意に設定可能であり、本例において
は、クロックパルスS1の計数値が「7」になったとき
に異常検知信号S5を出力する。
さらに、カウンタ21,22および23の各リセット端
子には、制御回路lから出力される正常処理終了信号S
8を供給する。従って、この正常処理終了信号S6が出
力されるたびにカウンタ21〜23は「0(ゼロ)」か
らその計数動作を繰り返す。
次に、第2図で示した回路の動作例について第3図およ
び第4図のタイミングチャートを参照して説明する。こ
こで、第3図は正常動作のときのタイミングチャートで
あり、第4図は異常動作のときのタイミングチャートで
ある。
まず、第3図に示すように、制御回路lが処理Aを行い
その処理が正常に終了したときには、A点で処理Aに対
する正常処理終了信号S6が“O”レベルになって各カ
ウンタ21〜23がリセットされ、その計数値が「O」
となる。その後、クロックパルスS1の立下り毎にカウ
ンタ21〜23は計数動作を行い、その計数値がrl」
 、r2J 、r3J・・・のように増加する。また、
A点を過ぎた時点からはカウンタ21〜23の計数動作
に並行して制御回路lでは、処理Bの実行が行われる。
さらに、B点から0点における処理Cの期間は、−1−
述と同様な動作が行われる。
このように、正常処理終了信号S6がタイマ2の設定時
間以内に制御回路1から発生していれば、アンドゲート
30からは異常検知信号S5は出力されない。
一′方、第4図に示すように、制御回路1による処理り
が正常に終了した場合には、D点でカウンタ21〜23
がリセットされてその計数値が「0」となる、ところが
、処理Eの実行中に制御回路lに異常が発生すると、正
常処理終了信号S6が制御回路1から出力されないので
、カウンタ21〜23の計数値がタイマ2の設定値であ
る「7」に達する。
この計数値が「7」になったときには、検知回路3から
は異常検知信号S5が出力される。異常検知信号S5は
、第2図に示すように信号発生回路4に供給され、この
異常検知信号S5の立下りで信号発生回路4が起動され
て、異7p;通知信号S7を発生する。
信号発生回路4から出力された異常通知信号S7は、第
2図に示すように制御回路lに供給され、制御回路1に
対する割り込み処理の起動を行う割り込み信号として使
用される。この異常通知信号S7が制御回路1に対して
送られると、制御回路lではその異常動作に対して異常
動作の中断または異常動作から正常処理へ復帰をするた
めの処理Fを実行する。
そして、制御回路lによる異常動作の中断または復帰の
処理Fが行われると、F点において正常処理終了信号S
6が制御回路1から出力されてタイマ2を構成するカウ
ンタ21〜23の各リセットを行うので、タイマ2の計
数動作は「0」から再び開始される。このタイミングで
信号発生回路4も正常処理終了信号S8によってリセッ
トされるので、信号発生回路4からの異常通知信号S7
の出力も停止する。
なお、第4図中の処理Gは、制御回路lの制御処理が正
常に復帰してからの処理を示す。
このように、本実施例によれば、制御回路の異常動作状
態を検知すると、ただちに異常動作状態の中断および正
常処理への復帰処理が行われるようにしたので、データ
の破壊等を防11:でき安全性が高い。
[発明の効果] 以上説明したように、本発明によれば、制御回路から比
較的短い時間単位で制御対象の制御処理を行い、その実
行が正常に終了するたびに正常終了信号を出力させ、そ
の信号によってタイマを起動させるようにしたので、タ
イマの設定値を必要以上に艮〈設定することが不要とな
ってより効率よくしかも確実に制御回路の異常動作を検
出することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、 第2図は第1図で示した実施例の回路の一例を示す回路
構成図、 第3図および第4図はそれぞれ第2図で示した回路の各
部の波形例を示す波形図である。 1・・・制御回路、 2・・・タイマ、 3・・・検知回路。 4・・・信号発生回路、 21〜23・・・カウンタ、 30・・・アンド回路。

Claims (1)

  1. 【特許請求の範囲】 あらかじめ定めた時間単位で制御対象の制御処理を行い
    、その制御処理が正常に終了するたびにその旨の終了信
    号を発生させる制御手段と、該制御手段からの終了信号
    によって起動され、時間を計数する計時手段と、 該計時手段があらかじめ定めた時間に達したことを検知
    する検知手段とを具備したことを特徴とする異常動作検
    知回路。
JP60180920A 1985-08-20 1985-08-20 異常動作検知回路 Pending JPS6242206A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60180920A JPS6242206A (ja) 1985-08-20 1985-08-20 異常動作検知回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60180920A JPS6242206A (ja) 1985-08-20 1985-08-20 異常動作検知回路

Publications (1)

Publication Number Publication Date
JPS6242206A true JPS6242206A (ja) 1987-02-24

Family

ID=16091590

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60180920A Pending JPS6242206A (ja) 1985-08-20 1985-08-20 異常動作検知回路

Country Status (1)

Country Link
JP (1) JPS6242206A (ja)

Similar Documents

Publication Publication Date Title
US4072852A (en) Digital computer monitoring and restart circuit
JPS6242206A (ja) 異常動作検知回路
JPS6242205A (ja) 異常動作検知回路
JPH05189271A (ja) 中央処理装置の異常検知装置
JPH0218633A (ja) マイクロプロセッサ暴走監視・再起動回路
JPH06222961A (ja) ウォッチドッグタイマ
JPH04182743A (ja) マイクロプロセッサの再起動方法
JPH0335170A (ja) 交流電源停電検出回路
JPH0573363A (ja) ウオツチドツグタイマ装置
JPS62182943A (ja) ウオツチドツグタイマ回路
JPH01216626A (ja) パルス計数回路
JPS6059447A (ja) マイクロコンピユ−タシステム
JP3008686B2 (ja) タイマシステム
JPS62168204A (ja) デジタル制御装置
JPS61210443A (ja) 入力パルス異常検出回路
JPH056292A (ja) マイクロプロセツサのストール監視方式
JPH0277854A (ja) マイクロプロセッサのリセット方式
JP2592525B2 (ja) 共通バスシステムの異常検出回路
JPS63101938A (ja) マイクロプロセツサの暴走防止装置
JP2695785B2 (ja) 処理装置の動作状態表示方法
JPH0675826A (ja) 並列にリダンダンスとして働く2台のコンピュータのための監視方法
JPS61275943A (ja) コンピユ−タの異常検出装置
JPS63101917A (ja) 制御装置のクロツクパルス監視方法
JPS63241622A (ja) デ−タ処理装置
JPS6075940A (ja) マルチコンピユ−タシステムの暴走検出方法