JPS6239944A - 復調装置 - Google Patents

復調装置

Info

Publication number
JPS6239944A
JPS6239944A JP60178503A JP17850385A JPS6239944A JP S6239944 A JPS6239944 A JP S6239944A JP 60178503 A JP60178503 A JP 60178503A JP 17850385 A JP17850385 A JP 17850385A JP S6239944 A JPS6239944 A JP S6239944A
Authority
JP
Japan
Prior art keywords
circuit
phase error
signals
signal
error signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60178503A
Other languages
English (en)
Other versions
JP2534650B2 (ja
Inventor
Yasutsune Yoshida
泰玄 吉田
Masato Tawara
田原 正人
Manabu Yagi
学 八木
Toru Matsuura
徹 松浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60178503A priority Critical patent/JP2534650B2/ja
Priority to EP86111275A priority patent/EP0212582B1/en
Priority to DE8686111275T priority patent/DE3687249T2/de
Priority to US06/896,985 priority patent/US4757266A/en
Priority to CA000516027A priority patent/CA1262266A/en
Priority to AU61198/86A priority patent/AU584555B2/en
Publication of JPS6239944A publication Critical patent/JPS6239944A/ja
Application granted granted Critical
Publication of JP2534650B2 publication Critical patent/JP2534650B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は多値直交振幅変調波(多値QAM変調波)から
基準搬送波を再生する搬送波再生回路を用いた復調装置
に関するものである。
〈従来の技術〉 すでに種々のマイクロ波ディジタル伝送方式が実用に入
っており、最近では16 QAM方式にはじまる多値直
交振幅変調方式の開発実用化が進められている。このよ
うな変調方式は高能率な情報伝送が可能であるが、外部
より受ける各種雑音に対しての余裕がますます少くなっ
てきている。よって復調装置においては雑音相加の少な
い再生基準搬送波を用いた同期検波方式が不可欠であり
、更に基準搬送波を再生する際にはそれに含捷れるジッ
タ成分が極力少なくなるような回路構成を選択する必要
がある。その1つに本発明者等の1人が特願昭56−0
15775号(特開昭57−1.31.151号)で提
案した「搬送波再生回路」がある。これは多値識別器の
出力データを論理演算することによって位相誤差信号を
得る構成となっており、ジッタ成分の少ない再生基準搬
送波を得ることができる。
〈発明が解決しようとする問題点〉 しかし々から高品質な再生基準搬送波を維持するだめに
は入力レベルは常に最適値に保つ必要があシ、入力レベ
ルの変化に対して前述した基準搬送波対ソツタ成分比特
性は著しく劣化する。それは変調波の多値数が増す程に
大きくなる。通常この欠点に対しては厳密なAGC機能
を付加することで解決されるが、特殊条件下においては
この欠点が解決され彦い。即ち、搬送波再生回路の同期
確立過程において、 p、GC機能が十分に動作しない
時あるいは伝送路に同相干渉歪がある場合には、同期確
立過程に長い時間を要したり、最悪の場合は同期確立が
不能となる。
〈問題点を解決するだめの手段〉 本発明は上記欠点を除去した搬送波再生回路を有した復
調装置を提供するもので、その特徴は。
多値直交振幅変調波を基準搬送波で同期検波して第1及
び第2の復調信号を得、この第1及び第2の復調信号か
ら得られる位相誤差信号を用いて前記基準搬送波を再生
する搬送波同期回路を構成し。
主データ信号を含む複数データ列信号を出力する復調装
置において、前記位相誤差信号が第1及び第2の位相誤
差信号から選択されたいずれか一方の位相誤差信号であ
り、且つ前記複数データ列信号が該第1の位相誤差信号
を用いた搬送波同期回路から出力されるようになってお
り、而して前記第2の位相誤差信号を得る手段が、前記
第1及び第2の復調信号をそれぞれπ/4ラジアン移相
する移相手段と、この移相手段の出力を2値識別して位
置判別を行う位置判別手段と、前記移相手段の出力の多
値識別を行って領域の判別を行う領域判別手段と、前記
第1及び第2の復調信号を2値識別した信号及び前記主
データ信号のうちのいずれか一方の信号、前記位置判別
手段の出力信号、ならびに前記領域判別手段の出力信号
の間で論理操作して該第2の位相誤差信号を得る論理手
段とを有しており、且つ前記選択を行う手段が、前記搬
送波同期回路が安定動作状態にある時は前記第1の位相
誤差信号を選択し、動作過渡期にあるときは前記第2の
位相誤差信号を選択するように構成されていることであ
る。
〈実施例〉 第1図(a)は本発明を64 QAM変調波に適用した
実施例の構成を示す図である。1は直交位相検波器、2
.3は可変減衰器、4,5.9〜12はアナログ・ディ
ジタル(A/D )変換器、6,7は自動利得制御(A
GC)回路、8は搬送波再生回路用の論理回路、13は
減算器、14は加算器、15はDタイプフリップフロツ
ノ(FF)、16は選択回路。
17は検出回路、18は低域ろ波器、19は電圧制御発
振器、20〜24は排他的論理和(EX−OR)回路、
25はOR回路、26はAND回路、27はNANDA
ND回路。
ここで上記装置の動作について述べる。はじめに安定動
作的に用いられる搬送波同期回路系について説明する。
入力である6 4 QAM変調波は直交位相検波器1に
入シ、電圧制御発振器19の出力である再生された基準
搬送波で同期検波され、復調信号P、Qに変換される。
可変減衰器2及び3は〜Φ変換器4,5の入力レベルを
最適レベルに保つように制御されておジ、その制御信号
はAGC回路6,7より供給されている。A/D変換器
4,5は4ビツトであり、上位3ビツトは主データ信号
の再生に用いられ、最下位ビット(LSB)は誤差信号
に使われる。
次に動作過渡期に用いられる搬送波同期回路系について
説明する。A/D変換器9〜12.減算器13、加算器
14 、 EX−OR回路20,23.24で構成され
る回路はよく知られた4位相偏移キーイング(4PSK
 )波器のデジタルコスタス形位相同期回路であシ2例
えば昭和52年度電子通信学会総合全国大会で発表され
たA1845「ベースバンド処理形振送波同期回路を用
いた4 PSK復調盤」にも記載されている。減算器1
3.加算器14は復調信号P、Qをそれぞれ1フジアン
移相するだめのものであり、 A/D変換器11,12
で2値識別した出力し1をEX、−OR回路23でEX
−OR操作することによって位置判別信号S1が得られ
る。一方復調信号PとQをA/D変換器9,10で2値
識別した2つの信号、あるいはA/D変換器4,5の出
力である主データ信号D□を、 EX−OR回路20で
EX−OR操作して出力する。なお前記の2つのD1出
力がA/D変換器9,10の出力とこの目的のために同
等のものであることはいうまでもない。
次いでEX−OR回路23と同20の出力とをEX−O
R回路24にてEX−OR操作すれば、 EX−OR回
路24出力は4 PSK波用位相誤差信号と々る。
ここで第2図(a)を参照すると、 EX−OR回路2
4から得られる位相誤差信号は、4PSK波と等価にみ
々せる信号すなわちP。tQo軸から1フジアンシフト
したP1軸、Q□軸上の信号点から得られている。その
時各信号点の振幅値には無関係となってお’)pPzs
Q□軸上であれば誤まった位相誤差情報は作らすsP1
*Q□軸から離れた時のみ正しい位相誤差情報となる。
このことはこの位相同期回路はレベル変動に対して強い
ことを表わしている。但し、介入力信号は64 QAM
変調波でありePl yQ□軸上の信号点の他にたくさ
ん有シ、これら信号点はpIQl軸から離れており。
これらから正しい位相誤差情報がとシ出せ々いばかりか
、逆にジッタを受けることになるので。
P□ 、Q□軸付近に領域を設けて、信号点がこの領域
に入った時のみEX−OR回路24の出力を用いる構成
をとる。
A/D変換器11,12のL2出力のスレショールドレ
ペルは第2図(a)における士tに設定されておfi 
、 EX−OR回路21.22の出力は各信号点が領域
a1以外の時、°′0”となる。NAND回路27はこ
れら2つの信号を受けて領域判定信号S2を発する。よ
ってAND回路26の出力には各信号点が領域a1内に
入った時、 CLK信号が送出され、D型フリッノフロ
ッゾFF15によってEX−’OR回路24出力が読み
出される。以上の動作によって位相誤差情報はP□ 、
Qユ軸付近の信号点よりとり出されるので、ジッタ成分
の少々い基準搬送波を再生することができる。
スレショールドレベル士tの設定値は小さくする程ジッ
タ成分が少々くなるが、その時引込位相が第2図(、)
に示される状態でなく、この状態からある位相回転をも
った位置で安定するいわゆる擬似引込現象が生じるので
、結局、tの値はPl 。
Q、軸上の信号点の他が含まれない最大に設定するのが
望ましいと言える。
第1図(b)は、上記の領域判定信号S2を第1図(、
)以外の方法でも作成できる他の領域判定回路の構成例
を示す図であり、28はり一ドオンリメモIJ (RO
M)である。第2図(b)において、領域a2に信号点
が入った時、 ROM 28出力に“1”を送出させる
ようにROMに書込めば良い。
上記の動作過渡期に用いられる搬送波同期回路は、入力
レベルに依存しない利点を有しているが。
入力変調波の信号点のうちの一部から誤差信号を検出し
ているため、再生搬送波に含まれるジッタ成分は従来の
搬送波同期回路によるそれと比較すると若干多くなる。
よって搬送波同期回路が確立した安定状態では、従来の
搬送波同期回路を用いた方が得策であり、これは多値数
が増す程に効果を発揮する。
第1図(、)における選択回路16は両者を切替えるも
ので、 AGC回路6,7及び検出回路17からのアラ
ーム信号ALMが消失した時、即ち本復調装置が動作過
渡期から安定動作に入った時、論理回路8の出力する位
相誤差信号が選択回路16で選択され、低域P波器18
を介して電圧制御発振器19に入力される。
定常動作時に用いられる搬送波同期回路の論理回路8の
動作は前述した特願昭56−01.5775号に詳述さ
れているので、ことでは省略する。
第3図(a)はAGC回路6,7の具体例で、第3図(
b)はその動作説明図であり、29は論理回路。
30はフリップフロップ(FF)、31は検出回路であ
る。論理回路29の出力Sは第3図(b)における領域
C6に信号点が入ったときu 1 srの出力を出し、
出力Rは領域C□に信号点が入った時゛′1″の出力を
出す。これら出力はフリップフロップFF30を介して
、第1図(a)の可変減衰器2,3の制御信号となる。
ここで、 AGC回路が正常に動作していない時、即ち
信号点が領域C8あるいはC□のどちらか一方にのみ入
り込んでいる時には。
FF 30の出力はDCレベルと々る。又、正常時には
マーク率iのデータ信号となる。よってこの両者の差を
検出回路31にて検出して、異常時にALM信号を送出
するような構成となっている。
第1図に説明を戻すと、フリップフロップFF15の出
力による搬送波同期回路は入力レベルに依存せず成立す
るが、論理回路8の出力にょる搬送波同期回路は/入力
レベルに依存するため、フリップフロップFF l 5
出力から論理内路8の出力(位相誤差信号)に切替える
際には、 AGC回路が正常に動作しているか否かを確
認することが不可欠であり、そのだめ9選択回路16の
C0NT信号に本復調装置が動作過渡期か安定動作時か
の判定に搬送波同期回路アラームす々わち検出器17の
出力ALMに加えてAGC6、7のALM信号を用いて
いる。尚選択回路16のC0NT信号には前述の他に符
号誤り率特性からの情報を用いることもできる。
以上第1図を用いて本発明を64 QAMシステムに適
用した場合について説明しだが1本発明はこれに限定さ
れるものではなく 、 4QAM (4PSK)以上の
多値直交振幅変調システムに適用可能である。
なお第1図を64 QAMシステム以外のシステムに変
更する場合は、 A/D変換器4,5のピット数。
リードオンリメモリ(ROM) 28の記憶容量の変更
のみで良い。
以下余日 〈発明の効果〉 以上の説明から分るように2本発明によれば。
入力信号が多値直交振幅変調波であっても入力レベルに
依存しない搬送波同期回路が構成でき、伝送系に同相干
渉歪が存在しても同期確立が不能に々ることもなく、且
つ確立スピードが速いという利点を有している。
【図面の簡単な説明】
第1図(a)は本発明を64 QAM変調波に適用した
実施例の構成を示す図、第1図(b)は領域判定回路の
他の実施例の構成を示す図、第2図(a)は64QAM
変調波の信号配置を示す図、第2図(b)は第2図(、
)の動作説明図、第3図(a)はAGC回路の具体例の
構成を示す図、第3図(b)は第3図(、)の動作説明
図である。 記号の説明=1は直交位相検波器、2〜3は可変減衰器
、4〜5,9〜12はA/D変換器、6〜7はAGC骨
侍、8は ゛       論理回路。 13は減算器、14は加算器、15はセナ呼≠テ牛テ≠
フロップFF 、 16は選択回路、17は検出回路、
18は低域ろ波器、19は電圧制御発振器。 20〜24はEX−OR回路、25はOR回路、26は
AND回路、27はNAND回路、28はROM 、 
29は論理回路、30は      1、 FF、31
は検出回路である。

Claims (1)

    【特許請求の範囲】
  1. 1、多値直交振幅変調波を基準搬送波で同期検波して第
    1及び第2の復調信号を得、この第1及び第2の復調信
    号から得られる位相誤差信号を用いて前記基準搬送波を
    再生する搬送波同期回路を構成し、主データ信号を含む
    複数データ列信号を出力する復調装置において、前記位
    相誤差信号が第1及び第2の位相誤差信号から選択され
    たいずれか一方の位相誤差信号であり、且つ前記複数デ
    ータ列信号が該第1の位相誤差信号を用いた搬送波同期
    回路から出力されるようになっており、而して前記第2
    の位相誤差信号を得る手段が、前記第1及び第2の復調
    信号をそれぞれπ/4ラジアン移相する移相手段と、こ
    の移相手段の出力を2値識別して位置判別を行う位置判
    別手段と、前記移相手段の出力の多値識別を行って領域
    の判別を行う領域判別手段と、前記第1及び第2の復調
    信号を2値識別した信号及び前記主データ信号のうちの
    いずれか一方の信号、前記位置判別手段の出力信号、な
    らびに前記領域判別手段の出力信号の間で論理操作して
    該第2の位相誤差信号を得る論理手段とを有しており、
    且つ前記選択を行う手段が、前記搬送波同期回路が安定
    動作状態にある時は前記第1の位相誤差信号を選択し、
    動作過渡期にあるときは前記第2の位相誤差信号を選択
    するように構成されていることを特徴とする復調装置。
JP60178503A 1985-08-15 1985-08-15 復調装置 Expired - Lifetime JP2534650B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP60178503A JP2534650B2 (ja) 1985-08-15 1985-08-15 復調装置
EP86111275A EP0212582B1 (en) 1985-08-15 1986-08-14 Demodulation system capable of establishing synchronization in a transient state
DE8686111275T DE3687249T2 (de) 1985-08-15 1986-08-14 Zur synchronisationsherstellung in einem uebergangszustand geeignetes demodulationssystem.
US06/896,985 US4757266A (en) 1985-08-15 1986-08-15 Demodulation system capable of establishing synchronization in a transient state
CA000516027A CA1262266A (en) 1985-08-15 1986-08-15 Demodulation system capable of establishing synchronization in a transient state
AU61198/86A AU584555B2 (en) 1985-08-15 1986-08-15 Demodulation system capable of establishing synchronization in a transient state

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60178503A JP2534650B2 (ja) 1985-08-15 1985-08-15 復調装置

Publications (2)

Publication Number Publication Date
JPS6239944A true JPS6239944A (ja) 1987-02-20
JP2534650B2 JP2534650B2 (ja) 1996-09-18

Family

ID=16049601

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60178503A Expired - Lifetime JP2534650B2 (ja) 1985-08-15 1985-08-15 復調装置

Country Status (1)

Country Link
JP (1) JP2534650B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01117450A (ja) * 1987-10-30 1989-05-10 Nec Corp 有効領域判定信号検出回路
JPH0758798A (ja) * 1993-08-13 1995-03-03 Nec Corp 復調装置
JPH07154440A (ja) * 1993-12-01 1995-06-16 Nec Corp 復調装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01117450A (ja) * 1987-10-30 1989-05-10 Nec Corp 有効領域判定信号検出回路
JPH0758798A (ja) * 1993-08-13 1995-03-03 Nec Corp 復調装置
JPH07154440A (ja) * 1993-12-01 1995-06-16 Nec Corp 復調装置

Also Published As

Publication number Publication date
JP2534650B2 (ja) 1996-09-18

Similar Documents

Publication Publication Date Title
US4703282A (en) Digital demodulation system
US4039961A (en) Demodulator for combined digital amplitude and phase keyed modulation signals
US4687999A (en) Circuit for recovering the carrier wave in digital transmission systems
US4958360A (en) Circuit for recovering the carrier in digital transmission systems
US5202643A (en) Demodulator for demodulating a π/4-shift DQPSK signal
JPH063947B2 (ja) 自動利得制御回路
JPH08265143A (ja) キャリア再生回路
JPH0223106B2 (ja)
JPS6239944A (ja) 復調装置
JPH0621992A (ja) 復調器
CA1262266A (en) Demodulation system capable of establishing synchronization in a transient state
JP2526540B2 (ja) 搬送波同期回路
US6028475A (en) Method and apparatus for demodulating multi-level QAM signal
JPS6239923A (ja) 復調システム
JP2540958B2 (ja) ディジタル変復調システム
JPS6239922A (ja) デイジタル復調システム
JPH0712178B2 (ja) デイジタル変復調システム
JPS63174438A (ja) デイジタル伝送システム
JP2564840B2 (ja) ディジタル復調装置
JP5168111B2 (ja) 位相不確定性除去機能を有する復調器およびそのキャリアスリップ補償方法
JPH0797746B2 (ja) 自動利得制御回路
JPS6316937B2 (ja)
JPH08307473A (ja) π/4シフトQPSK復調用クロック再生回路
JPH053180B2 (ja)
JP2002271434A (ja) 搬送波再生回路