JPS62280043A - 文字パタ−ン変換回路 - Google Patents
文字パタ−ン変換回路Info
- Publication number
- JPS62280043A JPS62280043A JP61123788A JP12378886A JPS62280043A JP S62280043 A JPS62280043 A JP S62280043A JP 61123788 A JP61123788 A JP 61123788A JP 12378886 A JP12378886 A JP 12378886A JP S62280043 A JPS62280043 A JP S62280043A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- matrix
- character pattern
- conversion
- character
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 52
- 239000011159 matrix material Substances 0.000 claims abstract description 64
- 238000000034 method Methods 0.000 abstract description 12
- 230000006870 function Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 2
- 230000005764 inhibitory process Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K15/00—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers
- G06K15/02—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers using printers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K2215/00—Arrangements for producing a permanent visual presentation of the output data
- G06K2215/0002—Handling the output data
- G06K2215/004—Generic data transformation
- G06K2215/0054—Geometric transformations, e.g. on rasterised data
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Dot-Matrix Printers And Others (AREA)
- Image Processing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
3、発明の詳細な説明
(産業上の利用分野)
°本発明は、ドツトマトリックスで表現された文字パタ
ーンを縦横変換処理及び斜体化変換処理して出力する文
字パターン変換回路に関する。
ーンを縦横変換処理及び斜体化変換処理して出力する文
字パターン変換回路に関する。
(従来の技術)
従来、例えばプリンタにおいて、文字パターンは縦書き
又は横書き用のどちらかで記憶されている。従って、い
ずれの書体も印字しようとすれば、文字パターンが2種
類必要となる。更に、斜体文字も印字したいときは、斜
体文字専用のメモリが必要である。そのため、この方式
では大きなメモリ容量を必要とするのでコスト高である
。
又は横書き用のどちらかで記憶されている。従って、い
ずれの書体も印字しようとすれば、文字パターンが2種
類必要となる。更に、斜体文字も印字したいときは、斜
体文字専用のメモリが必要である。そのため、この方式
では大きなメモリ容量を必要とするのでコスト高である
。
そこで、1種類の文字パターンのみを記憶しておき、そ
のパターンをもとに変換して数々の態様の文字パターン
に変換する方式が多く用いられている。この中で、文字
パターンの縦横変換又は斜体化といった処理をソフトウ
ェアで行う方式がある。しかしながら、この方式では多
くの処理を必要とするので、プログラムが大規模化し、
処理のために多くの時間を有する。
のパターンをもとに変換して数々の態様の文字パターン
に変換する方式が多く用いられている。この中で、文字
パターンの縦横変換又は斜体化といった処理をソフトウ
ェアで行う方式がある。しかしながら、この方式では多
くの処理を必要とするので、プログラムが大規模化し、
処理のために多くの時間を有する。
そこで、このような処理を高速化するために、例えば特
開昭55−]01i47号公報や特開昭!17−136
687号公報に記載されているように、ハードウェアで
縦横変換や斜体化を芥々専用の回路で処理し、処理速度
を向」こさせることが図られている。
開昭55−]01i47号公報や特開昭!17−136
687号公報に記載されているように、ハードウェアで
縦横変換や斜体化を芥々専用の回路で処理し、処理速度
を向」こさせることが図られている。
(発明が解決しようとする問題点)
しかしながら、上述したように、従来の構成は縦横変換
処理用の専用回路と斜体化処理用の専用回路とを個別に
構成するため、縦横変換と斜体化の両変換機能を併せも
ち、がっ高速で処理するといった要求を満足させること
はできない。上記従来技術を用いて両変換処理を行うた
めに、2つの別個の専用回路をつなぎあわせて構成する
ことも可能であるが、この場合は回路が大規模となり、
コスト高となってしまう。
処理用の専用回路と斜体化処理用の専用回路とを個別に
構成するため、縦横変換と斜体化の両変換機能を併せも
ち、がっ高速で処理するといった要求を満足させること
はできない。上記従来技術を用いて両変換処理を行うた
めに、2つの別個の専用回路をつなぎあわせて構成する
ことも可能であるが、この場合は回路が大規模となり、
コスト高となってしまう。
従って、本発明は上記問題点を解決し、縦横変換と斜体
化の両変換機能を併せもち、簡単なハードウェアで高速
かつ低コスト化を図った文字パターン変換回路を提供す
ることを目的とする。
化の両変換機能を併せもち、簡単なハードウェアで高速
かつ低コスト化を図った文字パターン変換回路を提供す
ることを目的とする。
(問題点を解決するための手段)
本発明は、文字パターン発生器から受取ったドツトマト
リックスで表現された文字パターンを変換して出力する
文字パターン変換回路に係る。
リックスで表現された文字パターンを変換して出力する
文字パターン変換回路に係る。
本発明の文字パターン変換回路は第1の切換回路と、マ
トリックス回路と、第2の切換回路と、マトリックス制
御部とを具備する。
トリックス回路と、第2の切換回路と、マトリックス制
御部とを具備する。
第1の切換回路は、変換の態様(縦横変換及び斜体化)
に従って、文字パターン発生器からの文字パターンを構
成するビットの順序を切換える。
に従って、文字パターン発生器からの文字パターンを構
成するビットの順序を切換える。
マトリックス回路は、第1の切換回路からの文字パター
ンを行方向又は列方向より順次入力して行方向に出力す
る際、変換の態様に従って各ビットを同時に又は選択的
にシフトさせるシフトレジスタをマトリックス状にした
ものである。
ンを行方向又は列方向より順次入力して行方向に出力す
る際、変換の態様に従って各ビットを同時に又は選択的
にシフトさせるシフトレジスタをマトリックス状にした
ものである。
第2の切換回路は、変換の態様に従って、マトリックス
回路からの文字パターンのビットの順序を切換える。
回路からの文字パターンのビットの順序を切換える。
マトリックス制御部は、第1の切換回路を介したマトリ
ックス回路への文字パターンの書込み及び第2の切換回
路を介したマトリックス回路がらの文字パターンの読出
しを制御する。
ックス回路への文字パターンの書込み及び第2の切換回
路を介したマトリックス回路がらの文字パターンの読出
しを制御する。
(作用)
まず、+90°の縦横変換を例に挙げ説明する。
この場合、第1の切換回路及び第2の切換回路はそれぞ
れ、切換なしくすなわち、入力した文字パターンをその
まま出力する)及び切換あり(この場合、入力した文字
パターンのLSBとMSBのビット位置を対象に順に人
換える)とする。まず、マトリックス回路は文字パター
ン(8行8列とする)の第1列1−1を文字パターン発
生器から、第1の切換回路を介してマトリックス制御部
の指示により列方向に受取る。第2〜第8列11の同様
に列方向に受取られる。この際、先に受取ったデータは
列方向に順にシフトされる。次に、マトリクス回路はマ
トリックス制御部の指示により、前記列方向に受取り列
方向に順にシフトさせて格納したデータを行方向に読出
して出力していく。出力されたデータは第2の変換回路
でLSBとMSBのビット順序が切換えられる。この結
果、例えば文字パターン発生器からの第1列目は、変換
後には第8列目に位置する。これにより+90°の縦横
変換が行われる。
れ、切換なしくすなわち、入力した文字パターンをその
まま出力する)及び切換あり(この場合、入力した文字
パターンのLSBとMSBのビット位置を対象に順に人
換える)とする。まず、マトリックス回路は文字パター
ン(8行8列とする)の第1列1−1を文字パターン発
生器から、第1の切換回路を介してマトリックス制御部
の指示により列方向に受取る。第2〜第8列11の同様
に列方向に受取られる。この際、先に受取ったデータは
列方向に順にシフトされる。次に、マトリクス回路はマ
トリックス制御部の指示により、前記列方向に受取り列
方向に順にシフトさせて格納したデータを行方向に読出
して出力していく。出力されたデータは第2の変換回路
でLSBとMSBのビット順序が切換えられる。この結
果、例えば文字パターン発生器からの第1列目は、変換
後には第8列目に位置する。これにより+90°の縦横
変換が行われる。
また、例えば右方向に斜体化する場合には、第1及び第
2の切換回路を切換えなしの状態にしておく。まず、マ
トリックス回路は文字パターン発生器から出力された列
方向ごとの文字パターンをマトリックス制御部の指示に
より行方向に受取、列方向にシフトさせ、順に格納して
いく。次に、マトリックス回路はマトリックス制御部の
指示により、前記行方向に受取り列方向にシフトさせて
格納したデータを行方向に選択的にシフトさせて出力す
る。例えば、マトリックス回路のシフトレジスタのうち
ある読出しクロックの時刻では特定の2つのシフトレジ
スタのみシフト動作可能とし、残りはシフトしないよう
にする。このようにして、読出しクロックの時刻ごとに
シフトさせるシフトレジスタを特定して読出していく。
2の切換回路を切換えなしの状態にしておく。まず、マ
トリックス回路は文字パターン発生器から出力された列
方向ごとの文字パターンをマトリックス制御部の指示に
より行方向に受取、列方向にシフトさせ、順に格納して
いく。次に、マトリックス回路はマトリックス制御部の
指示により、前記行方向に受取り列方向にシフトさせて
格納したデータを行方向に選択的にシフトさせて出力す
る。例えば、マトリックス回路のシフトレジスタのうち
ある読出しクロックの時刻では特定の2つのシフトレジ
スタのみシフト動作可能とし、残りはシフトしないよう
にする。このようにして、読出しクロックの時刻ごとに
シフトさせるシフトレジスタを特定して読出していく。
読出された信号は、第2の切換回路を介してそのまま出
力される。この結果、変換された文字パターンは右方向
に斜体化したものとなる。
力される。この結果、変換された文字パターンは右方向
に斜体化したものとなる。
(実施例)
以下、本発明の実施例を図面を参照して詳細に説明する
。
。
第1図は本発明による文字パターン変換回路の実施例を
示すブロック図、及び第2図は本実施例の文字パターン
変換回路を用いて構成される文字出力装置の構成例を示
すブロック図である。
示すブロック図、及び第2図は本実施例の文字パターン
変換回路を用いて構成される文字出力装置の構成例を示
すブロック図である。
はじめに、第2図について説明する。制御部1は例えば
マイクロコンピュータで構成され、図示する装置各部を
制御する。文字パターン発生器2はドツトマトリックス
状の多数の文字パターンを格納しており、制御部1で指
定された文字パターンのデータ(文字データ)を出力す
る。文字パターン変換回路3(以下、!林に変換回路と
いう)は、制御部1の指示に基づき文字パターン発生器
2から文字データを取込み、縦横変換又は斜体化といっ
た処理を行い、変換された文字データを出力する。バッ
ファメモリ4は、制御部1が指定したエリアに面記変換
された文字データを格納する。出力部5は例えばプリン
タの印字部であって、制御部1の指示に基づきバッファ
メモリ4から取出した文字データを印字する。
マイクロコンピュータで構成され、図示する装置各部を
制御する。文字パターン発生器2はドツトマトリックス
状の多数の文字パターンを格納しており、制御部1で指
定された文字パターンのデータ(文字データ)を出力す
る。文字パターン変換回路3(以下、!林に変換回路と
いう)は、制御部1の指示に基づき文字パターン発生器
2から文字データを取込み、縦横変換又は斜体化といっ
た処理を行い、変換された文字データを出力する。バッ
ファメモリ4は、制御部1が指定したエリアに面記変換
された文字データを格納する。出力部5は例えばプリン
タの印字部であって、制御部1の指示に基づきバッファ
メモリ4から取出した文字データを印字する。
変換回路3は、第1図に示すように構成されている。同
図において、マトリックス制御部6はカウンタ、レジス
タ、ゲート類で構成されており、制御部1からの書込み
信号(以下WR倍信号いう)をカウントしてマトリック
ス回路8に文字データを書込み、また制御部1からの読
出し信号(以下、RD信号という)をカウントしてマト
リックス回路8から変換した文字データを読出す機能を
有する。また、マトリックス制御部6は文字データのデ
ータビットのLSBとMSBの順序を対称に切換えるL
SB/MSB切換回路7及び9の切換の有無を設定した
り、マトリックス回路8の縦横変換の斜体化の有無を設
定するレジスタを有する。このレジスタは制御部1によ
り設定される。切換回路7及び9はマトリックス回路8
の入力部及び出力部にそれぞれ位置し、マトリックス制
御部6からの指示に従って入力する文字データのデータ
ビットのLSBとMSBの順序を対称に反転させて出力
するか、又は反転させることなくそのまま出力する。
図において、マトリックス制御部6はカウンタ、レジス
タ、ゲート類で構成されており、制御部1からの書込み
信号(以下WR倍信号いう)をカウントしてマトリック
ス回路8に文字データを書込み、また制御部1からの読
出し信号(以下、RD信号という)をカウントしてマト
リックス回路8から変換した文字データを読出す機能を
有する。また、マトリックス制御部6は文字データのデ
ータビットのLSBとMSBの順序を対称に切換えるL
SB/MSB切換回路7及び9の切換の有無を設定した
り、マトリックス回路8の縦横変換の斜体化の有無を設
定するレジスタを有する。このレジスタは制御部1によ
り設定される。切換回路7及び9はマトリックス回路8
の入力部及び出力部にそれぞれ位置し、マトリックス制
御部6からの指示に従って入力する文字データのデータ
ビットのLSBとMSBの順序を対称に反転させて出力
するか、又は反転させることなくそのまま出力する。
マトリックス回路8は、例えば第3図に示す回路構成で
ある。この回路構成は文字パターンが8行8列の場合の
例である。8ビツトのシフトレジスタ10〜17(テキ
サスインスッルメント社製5N74199相当)は、パ
ラレル出力QA〜Q uを各々次段のパラレル入力A−
Hに順次接近した8段構成をとるこにより、8行8列の
マトリックス構成をした行方向(第3図右方向)及び列
方向(同図上方向)にシフト可能なレジスタとなってい
る。
ある。この回路構成は文字パターンが8行8列の場合の
例である。8ビツトのシフトレジスタ10〜17(テキ
サスインスッルメント社製5N74199相当)は、パ
ラレル出力QA〜Q uを各々次段のパラレル入力A−
Hに順次接近した8段構成をとるこにより、8行8列の
マトリックス構成をした行方向(第3図右方向)及び列
方向(同図上方向)にシフト可能なレジスタとなってい
る。
このレジスタのタイミング及び行シフトと列シフトの切
換の制御は、マトリックス制御部6の(:LO[:に信
号及び行/列シフト信号により各々行う。シフトレジス
ターO〜17への文字データの入力は列方向と行方向の
2通りがあり、LSB/MSB切換回路7の出力D1.
−Dr7は列方向入力時には各々シフトレジスタlOの
パラレル入力A−Hに、行方向入力時には各々アントゲ
ート20〜27を経てシフトレジスタ10〜17のシリ
アル入力J、kに各々入力される。また、シフトレジス
タ10〜17から文字データを変換して出力するときは
行シフトであり、マトリックス制御部6により制御され
るG。−07は各々シフトレジスタ10〜17のシフト
動作の可能/抑止を制御し、またこのGo〜G7は各々
インバータ40〜47を介してアントゲート30〜37
に接続されており、シフトレジスタ10〜17の出力Q
Hから出力される信号を各々制御する。そしてアンドゲ
ート30〜37の出力DOoND07は、LSB/MS
B切換回路9へ出力される。
換の制御は、マトリックス制御部6の(:LO[:に信
号及び行/列シフト信号により各々行う。シフトレジス
ターO〜17への文字データの入力は列方向と行方向の
2通りがあり、LSB/MSB切換回路7の出力D1.
−Dr7は列方向入力時には各々シフトレジスタlOの
パラレル入力A−Hに、行方向入力時には各々アントゲ
ート20〜27を経てシフトレジスタ10〜17のシリ
アル入力J、kに各々入力される。また、シフトレジス
タ10〜17から文字データを変換して出力するときは
行シフトであり、マトリックス制御部6により制御され
るG。−07は各々シフトレジスタ10〜17のシフト
動作の可能/抑止を制御し、またこのGo〜G7は各々
インバータ40〜47を介してアントゲート30〜37
に接続されており、シフトレジスタ10〜17の出力Q
Hから出力される信号を各々制御する。そしてアンドゲ
ート30〜37の出力DOoND07は、LSB/MS
B切換回路9へ出力される。
次に、本実施例の動作を説明する。
まず、第4図(a)のような文字パターンを同図(b)
のように+90°回転させる縦横変換について説明する
。第1図〜第3図において、制御部1は+90°の縦横
変換をするためにマトリックス制御部6内のレジスタを
設定し、シフトレジスタ10〜17への文字データの入
力が列方向となるような行/列シフト信号−を出力する
。また、このときLSB/MSB切換回路7及び9を各
々切換なし、切換ありの状態にする。次に制御部1は文
字パターン発生器2内の例えば第4図(a)の文字パタ
ーンの1行目のデータDa、xD、、(a行1列目のデ
ータをDa、とする)を取り出し、変換回路3に書込む
。マトリックス制御部6は制御部1のWR信号を受けて
、第5図タイムチャートのようにシフトレジスタ10〜
17へCLOCKパルスを出力し、LSB/MSB切換
回路7を切換えなく通過した前記データDa1〜D4.
はシフトレジスタIOの入力H−Aより各々ストアされ
る。前記文字パターンの2列目のデータDa□〜Dh2
も同様な処理を行い、第5図中の2番]1のCI、OC
Kパルスでシフトレジスタ10の入力H−AにDa2〜
Dh2が各々ストアされると同時に、D、〜D、1のデ
ータはシフトレジスタにシフトする。このように、前記
文字パターンの8列目のデータDa8〜DhRまで順次
同様な処理で入力していくと、文字データはシフトレジ
スタ10〜17を列方向へ順々にシフトしていき、前記
文字パターンがストアされる。マトリックス制御部6は
、WR信号を8パルスカウントしたら、第5図のように
行/列シフト信号を切換、列シフトから行シフトになる
ようにする。次に制御部1からのRD倍信号より、マト
リックス制御部6はシフトレジスタ10〜17へCLO
CKパルスを出力する。このタイミングでシフトレジス
タ10〜17内のデータは行方向へシフトし、シフトレ
ジスタ10〜17の各々のQ H出力からD1〜Da8
がアンドゲート30〜37を経て出力される。このDa
l〜Da8はLSB/MSB切換回路9でLSBとMS
Bのビット順序を切換えて出力され、制御部1によって
バッファメモリ4にストアされる。これが第4図(b)
の1列目のデータである。続いて次のRD倍信号より同
様な処理を行い、シフトレジスタ10〜17はさらに行
方向ヘシフトし、アンドゲート30〜37の出力には各
々Db1〜[)baが出力され、LSB/MSB切換回
路9で切換えた後、バッファメモリ4にストアされる。
のように+90°回転させる縦横変換について説明する
。第1図〜第3図において、制御部1は+90°の縦横
変換をするためにマトリックス制御部6内のレジスタを
設定し、シフトレジスタ10〜17への文字データの入
力が列方向となるような行/列シフト信号−を出力する
。また、このときLSB/MSB切換回路7及び9を各
々切換なし、切換ありの状態にする。次に制御部1は文
字パターン発生器2内の例えば第4図(a)の文字パタ
ーンの1行目のデータDa、xD、、(a行1列目のデ
ータをDa、とする)を取り出し、変換回路3に書込む
。マトリックス制御部6は制御部1のWR信号を受けて
、第5図タイムチャートのようにシフトレジスタ10〜
17へCLOCKパルスを出力し、LSB/MSB切換
回路7を切換えなく通過した前記データDa1〜D4.
はシフトレジスタIOの入力H−Aより各々ストアされ
る。前記文字パターンの2列目のデータDa□〜Dh2
も同様な処理を行い、第5図中の2番]1のCI、OC
Kパルスでシフトレジスタ10の入力H−AにDa2〜
Dh2が各々ストアされると同時に、D、〜D、1のデ
ータはシフトレジスタにシフトする。このように、前記
文字パターンの8列目のデータDa8〜DhRまで順次
同様な処理で入力していくと、文字データはシフトレジ
スタ10〜17を列方向へ順々にシフトしていき、前記
文字パターンがストアされる。マトリックス制御部6は
、WR信号を8パルスカウントしたら、第5図のように
行/列シフト信号を切換、列シフトから行シフトになる
ようにする。次に制御部1からのRD倍信号より、マト
リックス制御部6はシフトレジスタ10〜17へCLO
CKパルスを出力する。このタイミングでシフトレジス
タ10〜17内のデータは行方向へシフトし、シフトレ
ジスタ10〜17の各々のQ H出力からD1〜Da8
がアンドゲート30〜37を経て出力される。このDa
l〜Da8はLSB/MSB切換回路9でLSBとMS
Bのビット順序を切換えて出力され、制御部1によって
バッファメモリ4にストアされる。これが第4図(b)
の1列目のデータである。続いて次のRD倍信号より同
様な処理を行い、シフトレジスタ10〜17はさらに行
方向ヘシフトし、アンドゲート30〜37の出力には各
々Db1〜[)baが出力され、LSB/MSB切換回
路9で切換えた後、バッファメモリ4にストアされる。
このように、RD信号8パルスでシフトレジスタ10〜
17内の文字データは順次行方向にシフl−t、なから
出力され、LSB/MSB切換回路9で切換えてバッフ
ァメモリ4に第4図(b)のようにストアされる。
17内の文字データは順次行方向にシフl−t、なから
出力され、LSB/MSB切換回路9で切換えてバッフ
ァメモリ4に第4図(b)のようにストアされる。
以上のとおり、シフトレジスタ10〜17に文字データ
を列方向より書込み、行方向より読出した後、LSBと
MSBの順序を切換えることによって第4図(a)の文
字パターンは(b)のように+90°縦横変換される。
を列方向より書込み、行方向より読出した後、LSBと
MSBの順序を切換えることによって第4図(a)の文
字パターンは(b)のように+90°縦横変換される。
そして制御部1は、このバッファメモリ4の内容を出力
部5に出力する。
部5に出力する。
また、第4図(a)のような文字パターンを(C)のよ
うに−90°回転の縦横変換を行う場合は、LSB/M
SB切換回路7及び9を各々切換あり、切換なしの状態
に設定して、それ以外は+90°の場合とまったく同じ
処理を行えばよい。
うに−90°回転の縦横変換を行う場合は、LSB/M
SB切換回路7及び9を各々切換あり、切換なしの状態
に設定して、それ以外は+90°の場合とまったく同じ
処理を行えばよい。
次に斜体化の処理を行う場合として、例として第4図(
a)のような文字パターンを(d)のように変換する場
合について以下説明する。まず前述と同様に、制御部1
は斜体化の処理を行うためにマトリックス制御部6内の
レジスタを設定し、シフトレジスタ10〜17への文字
データの入力が行方向となるように、また、LSB/M
SB切換回路7及び9はともに切換えなしの状態にして
おく。次に、制御部1は前述と同様に第4図(a)の文
字パターンの1列目のデータDa1〜Dh1を変換回路
3に書込む。マトリックス制御部6はそのWR信号を受
けて、第6図タイムチャートのようにシフトレジスタ1
0〜17へCLOCKパルスを出力し、前記データD
al” D hlはLSB/MSB切換回路7及びアン
ドゲート20〜27を介して各々シフトレジスタ17〜
IOのJ及びに入力より入力し、各々ストアされる。こ
のように、前記文字パターンの8列目のデータDa8〜
I)haまで順次同様な処理を行うと、文字データはシ
フトレジスタ10〜17を列方向へ順々にシフトしつつ
ストアされ、前記文字パターンの全データがストアされ
る。マトリックス制御部6はWR信号を8パルスカウン
トしたら、DATAIN信号を第6図のように切換え、
アンドゲート20〜27の出力を全てL゛にする。次に
、制御部1からのRD信号によりマトリックス制御部6
はシフトレジスタlO〜17へCI、OCKパルスを出
力するが、それと同時に第6図のように62〜7によっ
てシフトレジスタ12〜17のシフト動作は抑止され、
シフトレジスタ10.I+のみシフト動作を行う。また
、これと同時に62〜8の信号がインバータ42〜17
を介してアンドゲート32〜37に入力されるので、D
O7〜7にはL°が出力され、DOoNDOlのみ各々
第4図(a)のDh、、 D、!。
a)のような文字パターンを(d)のように変換する場
合について以下説明する。まず前述と同様に、制御部1
は斜体化の処理を行うためにマトリックス制御部6内の
レジスタを設定し、シフトレジスタ10〜17への文字
データの入力が行方向となるように、また、LSB/M
SB切換回路7及び9はともに切換えなしの状態にして
おく。次に、制御部1は前述と同様に第4図(a)の文
字パターンの1列目のデータDa1〜Dh1を変換回路
3に書込む。マトリックス制御部6はそのWR信号を受
けて、第6図タイムチャートのようにシフトレジスタ1
0〜17へCLOCKパルスを出力し、前記データD
al” D hlはLSB/MSB切換回路7及びアン
ドゲート20〜27を介して各々シフトレジスタ17〜
IOのJ及びに入力より入力し、各々ストアされる。こ
のように、前記文字パターンの8列目のデータDa8〜
I)haまで順次同様な処理を行うと、文字データはシ
フトレジスタ10〜17を列方向へ順々にシフトしつつ
ストアされ、前記文字パターンの全データがストアされ
る。マトリックス制御部6はWR信号を8パルスカウン
トしたら、DATAIN信号を第6図のように切換え、
アンドゲート20〜27の出力を全てL゛にする。次に
、制御部1からのRD信号によりマトリックス制御部6
はシフトレジスタlO〜17へCI、OCKパルスを出
力するが、それと同時に第6図のように62〜7によっ
てシフトレジスタ12〜17のシフト動作は抑止され、
シフトレジスタ10.I+のみシフト動作を行う。また
、これと同時に62〜8の信号がインバータ42〜17
を介してアンドゲート32〜37に入力されるので、D
O7〜7にはL°が出力され、DOoNDOlのみ各々
第4図(a)のDh、、 D、!。
のデータが出力される。このデータがLSB/MSB切
換回路9を介して出力され、制御部1によってバッファ
メモリ4にストアされる。
換回路9を介して出力され、制御部1によってバッファ
メモリ4にストアされる。
これが第4図(d)の1列11のデータである。続いて
2番目のRD信号により同様な処理を行うが、64〜7
によってシフトレジスタ14〜17のシフト動作は抑1
1−されるで、シフト動作するのはシフトレジスタ10
〜13のみとなる。したがって、出力されるのはDOo
〜DO3で各々Dh2+ D821Dfl+ D el
で、残りDo、〜DO7はL′が出力される。同様に3
番目のRD信号のときはG6,7によるシフトレジスタ
16.17のシフト動作抑止により、出力はDOo〜D
O5が各々Dh3゜D、3. D、2. Do2. D
dl+ Delで残りDo6゜Do7は“Loとなる。
2番目のRD信号により同様な処理を行うが、64〜7
によってシフトレジスタ14〜17のシフト動作は抑1
1−されるで、シフト動作するのはシフトレジスタ10
〜13のみとなる。したがって、出力されるのはDOo
〜DO3で各々Dh2+ D821Dfl+ D el
で、残りDo、〜DO7はL′が出力される。同様に3
番目のRD信号のときはG6,7によるシフトレジスタ
16.17のシフト動作抑止により、出力はDOo〜D
O5が各々Dh3゜D、3. D、2. Do2. D
dl+ Delで残りDo6゜Do7は“Loとなる。
4番目移行のRD信号のときはGO〜G7によるシフト
動作抑止は全て解除され、各シフトレジスタの内容が順
々にずれている状態のまま、クロックパルスごとに全シ
フトレジスタ行方向へ一律にシフトする。このRD信号
が出力されるときにはDATA IN信号は°L′なの
で、アンドゲート20〜27の出力も全て“Loとなり
、各シフトレジスタがシフト後室いたレジスタには“L
oが順々に入力されるので、8ビツトのデータが全て出
力されたシフトレジスタはその後のクロックパルスによ
りL°が出力される。
動作抑止は全て解除され、各シフトレジスタの内容が順
々にずれている状態のまま、クロックパルスごとに全シ
フトレジスタ行方向へ一律にシフトする。このRD信号
が出力されるときにはDATA IN信号は°L′なの
で、アンドゲート20〜27の出力も全て“Loとなり
、各シフトレジスタがシフト後室いたレジスタには“L
oが順々に入力されるので、8ビツトのデータが全て出
力されたシフトレジスタはその後のクロックパルスによ
りL°が出力される。
このように第6図をもとに同様な処理を行うと、RD信
号11回で第4図(a)の文字パターンは同図(d)の
ようになる。以上のようにGO〜G7の信号によって各
行のシフトレジスタのシフト動作を順々に抑止すること
により、出力する文字データを順々にずらし、文字を斜
体化することかできる。
号11回で第4図(a)の文字パターンは同図(d)の
ようになる。以上のようにGO〜G7の信号によって各
行のシフトレジスタのシフト動作を順々に抑止すること
により、出力する文字データを順々にずらし、文字を斜
体化することかできる。
上記説明は第4図(d)のように文字パターンが右に傾
斜した場合であるが、左に傾斜する場合はLSB/MS
B切換回路7及び9とともに切換ありの状態にして同様
の処理を行うか、又はGo〜G7のタイミングが第6図
の場合と逆順序となるようにすればよい。
斜した場合であるが、左に傾斜する場合はLSB/MS
B切換回路7及び9とともに切換ありの状態にして同様
の処理を行うか、又はGo〜G7のタイミングが第6図
の場合と逆順序となるようにすればよい。
また上記説明では、第4図(d)のように下位ビットか
ら2ビツトずつずらして斜体化した場合であるが、第6
図のGO〜G7のシフト動作抑止解除のタイミングをR
D信号ごとに1つずつ順々にずらすようにすれば、1ビ
ツトずつの斜体化もできる。このようなGO〜G7のず
らすタイミングの程度を任意に変えることによって、文
字パターンの傾きの度合やきめ細かさを制御することが
できる。
ら2ビツトずつずらして斜体化した場合であるが、第6
図のGO〜G7のシフト動作抑止解除のタイミングをR
D信号ごとに1つずつ順々にずらすようにすれば、1ビ
ツトずつの斜体化もできる。このようなGO〜G7のず
らすタイミングの程度を任意に変えることによって、文
字パターンの傾きの度合やきめ細かさを制御することが
できる。
更に、以−トの縦横変換と斜体化の処理を組合せて、第
4図(e)のような文字に変換することも可能である。
4図(e)のような文字に変換することも可能である。
これは文字データをシフトレジスタ10〜17に入力す
るときは縦横変換と同様に列シフトで行い、出力すると
きは斜体化の処理と同様にGO〜G7で各シフトレジス
タのシフト動作を抑止して順序にずらしながら出力すれ
ばよい。第4図(e)の場合はLSB/MSB切換回路
7及び9を各々切換なし、切換ありの状態にあらかじめ
設定しておく。
るときは縦横変換と同様に列シフトで行い、出力すると
きは斜体化の処理と同様にGO〜G7で各シフトレジス
タのシフト動作を抑止して順序にずらしながら出力すれ
ばよい。第4図(e)の場合はLSB/MSB切換回路
7及び9を各々切換なし、切換ありの状態にあらかじめ
設定しておく。
また、以上の説明では8行8列の大きさの文字パターン
について説明したが、任意の大きさの文字パターンにつ
いても可能である。
について説明したが、任意の大きさの文字パターンにつ
いても可能である。
(発明の効果)
以上説明したように本発明によれば、文字パターン発生
器から出力された文字パターンをもとにそのパターンを
行方向あるいは列方向より順次入力してゆき、行方向へ
出力する際各ビット同時あるいは順序にずらすように処
理する、シフトレジスタをマトリックス状に構成したマ
トリックス回路とそのマトリックス回路の入力部及び出
力部に位置し各々のビットのLSBとMSBの順序を切
換えるLSB/MSB切換回路と、前記マドリックス回
路への文字パターンの書込みや読出しを制御するマトリ
ックス制御部を設けたので、+90°、−90°回転の
縦横変換及び左右の斜体化の処理の両機能を高速で処理
することができる。
器から出力された文字パターンをもとにそのパターンを
行方向あるいは列方向より順次入力してゆき、行方向へ
出力する際各ビット同時あるいは順序にずらすように処
理する、シフトレジスタをマトリックス状に構成したマ
トリックス回路とそのマトリックス回路の入力部及び出
力部に位置し各々のビットのLSBとMSBの順序を切
換えるLSB/MSB切換回路と、前記マドリックス回
路への文字パターンの書込みや読出しを制御するマトリ
ックス制御部を設けたので、+90°、−90°回転の
縦横変換及び左右の斜体化の処理の両機能を高速で処理
することができる。
第1図は本発明の一実施例を示す回路図、第2図は本実
施例を用いた文字出力装置の一構成例を示す図、第3図
は本実施例中のマトリックス回路の回路図、第4図は本
実施例による文字パターンの変換例を示す図、第5図は
本実施例により縦横変換を行う場合のマトリックス回路
のタイムチャート、及び第6図は本実施例により斜体化
を行う場合のマトリックス回路のタイムチャートである
。 1・・・制御部、2・・・文字パターン発生器、3・・
・変換回路、4・・・バッファメモリ、5・・・出力部
、6・・・マトリックス制御部、7.9・・・LSB/
MSB切換回路、8・・・マトリックス回路、 10〜17・・・シフトレジスタ、 20〜27.30〜37・・・アンドゲート、40〜4
7・・・インバータ。
施例を用いた文字出力装置の一構成例を示す図、第3図
は本実施例中のマトリックス回路の回路図、第4図は本
実施例による文字パターンの変換例を示す図、第5図は
本実施例により縦横変換を行う場合のマトリックス回路
のタイムチャート、及び第6図は本実施例により斜体化
を行う場合のマトリックス回路のタイムチャートである
。 1・・・制御部、2・・・文字パターン発生器、3・・
・変換回路、4・・・バッファメモリ、5・・・出力部
、6・・・マトリックス制御部、7.9・・・LSB/
MSB切換回路、8・・・マトリックス回路、 10〜17・・・シフトレジスタ、 20〜27.30〜37・・・アンドゲート、40〜4
7・・・インバータ。
Claims (1)
- 【特許請求の範囲】 文字パターン発生器から受取ったドットマトリックスで
表現された文字パターンを変換して出力する文字パター
ン変換回路において、 変換の態様に従って、文字パターン発生器からの文字パ
ターンを構成するビットの順序を切換る第1の切換回路
と、 第1の切換回路からの文字パターンを行方向又は列方向
より順次入力して行方向に出力する際、変換の態様に従
って各ビットを同時に又は選択的にシフトさせるシフト
レジスタをマトリックス状に配列したマトリックス回路
と、 変換の態様に従って、マトリックス回路からの文字パタ
ーンのビットの順序を切換える第2の切換回路と、 第1の切換回路を介したマトリックス回路への文字パタ
ーンの書込み及び第2の切換回路を介したマトリックス
回路の文字パターンの読出しを制御するマトリックス制
御部と、 を具備することを特徴とする文字パターン変換回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61123788A JPS62280043A (ja) | 1986-05-30 | 1986-05-30 | 文字パタ−ン変換回路 |
US07/050,477 US4808985A (en) | 1986-05-30 | 1987-05-18 | Character pattern converting circuit |
EP87107820A EP0247622B1 (en) | 1986-05-30 | 1987-05-29 | Character pattern converting circuit |
DE8787107820T DE3782540T2 (de) | 1986-05-30 | 1987-05-29 | Zeichenmusterumsetzschaltung. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61123788A JPS62280043A (ja) | 1986-05-30 | 1986-05-30 | 文字パタ−ン変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62280043A true JPS62280043A (ja) | 1987-12-04 |
JPH0560425B2 JPH0560425B2 (ja) | 1993-09-02 |
Family
ID=14869312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61123788A Granted JPS62280043A (ja) | 1986-05-30 | 1986-05-30 | 文字パタ−ン変換回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4808985A (ja) |
EP (1) | EP0247622B1 (ja) |
JP (1) | JPS62280043A (ja) |
DE (1) | DE3782540T2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6424763A (en) * | 1987-07-21 | 1989-01-26 | Fujitsu Ltd | Character pattern converting system |
JPH01225988A (ja) * | 1988-03-07 | 1989-09-08 | Iiguretsuku Syst:Kk | 情報処理回路チツプ |
JPH01290450A (ja) * | 1988-05-18 | 1989-11-22 | Kyocera Corp | 文字パターン回転処理方法 |
JPH01290451A (ja) * | 1988-05-18 | 1989-11-22 | Kyocera Corp | 文字パターン群の回転処理方法 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6370381A (ja) * | 1986-09-12 | 1988-03-30 | インターナショナル・ビジネス・マシーンズ・コーポレーション | イメ−ジ・デ−タの回転方法 |
US5175811A (en) * | 1987-05-20 | 1992-12-29 | Hitachi, Ltd. | Font data processor using addresses calculated on the basis of access parameters |
GB2218550B (en) * | 1988-05-10 | 1992-02-12 | Canon Kk | Printing apparatus |
WO1990003608A1 (en) * | 1988-09-23 | 1990-04-05 | Datacard Corporation | Rom conversion device and method |
US5079739A (en) * | 1988-09-23 | 1992-01-07 | Datacard Corporation | Apparatus and method for converting bit-mapped data from row orientation to column or orientation |
JP2732684B2 (ja) * | 1989-10-24 | 1998-03-30 | 沖電気工業株式会社 | 高速高品位プリンタの制御装置 |
JPH03199061A (ja) * | 1989-12-27 | 1991-08-30 | Xerox Corp | フォントを傾斜させる方法 |
US5150108A (en) * | 1989-12-27 | 1992-09-22 | Xerox Corporation | Method for slanting a generic font format while inserting corrective pixels to improve print quality |
US5325108A (en) * | 1990-03-02 | 1994-06-28 | Unisplay S.A. | Information displays |
KR930012065B1 (ko) * | 1990-04-09 | 1993-12-23 | 삼성전자 주식회사 | 시리얼 프린터의 인자데이타 정렬장치 |
DE4224955C2 (de) * | 1992-07-24 | 1998-11-26 | Francotyp Postalia Gmbh | Anordnung und Verfahren für einen internen Kostenstellendruck |
JP3375764B2 (ja) * | 1994-12-26 | 2003-02-10 | 三菱電機株式会社 | 字体生成装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5087244A (ja) * | 1973-12-05 | 1975-07-14 | ||
FR2254190A5 (ja) * | 1973-12-07 | 1975-07-04 | Logabax | |
JPS5510647A (en) * | 1978-07-10 | 1980-01-25 | Toshiba Corp | Longitudinal and lateral conversion system for pattern |
JPS5543676A (en) * | 1978-09-22 | 1980-03-27 | Fujitsu Ltd | Vertical-horizontal conversion system |
FR2443335A1 (fr) * | 1978-12-06 | 1980-07-04 | Cii Honeywell Bull | Dispositif de commande d'enregistrement pour machine a enregistrement par points |
JPS57136687A (en) * | 1981-02-19 | 1982-08-23 | Ricoh Kk | Output converter for character generator |
JPS58159184A (ja) * | 1982-03-17 | 1983-09-21 | Nec Corp | 画像回転装置 |
JPS60231235A (ja) * | 1984-04-27 | 1985-11-16 | インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション | イメ−ジ処理システム |
-
1986
- 1986-05-30 JP JP61123788A patent/JPS62280043A/ja active Granted
-
1987
- 1987-05-18 US US07/050,477 patent/US4808985A/en not_active Expired - Lifetime
- 1987-05-29 EP EP87107820A patent/EP0247622B1/en not_active Expired
- 1987-05-29 DE DE8787107820T patent/DE3782540T2/de not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6424763A (en) * | 1987-07-21 | 1989-01-26 | Fujitsu Ltd | Character pattern converting system |
JPH01225988A (ja) * | 1988-03-07 | 1989-09-08 | Iiguretsuku Syst:Kk | 情報処理回路チツプ |
JPH01290450A (ja) * | 1988-05-18 | 1989-11-22 | Kyocera Corp | 文字パターン回転処理方法 |
JPH01290451A (ja) * | 1988-05-18 | 1989-11-22 | Kyocera Corp | 文字パターン群の回転処理方法 |
Also Published As
Publication number | Publication date |
---|---|
DE3782540T2 (de) | 1993-06-03 |
US4808985A (en) | 1989-02-28 |
EP0247622A3 (en) | 1990-04-04 |
EP0247622B1 (en) | 1992-11-11 |
EP0247622A2 (en) | 1987-12-02 |
JPH0560425B2 (ja) | 1993-09-02 |
DE3782540D1 (de) | 1992-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62280043A (ja) | 文字パタ−ン変換回路 | |
US4776026A (en) | Apparatus for rotating a dot matrix pattern by 90 degrees | |
GB2066527A (en) | Information processor with facilities for correcting data in a data store | |
US4533911A (en) | Video display system for displaying symbol-fragments in different orientations | |
JPS6133711B2 (ja) | ||
JPH07329352A (ja) | プリントヘッド駆動ic、ledアレイチップ及びledプリントヘッド | |
GB2090451A (en) | Electronic display | |
US4751508A (en) | Dot character display apparatus | |
JPH086526A (ja) | 液晶表示装置 | |
JPS61248756A (ja) | 印字装置の縁取りパタ−ン作成装置 | |
JPS606878Y2 (ja) | ハングル文字パタ−ン発生回路 | |
JPS6242509B2 (ja) | ||
JPH08123395A (ja) | 出力装置 | |
JPH06131448A (ja) | V−ram装置及びそれを用いたパターンマッチング処理装置 | |
JPS6349439A (ja) | サ−マルドツトプリンタ装置 | |
JPH0747326B2 (ja) | 文字パターン変換装置 | |
JPS60214966A (ja) | 書式回転回路 | |
JPH02301452A (ja) | 印字方式 | |
JPH01154191A (ja) | キャラクタデータ編集制御方式 | |
JPS61189952A (ja) | キヤラクタパタ−ン発生装置 | |
JPH023513B2 (ja) | ||
JPS62255155A (ja) | ドツトマトリツクスプリンタの印字制御回路 | |
JPH02173787A (ja) | カラービットマップディスプレイ装置 | |
JPS59120467A (ja) | 印字装置 | |
JPH03164794A (ja) | キャラクタ発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |