JPS6222153A - マイクロプロセツサの動作解析方法と装置 - Google Patents
マイクロプロセツサの動作解析方法と装置Info
- Publication number
- JPS6222153A JPS6222153A JP60160443A JP16044385A JPS6222153A JP S6222153 A JPS6222153 A JP S6222153A JP 60160443 A JP60160443 A JP 60160443A JP 16044385 A JP16044385 A JP 16044385A JP S6222153 A JPS6222153 A JP S6222153A
- Authority
- JP
- Japan
- Prior art keywords
- instruction
- circuit
- memory
- output
- storage circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Debugging And Monitoring (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60160443A JPS6222153A (ja) | 1985-07-20 | 1985-07-20 | マイクロプロセツサの動作解析方法と装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60160443A JPS6222153A (ja) | 1985-07-20 | 1985-07-20 | マイクロプロセツサの動作解析方法と装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6222153A true JPS6222153A (ja) | 1987-01-30 |
JPH0444973B2 JPH0444973B2 (enrdf_load_stackoverflow) | 1992-07-23 |
Family
ID=15715038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60160443A Granted JPS6222153A (ja) | 1985-07-20 | 1985-07-20 | マイクロプロセツサの動作解析方法と装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6222153A (enrdf_load_stackoverflow) |
-
1985
- 1985-07-20 JP JP60160443A patent/JPS6222153A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0444973B2 (enrdf_load_stackoverflow) | 1992-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5751942A (en) | Trace event detection during trace enable transitions | |
JP5905911B2 (ja) | シングルステップ実行を用いる診断コード | |
JPS60159951A (ja) | 情報処理装置におけるトレ−ス方式 | |
JPS6222153A (ja) | マイクロプロセツサの動作解析方法と装置 | |
US8352714B2 (en) | Executing watchpoint instruction in pipeline stages with temporary registers for storing intermediate values and halting processing before updating permanent registers | |
JP2760228B2 (ja) | キャッシュメモリを内蔵したマイクロプロセッサとそのトレースアナライザ | |
JPH0581087A (ja) | プロセサのモニタ方式 | |
JPS6246350A (ja) | マイクロプロセツサの動作解析方法と装置 | |
JPH03113646A (ja) | トレース回路 | |
JPH0528002A (ja) | マイクロプロセツサ | |
JPS6246351A (ja) | マイクロプロセツサの動作解析方法と装置 | |
JPH02207345A (ja) | マイクロプロセッサの命令実行過程のサンプル方法 | |
JPS6246352A (ja) | マイクロプロセツサの動作解析方法と装置 | |
JPH03252731A (ja) | マイクロプロセッサ | |
JPH04328644A (ja) | デバッグ支援装置 | |
JPS626341A (ja) | 情報処理装置 | |
JPH01142948A (ja) | マイクロコンピュータのシンボリックデバッガ | |
JPS63313244A (ja) | デ−タ処理装置 | |
JPS61123942A (ja) | マイクロプロセツサ用デバツク装置 | |
JPS62109139A (ja) | マイクロプロセツサの動作解析方法と装置 | |
JPS5829057A (ja) | レジスタのトレ−ス装置 | |
JPH07253908A (ja) | メモリアクセス装置 | |
JPS5850051A (ja) | デバツグ時のプログラム実行トレ−ス方式 | |
JPS6053892B2 (ja) | 処理装置 | |
JPH01274252A (ja) | 使用履歴記憶装置 |