JPS62177763A - デ−タ再生装置 - Google Patents
デ−タ再生装置Info
- Publication number
- JPS62177763A JPS62177763A JP61019663A JP1966386A JPS62177763A JP S62177763 A JPS62177763 A JP S62177763A JP 61019663 A JP61019663 A JP 61019663A JP 1966386 A JP1966386 A JP 1966386A JP S62177763 A JPS62177763 A JP S62177763A
- Authority
- JP
- Japan
- Prior art keywords
- gate signal
- read gate
- time interval
- clock pulse
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000010355 oscillation Effects 0.000 description 3
- 239000013078 crystal Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000008034 disappearance Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(発明の分野)
この発明は、例えば磁気カードからのデータ再生に適用
されるデータ再生装置に関する。
されるデータ再生装置に関する。
(発明の概要)
この発明では、読取出力中に現れるクロックパルスの時
間間隔を順次測定し、記憶された時間間隔と測定された
時間間隔との偏差が許容幅内に収まることを条件として
記憶値を測定値で更新し、更新記憶された時間間隔毎に
タイミング情報を内部で発生させ、これを用いて読取出
力から各ビットデータを復号するようにしたものである
。
間間隔を順次測定し、記憶された時間間隔と測定された
時間間隔との偏差が許容幅内に収まることを条件として
記憶値を測定値で更新し、更新記憶された時間間隔毎に
タイミング情報を内部で発生させ、これを用いて読取出
力から各ビットデータを復号するようにしたものである
。
(従来技術とその問題点)
従来、磁気カードから記録データの再生を行なうデータ
再生装置にあっては、読取出力中にクロックパルスが検
出されるのに応答してタイミング情報を適宜発生させ、
これを用いて読取出力から各ビットデータを復号するよ
うになされている。
再生装置にあっては、読取出力中にクロックパルスが検
出されるのに応答してタイミング情報を適宜発生させ、
これを用いて読取出力から各ビットデータを復号するよ
うになされている。
このため、対象となる磁気トラックからクロック情報が
部分的に消失されていたり、あるいはMFM符号化方式
のように、そもそも磁気トラック中にクロック情報が記
録されていない場合には、記録データを再生することが
できないという問題があった。
部分的に消失されていたり、あるいはMFM符号化方式
のように、そもそも磁気トラック中にクロック情報が記
録されていない場合には、記録データを再生することが
できないという問題があった。
(発明の目的)
この発明の目的は、磁気トラック中にクロック情報が部
分的に消失していたり、あるいはMFM符号化方式で記
録されたデータのように、そもそも磁気トラック中にク
ロック情報が含まれていない符号化方式であっても、正
常なデータ再生を行なえるようにしたデータ再生装置を
提供することにある。
分的に消失していたり、あるいはMFM符号化方式で記
録されたデータのように、そもそも磁気トラック中にク
ロック情報が含まれていない符号化方式であっても、正
常なデータ再生を行なえるようにしたデータ再生装置を
提供することにある。
(発明の構成と効果)
この発明は上記の目的を達成するために、読取出力中に
現れるクロックパルスの時間間隔を順次測定する測定手
段と、 記憶された時間間隔と測定された時間間隔との偏差が許
容幅内に収まることを条件として、記憶値を測定値で更
新する記憶更新手段と、記憶された時間間隔毎にタイミ
ング情報を内部で発生させ、これを用いて読取出力から
各ビットデータを復号する復帰手段と、 を具備することを特徴とするものである。
現れるクロックパルスの時間間隔を順次測定する測定手
段と、 記憶された時間間隔と測定された時間間隔との偏差が許
容幅内に収まることを条件として、記憶値を測定値で更
新する記憶更新手段と、記憶された時間間隔毎にタイミ
ング情報を内部で発生させ、これを用いて読取出力から
各ビットデータを復号する復帰手段と、 を具備することを特徴とするものである。
このような構成によれば、磁気トラック中からタロツク
情報が部分的に消失したり、あるいはMFM符号化方式
でデータを記録したことに起因して、読取出力中にクロ
ックパルスが途絶えたような場合には、それまでのクロ
ックパルス周期を基準として、タイミング情報が自動的
に内部で発生するため、これに基づき支障なく各ビット
データの内容を復号することができる。
情報が部分的に消失したり、あるいはMFM符号化方式
でデータを記録したことに起因して、読取出力中にクロ
ックパルスが途絶えたような場合には、それまでのクロ
ックパルス周期を基準として、タイミング情報が自動的
に内部で発生するため、これに基づき支障なく各ビット
データの内容を復号することができる。
また、カード搬送速度にムラがあったような場合にも、
タイミング情報の発生は、逐次最新の測定周期に基づい
て行なわれるため、クロック周期の許容幅内における変
動に対しては、タイミング情報を適宜修正し、常に正確
なデータ再生を行なうことができる。
タイミング情報の発生は、逐次最新の測定周期に基づい
て行なわれるため、クロック周期の許容幅内における変
動に対しては、タイミング情報を適宜修正し、常に正確
なデータ再生を行なうことができる。
(実施例の説明)
第1図において、磁気ヘッド1は第4図に示されるよう
に、磁気カード2のトラック3に対応して配置されてお
り、またトラック3の初明王リア4にはクロック情報が
書込まれている。
に、磁気カード2のトラック3に対応して配置されてお
り、またトラック3の初明王リア4にはクロック情報が
書込まれている。
本実施例装置では、このクロック情報に基づいて、クロ
ック周期を初期記憶するようになされている。
ック周期を初期記憶するようになされている。
磁気ヘッド1の読取出力は2値化回路5によって増幅2
値化され、矩形波に整形されて制御回路6へと供給され
る。
値化され、矩形波に整形されて制御回路6へと供給され
る。
制御回路6は、マイクロプロセッサを主体として構成さ
れ、第5図に示されるフローチャートに従って制御動作
を行なう。
れ、第5図に示されるフローチャートに従って制御動作
を行なう。
発振器7は水晶発振回路で構成され、その発振クロック
は、読取ゲート信号発生回路8へと供給されている。
は、読取ゲート信号発生回路8へと供給されている。
読取ゲート信号発生回路8の詳細を第2図に示す。同図
において、制御回路6からは、第3図に示されるように
、2値化出力中のパルスに同期したタイミング信号が出
力される。
において、制御回路6からは、第3図に示されるように
、2値化出力中のパルスに同期したタイミング信号が出
力される。
このタイミング信号は、遅延回路801でわずかに遅延
された後、リセット入力としてカウンタ802へと供給
される。
された後、リセット入力としてカウンタ802へと供給
される。
このため、カウンタ802には、2値化出力中に現れる
クロックパルスの時間間隔すなわち周期が、発振クロッ
クを基準として計数記憶される。
クロックパルスの時間間隔すなわち周期が、発振クロッ
クを基準として計数記憶される。
そして、カウンタ802の計数出力、すなわち相前後す
るクロックパルスの時間間隔は、後述する如く比較器8
03における照合一致を条件として、ラッチ回路804
に転送記憶される。
るクロックパルスの時間間隔は、後述する如く比較器8
03における照合一致を条件として、ラッチ回路804
に転送記憶される。
比較器803では、ラッチ回路804に既に記憶された
クロックパルスの時間間隔と、カウンタ802で最新に
測定されたクロックパルスの時間間隔との一致照合を、
両データの上位一定桁数同士(am〜anとbm〜bn
)で行なうようになされている。
クロックパルスの時間間隔と、カウンタ802で最新に
測定されたクロックパルスの時間間隔との一致照合を、
両データの上位一定桁数同士(am〜anとbm〜bn
)で行なうようになされている。
このため、記憶された時間間隔と測定された時間間隔と
の偏差が許容幅内に収まる場合に限り、比較器803の
一致出力(A=8)は“′H′となる。
の偏差が許容幅内に収まる場合に限り、比較器803の
一致出力(A=8)は“′H′となる。
この結果、アンドゲート805が開き、ラッチ回路80
4の記憶値は、記憶された時間間隔と測定された時間間
隔との偏差が許容幅内に収まることを条件として、カウ
ンタ802の測定値で更新される。
4の記憶値は、記憶された時間間隔と測定された時間間
隔との偏差が許容幅内に収まることを条件として、カウ
ンタ802の測定値で更新される。
すなわち、第3図に示されるように、相前後するパルス
間隔がTo 、T+ 、T2 、T3・・・と変化した
場合、T2とT3との偏差が許容幅を越えることによっ
て、T3による更新は行なわれず、うッチ回路804の
記憶データは以後T2に維持されることとなるのである
。
間隔がTo 、T+ 、T2 、T3・・・と変化した
場合、T2とT3との偏差が許容幅を越えることによっ
て、T3による更新は行なわれず、うッチ回路804の
記憶データは以後T2に維持されることとなるのである
。
一方、読取ス1〜ローブ発生回路806では、ラッチ回
路804に記・臣された時間間隔を基準として、第3図
に示されるように、K、XTnだけ遅れ、K2XT2時
間幅のII Hjj期間を有する読取ゲート信号を作成
し、これを制御回路6へと送出するのである。
路804に記・臣された時間間隔を基準として、第3図
に示されるように、K、XTnだけ遅れ、K2XT2時
間幅のII Hjj期間を有する読取ゲート信号を作成
し、これを制御回路6へと送出するのである。
次に、第5図のフローチャートおよび第3図の波形図を
参照しながら、本実施例装首の動作を系統的に説明する
。
参照しながら、本実施例装首の動作を系統的に説明する
。
読取が開始された後、定常状態においては、ラッチ回路
804に既になんらかの時間間隔データが記憶されてい
る。
804に既になんらかの時間間隔データが記憶されてい
る。
この状態において、制御回路6側では、2値化出力のH
″の立ち上がりを待機しくステップ501否定)、ri
HDの立ち上がりとともに第3図に示されるようにタ
イミング信号を読取ゲート信号8へと供給する。
″の立ち上がりを待機しくステップ501否定)、ri
HDの立ち上がりとともに第3図に示されるようにタ
イミング信号を読取ゲート信号8へと供給する。
その後、制御回路6側では、読取ゲート信号のII H
11の立ち上がりを待機しくステップ503否定)、立
ち上がりが検出された後におっては(ステップ503)
、“H″の状態か継続する限り(ステップ5044定)
、2値化出力の立ち上がりを繰り返しチェックしくステ
ップ505否定)、立ち上がりが検出されるとともに、
立ち上がり検出フラグをセットする(ステップ506)
。
11の立ち上がりを待機しくステップ503否定)、立
ち上がりが検出された後におっては(ステップ503)
、“H″の状態か継続する限り(ステップ5044定)
、2値化出力の立ち上がりを繰り返しチェックしくステ
ップ505否定)、立ち上がりが検出されるとともに、
立ち上がり検出フラグをセットする(ステップ506)
。
次いで、読取ゲート信号の1」″から11 L ITへ
の立ち下がりが検出されると(ステップ504否定)、
フラグの状態をチェックする(ステップ507)。
の立ち下がりが検出されると(ステップ504否定)、
フラグの状態をチェックする(ステップ507)。
ここで、フラグがセットされていれば(ステップ507
肯定)、入力データは′1″であると認識しくステップ
508)、フラグがセットされていなければ(ステップ
507否定〉、入力データは“Oatであると認識する
(ステップ509)。
肯定)、入力データは′1″であると認識しくステップ
508)、フラグがセットされていなければ(ステップ
507否定〉、入力データは“Oatであると認識する
(ステップ509)。
その後、フラグをリセットしては(ステップ510)、
ステップ501〜510の動作を、データ終了が確認さ
れるまで(ステップ511)、繰り返すこととなるので
ある。
ステップ501〜510の動作を、データ終了が確認さ
れるまで(ステップ511)、繰り返すこととなるので
ある。
以上の実施例によれば、カードの磁気トラック中にクロ
ック情報が部分的に消失していたり、MFM方式で符号
化記録された情報を再生したことに起因して、2値化出
力中に相前後して現れるクロックパルスの時間間隔が許
容範囲を越えたような場合には、それまで記憶されてい
たクロックパルスの時間間隔を基準として、以後台ビッ
トデータの復号が行なわれることとなるのである。
ック情報が部分的に消失していたり、MFM方式で符号
化記録された情報を再生したことに起因して、2値化出
力中に相前後して現れるクロックパルスの時間間隔が許
容範囲を越えたような場合には、それまで記憶されてい
たクロックパルスの時間間隔を基準として、以後台ビッ
トデータの復号が行なわれることとなるのである。
さらに、この実施例によれば、クロックパルスの時間間
隔が許容幅内で変動したような場合には、読取ゲート信
号のタイミングもこれに追従して適宜修正されるため、
カード搬送速度のムラ等によってデータパルスの到来タ
イミングが変化したような場合にも、正確に各ビットデ
ータの内容を復号することが可能となるのである。
隔が許容幅内で変動したような場合には、読取ゲート信
号のタイミングもこれに追従して適宜修正されるため、
カード搬送速度のムラ等によってデータパルスの到来タ
イミングが変化したような場合にも、正確に各ビットデ
ータの内容を復号することが可能となるのである。
第1図は実施例装置のハードウェア構成を示すブロック
図、第2図は読取ゲート信号発生回路の詳細を示すブロ
ック図、第3図は第1図における各部の信号状態を示す
波形図、第4図は磁気カードの構成を示す説明図、第5
図は同装置のソフトウェア構成を示すフローチャートで
ある。 1・・・・・・・・・磁気ヘッド 2・・・・・・・・・磁気カード 3・・・・・・・・・トラック 4・・・・・・・・・初期エリア 5・・・・・・・・・2値化回路 6・・・・・・・・・制御回路 7・・・・・・・・・発振器 8・・・・・・・・・読取ゲート信号発生回路801・
・・遅延回路 802・・・カウンタ 803・・・比較器 804・・・ラッチ回路 805・・・アンドゲート 806・・・読取ストローブ発生回路 手続補正書 昭和61年2月26日 特許庁長官 宇 賀 通 部 殿 1、事件の表示 2、発明の名称 データ■主装置 3、補正をする者 事件との関係 特許出願人 住 所 京都市右京区花園土堂町10番地名 称
(294)立石電機株式会社代表者立石孝雄 4、代理人■101 住 所 東京都千代田区内神田1丁目15番16号6
、補正の対象 図 面
図、第2図は読取ゲート信号発生回路の詳細を示すブロ
ック図、第3図は第1図における各部の信号状態を示す
波形図、第4図は磁気カードの構成を示す説明図、第5
図は同装置のソフトウェア構成を示すフローチャートで
ある。 1・・・・・・・・・磁気ヘッド 2・・・・・・・・・磁気カード 3・・・・・・・・・トラック 4・・・・・・・・・初期エリア 5・・・・・・・・・2値化回路 6・・・・・・・・・制御回路 7・・・・・・・・・発振器 8・・・・・・・・・読取ゲート信号発生回路801・
・・遅延回路 802・・・カウンタ 803・・・比較器 804・・・ラッチ回路 805・・・アンドゲート 806・・・読取ストローブ発生回路 手続補正書 昭和61年2月26日 特許庁長官 宇 賀 通 部 殿 1、事件の表示 2、発明の名称 データ■主装置 3、補正をする者 事件との関係 特許出願人 住 所 京都市右京区花園土堂町10番地名 称
(294)立石電機株式会社代表者立石孝雄 4、代理人■101 住 所 東京都千代田区内神田1丁目15番16号6
、補正の対象 図 面
Claims (1)
- (1)読取出力中に現れるクロックパルスの時間間隔を
順次測定する測定手段と、 記憶された時間間隔と測定された時間間隔との偏差が許
容幅内に収まることを条件として、記憶値を測定値で更
新する記憶更新手段と、 記憶された時間間隔毎にタイミング情報を内部で発生さ
せ、これを用いて読取出力から各ビットデータを復号す
る復号手段と、 を具備することを特徴とするデータ再生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61019663A JPS62177763A (ja) | 1986-01-31 | 1986-01-31 | デ−タ再生装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61019663A JPS62177763A (ja) | 1986-01-31 | 1986-01-31 | デ−タ再生装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62177763A true JPS62177763A (ja) | 1987-08-04 |
Family
ID=12005481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61019663A Pending JPS62177763A (ja) | 1986-01-31 | 1986-01-31 | デ−タ再生装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62177763A (ja) |
-
1986
- 1986-01-31 JP JP61019663A patent/JPS62177763A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910001056B1 (ko) | 정보기억장치 | |
JP2819624B2 (ja) | ディジタル信号再生装置 | |
JPS62177763A (ja) | デ−タ再生装置 | |
KR930001641B1 (ko) | 데이타 기록장치 및 방법 | |
JPS60101766A (ja) | アドレス検出方式 | |
JPS62180566A (ja) | デ−タ再生装置 | |
JP2774278B2 (ja) | 光ディスク装置のセクタマーク検出装置 | |
JPS62175968A (ja) | デ−タ再生装置 | |
JP2734327B2 (ja) | トラックアドレス検出回路 | |
JPH03156775A (ja) | 情報記録方法及び情報記録装置 | |
JP3428358B2 (ja) | タイムコード信号読み取り装置 | |
JPS6117271A (ja) | 光デイスク装置 | |
JPS62185282A (ja) | 情報記憶装置 | |
JPS59180577U (ja) | 時間軸補正装置 | |
JPH01194169A (ja) | トラックアドレス再生方式 | |
JPS6010462A (ja) | 磁気記録読取り方式 | |
JP2564418B2 (ja) | 光ディスク書込読出装置 | |
JPS58182117A (ja) | ピ−クシフト補償回路 | |
JPS6020783B2 (ja) | 情報再生装置 | |
JPS628369A (ja) | デ−タ読取方式 | |
JPS59165210A (ja) | エラ−訂正方式 | |
JPH06349013A (ja) | 周波数変調信号の2値データ読取り方法 | |
JPH09218818A (ja) | 非同期デ−タ記憶装置 | |
JPH08306134A (ja) | 2値化信号補正回路 | |
JPS62241178A (ja) | デ−タ記録方式 |