JPS62109182A - 高速直線描画方式 - Google Patents

高速直線描画方式

Info

Publication number
JPS62109182A
JPS62109182A JP25016585A JP25016585A JPS62109182A JP S62109182 A JPS62109182 A JP S62109182A JP 25016585 A JP25016585 A JP 25016585A JP 25016585 A JP25016585 A JP 25016585A JP S62109182 A JPS62109182 A JP S62109182A
Authority
JP
Japan
Prior art keywords
memory
straight line
image
pattern data
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25016585A
Other languages
English (en)
Inventor
Akio Komatsu
小松 昭雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP25016585A priority Critical patent/JPS62109182A/ja
Publication of JPS62109182A publication Critical patent/JPS62109182A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 画像メモリに高速に直線描画を行う方式であって、所定
形状領域のパターンデータを画像メモリの所定位置にパ
ターンデータの構成ビットを同時に口き込むことによっ
て、高速に直線画像を形成することができる。
〔産業上の利用分野〕
本発明は画像メモリに高速に直線描画を行う方式に関す
るものである。
通常、ディスプレイ装置の画面はその画面を構成する画
像を画素対応位置のメモリ素子に記憶するイメージ記憶
方式によって記j9される。
そして、例えば幾何学的画像を画面表示するには、1画
素ずつ位置を計算して画像メモリに記憶させ、全体画像
の画面を画像メモリ上に形成して、ディスプレイ装置に
表示される。
しかしながら、1画素づつ計算過程を経て記憶させると
、全体画像形成までに多くの時間を必要とすることにな
る。
一方、動画像を形成するためには、1画面画像を短時間
で形成する必要がある。
そのために、高速に描画する方式が要望され、特に描画
の基本となる直線の描画方式が要望されている。
〔従来の技術〕
従来、直線を描画するためには、その直線の傾斜度から
XとYのいずれかを変数にして、その変数に1づつ加算
しながら関数の増分を計算してYの値を決める、いわゆ
るプレセンハム(Bre’senham)のアルゴリズ
ムが用いられてきた。
そして、求められた座標値に相当するメモリにその1ビ
ツトを書き込んでいた。
〔発明が解決しようとする問題点〕
このような従来の方式では、1点ずつの座標を求めても
、メモリに書き込む時に直線を構成する画素の数と同じ
回数のアクセスが少なくとも必要である。
そのため、どんなに高速に処理できるハードウェアを用
いて描画制御部を構成しても、〔メモリアクセス時間×
画素数〕の時間がかかってしまうことになり、画像の変
化に追随できず、従って、画像の動画表現が制限される
ことになる。
本発明はこのような点に鑑みて創作されたものであって
、直線描画を高速に行う方式を提供することを目的とし
ている。
〔問題点を解決するための手段〕
第1図の本発明の高速直線描画方式の実施例のブロック
図に示すように、1は直線画像の1部を形成する各種の
パターンデータを格納するパターンメモリ、2はスイッ
チングネットワーク回路で、データバスからのパターン
データを画像メモリ3を構成するメモリモジュールに選
択格納をする回路である。
4は画像メモリのアドレスを生成するアドレス生成回路
で、5はこれら構成回路を制御する制御部である。
そして、6は画像メモリに格納されたデータを表示する
ディスプレイ装置である。
〔作用〕
制御部5は、パターンメモリ1に格納された全パターン
の中から所要直線に近似したパターンデータを選択して
読み出し、データバスに送出する。
一方、画像メモリ3のベースアドレス、即ち、パターン
データをアクセスする画像メモリの位置アドレスを生成
する。
更に、スイッチングネットワーク回路2の中で、領域形
状に適応するシフタを選択する。
このようにして、データバスに送出されたパターンデー
タは、スイッチングネットワーク回路2を介して、画像
メモリ3に書き込まれる。
〔実施例〕
1111出第1図の本発明の実施例のブロック図と、第
2図の直線描画実施例説明図を用いて更に詳細に説明す
る。
画像メモリ3はN個のメモリモジュールで構成され、例
えば、本例ではM0〜M 15の16個のメモリモジュ
ールで構成されているとする。
従って、メモリモジュールは全画像メモリ容量の1/N
の容量をもっている。
そして、第3図の数字はその位置の画素が属するメモリ
モジュールの番号を16進数で示し、i+1行とi行の
メモリ素子のメモリモジュールの割り当てがK(本例で
はに=9)だけずれて配置されている。
この場合、1つの数字が2度以上現れない領域は16X
1.7X2,2X7.lX16の4種の領域であり、こ
の領域の構成メモリ素子の同時アクセスが可能である。
パターンメモリ1はこの領域で表現する所定種類のパタ
ーンデータを格納する(第4図)。
なお、図中○印は有効ビットを示す。
スイッチングネットワーク回路2は4個のハレルシフク
S、−S、で構成され、各ハレルシフクは上記4種の領
域アクセスそれぞれに対応して作動するよう選択される
アドレス生成回路4は、ヘースアドレスに基づいて画素
のメモリモジュール上のアドレスを指示するメモリモジ
ュールそれぞれに対応するA。〜A H5の回路で構成
される。
第2(a)図は16×1のパターンによる直線描画、第
2(b)図は7×2のパターンによる直線描画の実施例
で、所要直線を近似するパターンメモリ1のパターンデ
ータを領域メモリ素子を同時に読み出して配置し、直線
像を形成する。
第4図はパターンを水平に配置して描画したものである
が、パターンを垂直に配置し、あるいは反転して配置す
ることによって任意の位置からの全ての直線画像の画面
表現が可能である。
〔発明の効果〕
以上性べてきたように、本発明によれば、所定形状の領
域のアクセス可能な画像メモリ装置を用いて少数のパタ
ーンで高速に直線描画することができ、実用的には極め
て有用である。
【図面の簡単な説明】
第1図は本発明の実施例のフロ・ツク図、第2図は直線
描画実施例の説明図、 第3図は画像メモリ構成図、 第4図はパターンの実施例の図である。 図において、 1はパターンメモリ、 2はスイッチングネットワーク回路、 3は画像メモリ、 4はアドレス生成回路、 5は制御部である。 匝イ象メ七ツ(16メ1の77πス) 直桿桶LT穏例註朗■ 笛 2 図(C1+ 第 2図(1)] lK16  16人17メ2 1B傳メ丑ソ羊鷺へ′犯 7IS3図

Claims (1)

  1. 【特許請求の範囲】 画像をイメージ記憶するメモリであって、任意の位置か
    ら複数の所定形状のメモリ領域のアクセス可能な画像メ
    モリ(3)と、 該所定形状の領域で画像の一部を表現する複数種類のパ
    ターンのパターンデータを格納するパターンメモリ(1
    )とを備え、 該パターンメモリ(1)に直線画像のパターンデータを
    格納し、前記画像メモリ(3)に該直線画像のパターン
    データをパターンデータを構成するビットを同時に書き
    込んで前記画像メモリ(3)に任意の直線画像を生成す
    る手段を有することを特徴とする高速直線描画方式。
JP25016585A 1985-11-07 1985-11-07 高速直線描画方式 Pending JPS62109182A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25016585A JPS62109182A (ja) 1985-11-07 1985-11-07 高速直線描画方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25016585A JPS62109182A (ja) 1985-11-07 1985-11-07 高速直線描画方式

Publications (1)

Publication Number Publication Date
JPS62109182A true JPS62109182A (ja) 1987-05-20

Family

ID=17203786

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25016585A Pending JPS62109182A (ja) 1985-11-07 1985-11-07 高速直線描画方式

Country Status (1)

Country Link
JP (1) JPS62109182A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0244482A (ja) * 1988-06-27 1990-02-14 Hewlett Packard Co <Hp> ラスタ化方法
JPH033084A (ja) * 1989-05-31 1991-01-09 Ricoh Co Ltd 直線描画方法
JPH09218960A (ja) * 1996-02-13 1997-08-19 Nec Corp 印刷装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0244482A (ja) * 1988-06-27 1990-02-14 Hewlett Packard Co <Hp> ラスタ化方法
JPH033084A (ja) * 1989-05-31 1991-01-09 Ricoh Co Ltd 直線描画方法
JPH09218960A (ja) * 1996-02-13 1997-08-19 Nec Corp 印刷装置

Similar Documents

Publication Publication Date Title
EP0462565B1 (en) Multiwindow display control method and apparatus
US5815169A (en) Frame memory device for graphics allowing simultaneous selection of adjacent horizontal and vertical addresses
JPH09245179A (ja) コンピュータグラフィックス装置
JPS62109182A (ja) 高速直線描画方式
KR20040090392A (ko) 프레임 버퍼 접근 장치, 프레임 버퍼 접근 방법, 컴퓨터프로그램 및 기록 매체
US5095446A (en) Circuit for and method of controlling output buffer memory
JPS6076790A (ja) メモリ装置
JP2737898B2 (ja) ベクトル描画装置
JP2609628B2 (ja) メモリアドレス制御装置
JP4232234B2 (ja) 画像処理装置
JPH0792658B2 (ja) マルチウインドウ表示制御方法および装置
JP4195953B2 (ja) 画像処理装置
JP2647073B2 (ja) 図形表示装置
JPS6095490A (ja) 描画パタ−ン埋め込み回路
JP2548286B2 (ja) イメージデータ処理装置
JP2713938B2 (ja) 表示制御装置
JPS6172293A (ja) カラ−図形表示装置
JPS60126694A (ja) グラフィックディスプレイ
JPH06295335A (ja) 画像データ記憶装置
JPS63195696A (ja) 高速描画方法
JPS61183691A (ja) マルチウインドウシステムにおけるベクトル表示方式
JPS62180481A (ja) パタ−ン連続移動方法
JPH04143793A (ja) 表示装置
JPH02116894A (ja) スプライト表示装置
JPS63225291A (ja) ビツトマツプメモリ