JPS61283290A - ドロツプアウト補正回路 - Google Patents

ドロツプアウト補正回路

Info

Publication number
JPS61283290A
JPS61283290A JP60125302A JP12530285A JPS61283290A JP S61283290 A JPS61283290 A JP S61283290A JP 60125302 A JP60125302 A JP 60125302A JP 12530285 A JP12530285 A JP 12530285A JP S61283290 A JPS61283290 A JP S61283290A
Authority
JP
Japan
Prior art keywords
circuit
video signal
dropout
level
emitter amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60125302A
Other languages
English (en)
Other versions
JPH053955B2 (ja
Inventor
Jiyunichi Maehira
前平 淳一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60125302A priority Critical patent/JPS61283290A/ja
Publication of JPS61283290A publication Critical patent/JPS61283290A/ja
Publication of JPH053955B2 publication Critical patent/JPH053955B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、映像信号を記録再生する装置に用いられるド
ロップアウト補正回路に関するものである。
従来の技術 従来より、映像信号を記録再生する装置にはドロップア
ウト補正回路が採用されている。
以下図面を参照しながら前述した従来のドロップアウト
補正回路の一例について説明する。
第3図は従来のドロップアウト補正回路のブロック図を
示すものである。第3図において、1は再生FM信号の
入力端子である。2はFM復調回路である。3は切換え
回路で、2信号のいずれか一方を選択して出力する。4
はドロップアウト検出回路である。5は1水平期間遅延
回路(以降略して1H遅延回路と称す)である。
再生FM信号はFM復調回路2で復調され、切換え回路
3に入力される。一方、切換え回路3の出力信号を1H
遅延回路5で1H遅延したところの信号が切換え回路3
のもう一方の入力端子に加えられる。通常動作中におい
てはFM復調回路2の出力が切換回路3を通して出力さ
れるが、再生FM信号中にドロップアウトがあると、ド
ロップアウト検出回路4で検出されて、その検出出力に
より切換え回路3は1H遅延回路6の信号が出力される
ように切換わる。
検出回路4のドロップアウト検出方法としては、一般的
には、エンベロープ検波による方法、パルス幅検出方法
などがよく使用される。
発明が解決しようとする問題点 しかしながら上記のような構成では、ドロップアウトを
検出できない場合は、補正することができない。例えば
、ディスクに傷が生じていて第4図にAで示すように瞬
間的に同期信号レベルのドロップアウトが生じた場合、
エンベロープ検波はもちろん、パルス幅検出でも検出で
きないことが多い。このようなドロップアウトは水平同
期を乱すために、画面上では水平方向に引っばる黒い線
となって表われるという問題点を有していた。
本発明は、前記問題点に鑑み、水平同期を乱すようなド
ロップアウトを除去するドロップアウト補正回路を提供
するものである。
問題点を解決するだめの手段 前記問題点を解決するために、本発明のドロップアウト
補正回路は、負極性の映像信号の高域成分を取シ出すバ
イパスフィルタ回路と、その出力信号を反転増幅するエ
ミッタ接地型増幅器と、このエミッタ接地増幅器のエミ
ッタのバイアスを与えるバイアス回路と前記バイパスフ
ィルタ回路を通らない映像信号とエミッタ接地増幅器の
出力とを加算する加算回路とを備えた構成を備えたもの
である。
作    用 本発明は、上記の構成により、負極性の映像信号の高域
成分を・・イパスフィルタで取り出し、エミッタ接地増
幅器のエミッタバイアスを適当なレベルにすることによ
りペデスタルレベルよりも落ち込んだ成分を反転増幅し
て、バイパスフィルタを通さない元の映像信号とが加算
することにより調整することによりドロップアウトを補
正できる。
実施例 以下、本発明の一実施例のドロップアウト補正回路につ
いて、図面を参照しながら説明する。
第1図は本発明の一実施例におけるドロップアウト補正
回路の回路図を示すものである。第1図において6は負
極性の映像信号の入力端子で、C1゛とRとR2は−・
イパスフィルタ回路を構成している。コンデンサおよび
抵抗である。Qlはエミッタ接地型増幅器である。VR
lは加算レベル調整用の可変抵抗器である。R5’!:
VR2はエミッタバイアス回路で、VR2はバイアスレ
ベルの調整用の可変抵抗器である。
以上のように構成されたドロップアウト補正回路につい
て第2図を用いてその動作を説明する。
第2図aに示す負極性の映像信号はコンデンサCと抵抗
RR 11,2で構成されるバイパスフィル タで高域成分が取り出される。第2図において、bがバ
イパスフィルタの出力信号波形である。
R5とVR2とR3によりエミッタ接地増幅器Q1のエ
ミッタレベルが与えられる。可変抵抗器vR2を調整し
てペデスタルレベルを前記エミッタ接地増幅器Q1  
のカットオフレベルに調整するとエミッタ接地増幅器Q
1はペデスタルレベル以下に落ち込んだドロップアウト
を反転増幅する。
加算レベル調整用の可変抵抗器VR,を調整することに
より、前記ドロップアウトをペデスタルレベル以上に持
ち上げることができる。
第2図においてCはドロップアウトを補正した映像信号
である。
発明の効果 以上のように、本発明によれば、映像信号の高域成分を
取り出し、その出力信号を反転し、もとの映像信号とエ
ミッタ接地増幅器の出力とを加算することにより、映像
信号記録再生装置において水平同期を乱すようなドロッ
プアウトを補正することができる。
【図面の簡単な説明】 第1図は本発明の一実施例におけるドロップアウト補正
回路の回路図、第2図は第1図における入力の負極性映
像信号とバイパスフィルタを通した信号と出力の映像信
号の信号波形図、第3図は従来例におけるドロップアウ
ト補正回路のブロック図、第4図はドロップアウトのあ
る映像信号の波形図である。 R1,R2,R3ツR41R6・・・・・・抵抗、C1
,C2・・・・・・コンデンサ、VRVR・・・・・・
可変抵抗器、Ql・・・・・・工ミッタ接地型トランジ
スタ、6・・・・・・負極性映像信号入カ端子、7・・
・・・・ドロップアウト補正した映像信号の出力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図

Claims (1)

    【特許請求の範囲】
  1. 映像信号中の高域成分を取り出すバイパスフィルタ回路
    と、前記バイパスフィルタ回路の出力を反転するエミッ
    タ接地型増幅器と、前記バイパスフィルタを通過してい
    ない映像信号と前記エミッタ接地型増幅器の出力信号と
    を加算する加算回路と、前記エミッタ接地型増幅器のエ
    ミッタのバイアス電圧を与えるバイアス回路とを備えた
    ことを特徴とするドロップアウト補正回路。
JP60125302A 1985-06-10 1985-06-10 ドロツプアウト補正回路 Granted JPS61283290A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60125302A JPS61283290A (ja) 1985-06-10 1985-06-10 ドロツプアウト補正回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60125302A JPS61283290A (ja) 1985-06-10 1985-06-10 ドロツプアウト補正回路

Publications (2)

Publication Number Publication Date
JPS61283290A true JPS61283290A (ja) 1986-12-13
JPH053955B2 JPH053955B2 (ja) 1993-01-18

Family

ID=14906721

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60125302A Granted JPS61283290A (ja) 1985-06-10 1985-06-10 ドロツプアウト補正回路

Country Status (1)

Country Link
JP (1) JPS61283290A (ja)

Also Published As

Publication number Publication date
JPH053955B2 (ja) 1993-01-18

Similar Documents

Publication Publication Date Title
JPH035019Y2 (ja)
JPS61283290A (ja) ドロツプアウト補正回路
JPS5892187A (ja) 同期分離回路
JP2550734B2 (ja) 映像信号のクランプ装置
JP2584524B2 (ja) パルス性ノイズ補正回路
JP2702250B2 (ja) 磁気記録再生装置
US5293245A (en) Video demodulation apparatus with moire component cancellation
JPH0213514B2 (ja)
KR930000736Y1 (ko) 기록장치의 기록신호 레벨 보정회로
JPH03182181A (ja) 磁気記録再生装置
KR900007388Y1 (ko) 재생과 녹화시 저역 통과 필터의 겸용회로
JPS62230174A (ja) ノイズ除去装置
JP2687518B2 (ja) 時間軸補正装置
JPS6247868A (ja) 音声ドロツプアウト補償装置
JPH0265592A (ja) 画像再生装置
JPS63183662A (ja) 映像信号記録再生装置
JPS6326167A (ja) 画質補正回路
JPH0358687A (ja) 画像信号処理装置
JPH01194763A (ja) ノイズリダクション装置
JPS632481A (ja) 磁気記録再生装置
JPH066759A (ja) ノンリニアエンファシス回路
JPH05259743A (ja) Fm復調装置
JPH04354492A (ja) 磁気記録再生装置
JPS61160879A (ja) ビデオ信号の時間軸補正装置
JPH0515108B2 (ja)