JPS61209481A - 文字表示装置 - Google Patents
文字表示装置Info
- Publication number
- JPS61209481A JPS61209481A JP60049851A JP4985185A JPS61209481A JP S61209481 A JPS61209481 A JP S61209481A JP 60049851 A JP60049851 A JP 60049851A JP 4985185 A JP4985185 A JP 4985185A JP S61209481 A JPS61209481 A JP S61209481A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- character
- memory
- symbol
- pattern data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は電子計算機等からの情報を受けて画面上に文字
以外に特殊文字、記号を表示する文字表示装置に関する
ものである。
以外に特殊文字、記号を表示する文字表示装置に関する
ものである。
第2図は従来の文字表示装置を示すブロック図である。
第2図の文字表示装置は、メモIJ1、CRTコントロ
ーラ2、ROM3、デコーダ4、ノアゲート5、アドレ
ス切換回路6、RAM7、バッファ8、バッファ9、並
直列変換回路10、ビデオクロック発生回路11.キャ
ラクタクロック発生回路12、水平同期信号発生回路1
3、垂直同期信号発生回路14から構成されている。電
子計算機から文字、記号情報信号以外に特殊文字、記号
情報記号を含む記号情報信号を送出され、メモリ1はこ
れを記憶する。CB、 Tコントローラ2は、メモリl
からの記号情報信号を一時記憶するラインバッファ21
1と、記号情報信号の一行分のキャラクタ数を計数する
キャラクタカウンタ212と、記号情報信号の走査線数
を計数するラスタカウンタ213と、記号情報信号の行
数を計数するラインカウンタ214と、CRTの水平方
向の文字配列を制御する水平走査制御回路215と、C
RTの垂直方向の文字配列を制御する垂直走査制御回路
216とから瞬成塾れている。
ーラ2、ROM3、デコーダ4、ノアゲート5、アドレ
ス切換回路6、RAM7、バッファ8、バッファ9、並
直列変換回路10、ビデオクロック発生回路11.キャ
ラクタクロック発生回路12、水平同期信号発生回路1
3、垂直同期信号発生回路14から構成されている。電
子計算機から文字、記号情報信号以外に特殊文字、記号
情報記号を含む記号情報信号を送出され、メモリ1はこ
れを記憶する。CB、 Tコントローラ2は、メモリl
からの記号情報信号を一時記憶するラインバッファ21
1と、記号情報信号の一行分のキャラクタ数を計数する
キャラクタカウンタ212と、記号情報信号の走査線数
を計数するラスタカウンタ213と、記号情報信号の行
数を計数するラインカウンタ214と、CRTの水平方
向の文字配列を制御する水平走査制御回路215と、C
RTの垂直方向の文字配列を制御する垂直走査制御回路
216とから瞬成塾れている。
CRTコントローラ2は、メモりlから転送された記号
情報信号ケキャラクタカウンタ212でキャラクタ数を
計数し、ラインバッファ211からROM3と、デコー
ダ4と、アドレス切替回路6とに送出し、ラスタカウン
タ213からラスタ信号をROM3とアドレス切替回路
6に送出する。
情報信号ケキャラクタカウンタ212でキャラクタ数を
計数し、ラインバッファ211からROM3と、デコー
ダ4と、アドレス切替回路6とに送出し、ラスタカウン
タ213からラスタ信号をROM3とアドレス切替回路
6に送出する。
ラインバッファ211から1キャラクタ分の記号情報信
号が入力されると、デコーダ4は、その記号情報信号が
θ文字、記号の表示を要求する信号のときは、ROM3
の読出し端31に低レベルの選択信号を送出し、その記
号情報信号が特殊文字、記号の表示を要求する信号のと
きはノアゲート5に選択信号を送出する。ROM3は、
抗出し端31に低レベルの選択信号が入力されると、入
力された文字、記号情報信号に対応した並列型の文字、
記号パターンデータを前記ラスタ信号に同期して並直列
変換回路10に送出する。
号が入力されると、デコーダ4は、その記号情報信号が
θ文字、記号の表示を要求する信号のときは、ROM3
の読出し端31に低レベルの選択信号を送出し、その記
号情報信号が特殊文字、記号の表示を要求する信号のと
きはノアゲート5に選択信号を送出する。ROM3は、
抗出し端31に低レベルの選択信号が入力されると、入
力された文字、記号情報信号に対応した並列型の文字、
記号パターンデータを前記ラスタ信号に同期して並直列
変換回路10に送出する。
ノアゲート5は、デコーダ4から送出される選択信号を
第一の入力とし、b−ド信号217を第二の入力として
、その出力をRAM7の胱出し端71に送出する。アド
レス切換回路6は、ラインバッファ211から送出され
る記号情報信号と、ラスタカウンタ213から送出され
るラスタ信号と、前記電子計算機から入力されるアドレ
ス信号218とを入力し、切換端61が高レベルに保た
れているときは記号情報信号とラスタ信号とをRAM7
に送出し、アドレス信号218をRAM7に送出せず、
切換端61が低レベルになるとアドレス信号218をR
,AM7に送出し、記号情報信号とラスタ信号とをRA
M7に送出しない。
第一の入力とし、b−ド信号217を第二の入力として
、その出力をRAM7の胱出し端71に送出する。アド
レス切換回路6は、ラインバッファ211から送出され
る記号情報信号と、ラスタカウンタ213から送出され
るラスタ信号と、前記電子計算機から入力されるアドレ
ス信号218とを入力し、切換端61が高レベルに保た
れているときは記号情報信号とラスタ信号とをRAM7
に送出し、アドレス信号218をRAM7に送出せず、
切換端61が低レベルになるとアドレス信号218をR
,AM7に送出し、記号情報信号とラスタ信号とをRA
M7に送出しない。
バッファ8は、前記電子計算機からデータバス220に
送出される特殊文字、記号パターンデータを入力し、入
力端81が高レベルに保たれているときは、前記電子計
算機からデータバス220に送出されるデータをR,A
M7に送出せず、入力端81が低レベルになると、電子
計算機からデータバスe20に送出される特殊文字、記
号、くターンデータを入力し、これiRAM7とバッフ
ァ9とに送出する。
送出される特殊文字、記号パターンデータを入力し、入
力端81が高レベルに保たれているときは、前記電子計
算機からデータバス220に送出されるデータをR,A
M7に送出せず、入力端81が低レベルになると、電子
計算機からデータバスe20に送出される特殊文字、記
号、くターンデータを入力し、これiRAM7とバッフ
ァ9とに送出する。
RAM7は、アドレス切替回路6から送出される特殊文
字、記号情報信号およびラスタ信号を入力し、読出し端
71が低レベルのときは、予め電子計算機から書込まれ
ている、特殊文字、記号情報信号に対応した特殊文字、
記号パターンデータを前記ラスタ信号と同期させてバッ
ファ9に送出し、アドレス切替回路6から送出されるア
ドレス信号218を入力し、書込み端72が低レベルの
ときはRAM7は、バッファ8から送出される特殊文字
、記号パターンデータを入力してこれを書込む。
字、記号情報信号およびラスタ信号を入力し、読出し端
71が低レベルのときは、予め電子計算機から書込まれ
ている、特殊文字、記号情報信号に対応した特殊文字、
記号パターンデータを前記ラスタ信号と同期させてバッ
ファ9に送出し、アドレス切替回路6から送出されるア
ドレス信号218を入力し、書込み端72が低レベルの
ときはRAM7は、バッファ8から送出される特殊文字
、記号パターンデータを入力してこれを書込む。
バッファ9は、RAM7から送出される特殊文字、記号
パターンデータを入力し、入力端91が高レベルのとき
は、これを並直列変換回路10に送出し、バッファ8か
ら特殊文字、記号パターンデータが送出されるときけ、
これがバッファ9に入力されるが、入力端91に低レベ
ルのメモリライト信号219を入力され、バッファ9は
、この特殊文字、記号パターンデータが並直列変換回路
lOに送出されること全禁止する。
パターンデータを入力し、入力端91が高レベルのとき
は、これを並直列変換回路10に送出し、バッファ8か
ら特殊文字、記号パターンデータが送出されるときけ、
これがバッファ9に入力されるが、入力端91に低レベ
ルのメモリライト信号219を入力され、バッファ9は
、この特殊文字、記号パターンデータが並直列変換回路
lOに送出されること全禁止する。
並直列変換回路10は、ビデオクロック発生回路11か
ら入力されるクロック信号と、キャラクタクロック発生
10回路12から入力されるパラレルロード信号とによ
り、RAM3から送出される並列型の文字、記号パター
ンデータまたは、バッファ9から送出される並列型の特
殊文字、記号パターンデータを並列直列変換し、映像信
号vSとする。水平同期信号発生回路13と垂直同期信
号発生回路14とは、おのおの水平走査制御回路215
と垂直走査制御回路216とから送出される水平走査制
御信号と垂直走査制御信号とを入力し、水平同期信号H
と垂直同期信号Vとを映像信号■SとともKCR,Tに
送出し、CRTに文字、記号を表示する。
ら入力されるクロック信号と、キャラクタクロック発生
10回路12から入力されるパラレルロード信号とによ
り、RAM3から送出される並列型の文字、記号パター
ンデータまたは、バッファ9から送出される並列型の特
殊文字、記号パターンデータを並列直列変換し、映像信
号vSとする。水平同期信号発生回路13と垂直同期信
号発生回路14とは、おのおの水平走査制御回路215
と垂直走査制御回路216とから送出される水平走査制
御信号と垂直走査制御信号とを入力し、水平同期信号H
と垂直同期信号Vとを映像信号■SとともKCR,Tに
送出し、CRTに文字、記号を表示する。
電子計算機から特殊文字、記号パターンデータをRAM
7に書込む場合には、電子計算機から低レベルのメモリ
ライト信号219がR,AM7の読出し端72.バッフ
ァ80入力igt、バッファ9の入力端91に送出され
、バッファ8は入力端81が低レベルとなるため特殊文
字、記号パターンデータをRAM7に人力し、前記電子
計算機から低レベルのロード信号がアドレス切換回路6
の切換端61に入力されて、アドレス信号218はアド
レス切換回路6を経て)RAM7に入力され、R,AM
7は書込み端72が低レベルとなるので、特殊文字、
記号パターンデータを書込む。文字。
7に書込む場合には、電子計算機から低レベルのメモリ
ライト信号219がR,AM7の読出し端72.バッフ
ァ80入力igt、バッファ9の入力端91に送出され
、バッファ8は入力端81が低レベルとなるため特殊文
字、記号パターンデータをRAM7に人力し、前記電子
計算機から低レベルのロード信号がアドレス切換回路6
の切換端61に入力されて、アドレス信号218はアド
レス切換回路6を経て)RAM7に入力され、R,AM
7は書込み端72が低レベルとなるので、特殊文字、
記号パターンデータを書込む。文字。
記号、特殊文字、記号をCR,’l’に表示する場合は
、電子計算機からメモIJ lに文字、記号情報信号、
特殊文字、記号情報信号が送出され、メモリ1はCRT
コントローラ2のラインバッファ211に文字、記号、
特殊支竿、記号情報信号を転送する。
、電子計算機からメモIJ lに文字、記号情報信号、
特殊文字、記号情報信号が送出され、メモリ1はCRT
コントローラ2のラインバッファ211に文字、記号、
特殊支竿、記号情報信号を転送する。
CRTコントローラ2から文字、記号情報信号が送出さ
れると、それに対応した文字、記号パターンデータがR
OM3で読出され、C1(Tに文字。
れると、それに対応した文字、記号パターンデータがR
OM3で読出され、C1(Tに文字。
記号が表示され、一方、ロード信号217が高レベルに
なり、CRTコントローラ2から特殊文字。
なり、CRTコントローラ2から特殊文字。
記号情報信号が送出されると、それに対応した特殊文字
、記号パターンデータがRAM7で読出され、CRTK
特殊文字、記号が表示される。
、記号パターンデータがRAM7で読出され、CRTK
特殊文字、記号が表示される。
CRTで特殊、記号を表示中にRAM7に読込むために
、電子計算機から世レベルのロード信号217がノアゲ
ート5に送出されると、ノアゲート5には、デコーダ5
から低レベルの選択信号が入力きれているので、ノアゲ
ート5の出力はRAM7の読出し端71を高レベルとし
、R,AM7は特殊文字、記号パターンデータの読出し
を中止し、アドレス切替回路6は、入力端61が低レベ
ルとなるので、アドレス信号218をRAM7に送出し
、バッファ8はRAM7に電子計算機から送出される特
殊文字、記号パターンデータを送出する。
、電子計算機から世レベルのロード信号217がノアゲ
ート5に送出されると、ノアゲート5には、デコーダ5
から低レベルの選択信号が入力きれているので、ノアゲ
ート5の出力はRAM7の読出し端71を高レベルとし
、R,AM7は特殊文字、記号パターンデータの読出し
を中止し、アドレス切替回路6は、入力端61が低レベ
ルとなるので、アドレス信号218をRAM7に送出し
、バッファ8はRAM7に電子計算機から送出される特
殊文字、記号パターンデータを送出する。
RAM7はメモリライト信号219により、書込み端7
2に低レベル信号が送出され、前記特殊文字、記号パタ
ーンデータの書込みを行う。電子計算機からRAM7へ
特殊文字、記号パターンデータの書込みが終り、ロード
信号217が高レベルになると、ノアゲート5はRAM
7の読出し端71ヲ低レベルとするので、R,AM7は
再び特殊文字。
2に低レベル信号が送出され、前記特殊文字、記号パタ
ーンデータの書込みを行う。電子計算機からRAM7へ
特殊文字、記号パターンデータの書込みが終り、ロード
信号217が高レベルになると、ノアゲート5はRAM
7の読出し端71ヲ低レベルとするので、R,AM7は
再び特殊文字。
記号パターンデータの読出し?行う。
電子計算機から送出されるロード信号217およびメモ
リライト記号219はCRTのラスタ信特殊文字、記号
の表示が途中で消えたりラインバッファ211から送出
される特殊文字、記号情報信号に対応する特殊文字、記
号パターンデータと電子計算機から書込まれる特殊文字
、記号パターンデータが重複してRAM7より読出され
て表示記号がチッソいたり、ロード信号の送出が終ると
特殊文字、記号信号の表示が途中から開始されたりして
、見難くなる問題点がある。なおこのような表面の見難
さを防ぐために、垂直同期信号の帰線時間中に特殊文字
、記号パターンデータを几AM7に書込むようにした文
字表示装置もあるが、電子計算機からの前記特殊文字、
記号パターンデータの転送速度が速くなっても、前記特
殊文字、記号パターンデータはCRTコントローラ2の
ラスタ記号のタイミングに合せてRAM7に書込まれる
だめ、書込み速度を早くすることは出来ず、システムと
してデータの処理速度は早くならないという別の問題点
が生ずる。
リライト記号219はCRTのラスタ信特殊文字、記号
の表示が途中で消えたりラインバッファ211から送出
される特殊文字、記号情報信号に対応する特殊文字、記
号パターンデータと電子計算機から書込まれる特殊文字
、記号パターンデータが重複してRAM7より読出され
て表示記号がチッソいたり、ロード信号の送出が終ると
特殊文字、記号信号の表示が途中から開始されたりして
、見難くなる問題点がある。なおこのような表面の見難
さを防ぐために、垂直同期信号の帰線時間中に特殊文字
、記号パターンデータを几AM7に書込むようにした文
字表示装置もあるが、電子計算機からの前記特殊文字、
記号パターンデータの転送速度が速くなっても、前記特
殊文字、記号パターンデータはCRTコントローラ2の
ラスタ記号のタイミングに合せてRAM7に書込まれる
だめ、書込み速度を早くすることは出来ず、システムと
してデータの処理速度は早くならないという別の問題点
が生ずる。
本発明の目的は、以上述べたような、特殊文字。
記号が途中で消えたり、チラツイたり途中から表示され
たりする見難さが生じないで、しかもシステムとしての
データの処理速度に制限を与えることのない文字表示装
置を提供することにある。
たりする見難さが生じないで、しかもシステムとしての
データの処理速度に制限を与えることのない文字表示装
置を提供することにある。
本発明の文字表示装置は、電子計算機から送出される特
殊文字、記号パターンデータを記憶する第一のメモリと
、文字、記号情報信号、特殊文字。
殊文字、記号パターンデータを記憶する第一のメモリと
、文字、記号情報信号、特殊文字。
記号情報信号を一時記憶してCRTの文字記号特殊文字
、記号の表示を制御する制御手段と、前記文字、記号情
報信号を入力して第一の選択信号を送出し、前記特殊文
字、記号情報信号を入力して第二の選択信号を送出する
デコーダと、文字記号パターンデータを記憶する第二の
メモリと、前記特殊文字、記号情報15号に対応する特
殊文字、記号パターンデータを記憶する第三のメモリと
、前記電子計算機等からメモリライト信号が入力される
と前記電子計算機等から送出されるアドレス信号で指定
されるアドレスに前記キャラクタクロック信号に同期し
て前記第一のメモリに特殊文字。
、記号の表示を制御する制御手段と、前記文字、記号情
報信号を入力して第一の選択信号を送出し、前記特殊文
字、記号情報信号を入力して第二の選択信号を送出する
デコーダと、文字記号パターンデータを記憶する第二の
メモリと、前記特殊文字、記号情報15号に対応する特
殊文字、記号パターンデータを記憶する第三のメモリと
、前記電子計算機等からメモリライト信号が入力される
と前記電子計算機等から送出されるアドレス信号で指定
されるアドレスに前記キャラクタクロック信号に同期し
て前記第一のメモリに特殊文字。
記号パターンデータを晋込むと同時に抗出し、その読出
し出力の前記第三のメモリへの伝達を禁止する第一の手
段と、前記第一の選択信号を前記第記第二のメモリから
読出す第二の手段と、前記第二の選択信号を前記第三の
メモリの読出し端に入力し、前記ラスタ信号を入力して
前記電子計算機等からの前記特殊文字、記号情報信号に
対応する特殊文字、記号パターンデータを前記第一のメ
モリから読出して前記第三のメモリに書込むと同時に前
記第三のメモリからその特殊文字、記号情報信号を読出
す第三の手段と、煎楚水平走査制御信号、垂直走査制御
信号によって制御され、前記文字、記号パターンデータ
、特殊文字、記号パターンデータに対応する文字、記号
、特殊文字、記号を表示する第四の手段とを有すること
を特徴とする。
し出力の前記第三のメモリへの伝達を禁止する第一の手
段と、前記第一の選択信号を前記第記第二のメモリから
読出す第二の手段と、前記第二の選択信号を前記第三の
メモリの読出し端に入力し、前記ラスタ信号を入力して
前記電子計算機等からの前記特殊文字、記号情報信号に
対応する特殊文字、記号パターンデータを前記第一のメ
モリから読出して前記第三のメモリに書込むと同時に前
記第三のメモリからその特殊文字、記号情報信号を読出
す第三の手段と、煎楚水平走査制御信号、垂直走査制御
信号によって制御され、前記文字、記号パターンデータ
、特殊文字、記号パターンデータに対応する文字、記号
、特殊文字、記号を表示する第四の手段とを有すること
を特徴とする。
第1図は本発明の一実施例を示す回路図である。
第1図の文字表示装置は、メモリ1、CRTコントロー
ラ2、ROM3、デコーダ4、RAM7、アドレス切換
回路6、並直列変換回路lO、ビデオクロック発生回路
11.キャラクタクロック発生回路12、水平同期信号
発生回路13、垂直同期信号発生回路14、蓄積用メモ
IJ 15、バッファ16.バッファ17、アドレスデ
コーダ18、フリフロップ19、インバータ20.オア
ゲート21、アンドゲート22、オアゲート23、オア
ゲート24から構成されている。
ラ2、ROM3、デコーダ4、RAM7、アドレス切換
回路6、並直列変換回路lO、ビデオクロック発生回路
11.キャラクタクロック発生回路12、水平同期信号
発生回路13、垂直同期信号発生回路14、蓄積用メモ
IJ 15、バッファ16.バッファ17、アドレスデ
コーダ18、フリフロップ19、インバータ20.オア
ゲート21、アンドゲート22、オアゲート23、オア
ゲート24から構成されている。
電子計算機から文字、記号情報信号以外に特殊文字、記
号情報記号を含む記号情報信号を送出され、メモリ1は
これを記憶する。CRTコントロー22は、メモリ1か
らの記号情報信号を一時記憶するラインバッファ211
と、記号情報信号の一行分のキャラクタ数を計数するキ
ャラクタカウンタ212と、記号情報信号の走査線数を
計数するラスタカウンタ213と、記号情報信号の行数
を計数するラインカウンタ214と、CR,Tの水平方
向の文字配列を制御する水平走査制御回路215と、C
R,Tの垂直方向の文字配列を制御する垂直走査制御回
路216とから構成されている。
号情報記号を含む記号情報信号を送出され、メモリ1は
これを記憶する。CRTコントロー22は、メモリ1か
らの記号情報信号を一時記憶するラインバッファ211
と、記号情報信号の一行分のキャラクタ数を計数するキ
ャラクタカウンタ212と、記号情報信号の走査線数を
計数するラスタカウンタ213と、記号情報信号の行数
を計数するラインカウンタ214と、CR,Tの水平方
向の文字配列を制御する水平走査制御回路215と、C
R,Tの垂直方向の文字配列を制御する垂直走査制御回
路216とから構成されている。
CRTコントローラ2は、メモリlから転送された記号
情報信号をキャラクタカウンタ212でキャラクタ数を
計数し、ラインバッファ211からROM3と、デコー
ダ4と、RAM7と、アドレス切替回路6とに送出し、
ラスタカウンタ213からラスタ信号をROM3とR,
AM 7と、アドレス切替回路6に送出する。ラインバ
ッファ211から1キャラクタ分の記号情報信号が入力
されると、デコーダ4は、その記号情報信号が文字、記
号の表示を要求する信号のときは、ROM3の読出し端
31に低レベルの選択信号を送出し、その記号情報信号
が特殊文字、記号の表示を要求する信号の場合はRAM
7の読出し端71と、オアゲート23と、アンドゲート
22とに選択信号を送出する。
情報信号をキャラクタカウンタ212でキャラクタ数を
計数し、ラインバッファ211からROM3と、デコー
ダ4と、RAM7と、アドレス切替回路6とに送出し、
ラスタカウンタ213からラスタ信号をROM3とR,
AM 7と、アドレス切替回路6に送出する。ラインバ
ッファ211から1キャラクタ分の記号情報信号が入力
されると、デコーダ4は、その記号情報信号が文字、記
号の表示を要求する信号のときは、ROM3の読出し端
31に低レベルの選択信号を送出し、その記号情報信号
が特殊文字、記号の表示を要求する信号の場合はRAM
7の読出し端71と、オアゲート23と、アンドゲート
22とに選択信号を送出する。
ROM3は、読出し端31に低レベルの選択信号が入力
されると、入力された文字、記号情報信号に対応した並
列型の文字、記号パターンデータを前記ラスタ信号に同
期して並直列変換回路10に送出する。ノアゲート23
は、デコーダ4から送出される選択信号を第一の入力と
し、キャラクタカウンタ212から送出されるキャラク
タクロック信号221を第二の入力として、その出力を
オアゲート24に送出する。
されると、入力された文字、記号情報信号に対応した並
列型の文字、記号パターンデータを前記ラスタ信号に同
期して並直列変換回路10に送出する。ノアゲート23
は、デコーダ4から送出される選択信号を第一の入力と
し、キャラクタカウンタ212から送出されるキャラク
タクロック信号221を第二の入力として、その出力を
オアゲート24に送出する。
アドレスデコーダ18は電子計算機からアドレス信号2
18を入力し、その信号が蓄積メモリ15に書込むべき
特殊文字、記号のアドレスを示すアドレス信号の場合は
低レベルの信号をフリップ70ツブ19に送出する。7
リツプフロツプ19は、アドレスデコーダ18から送出
する低レベルの信号を入力して、キャラクタカウンタ2
12から送出されるキャラクタクロック信号221と同
期して反転し、出力端192および出力端194を低レ
ベルおよび高レベルとする。インバータ20は、アドレ
スデコーダ18の出力が高レベルになったときフリップ
フロップ19をリセットする0オアゲート24は、オア
ゲート23の出力全第一の入力とし、フリップフロップ
19の出力端194の出力を第2の入力とし、出力をR
,AM7の書込み端72とバッファ17に送出する。ア
ンドゲート22は、フリップフロップ19の出力端19
2の出力を第一の入力とし、デコーダ4から送出される
選択信号を第二の入力とし、出力を蓄積メモリ15の読
出し端151に送出する。オアゲート21は、フリップ
フロップ19の出力端192の出力を第一の入力とし、
メモリライト信号219を第二の入力とし、キャラクタ
クロック信号221に同期して出力をバッファ16およ
び蓄積メモリ15の書込端152に送出する。
18を入力し、その信号が蓄積メモリ15に書込むべき
特殊文字、記号のアドレスを示すアドレス信号の場合は
低レベルの信号をフリップ70ツブ19に送出する。7
リツプフロツプ19は、アドレスデコーダ18から送出
する低レベルの信号を入力して、キャラクタカウンタ2
12から送出されるキャラクタクロック信号221と同
期して反転し、出力端192および出力端194を低レ
ベルおよび高レベルとする。インバータ20は、アドレ
スデコーダ18の出力が高レベルになったときフリップ
フロップ19をリセットする0オアゲート24は、オア
ゲート23の出力全第一の入力とし、フリップフロップ
19の出力端194の出力を第2の入力とし、出力をR
,AM7の書込み端72とバッファ17に送出する。ア
ンドゲート22は、フリップフロップ19の出力端19
2の出力を第一の入力とし、デコーダ4から送出される
選択信号を第二の入力とし、出力を蓄積メモリ15の読
出し端151に送出する。オアゲート21は、フリップ
フロップ19の出力端192の出力を第一の入力とし、
メモリライト信号219を第二の入力とし、キャラクタ
クロック信号221に同期して出力をバッファ16およ
び蓄積メモリ15の書込端152に送出する。
アドレス切換回路6は、ラインバッファ211から送出
される記号情報信号と、ラスタカクンタ213から送出
されるラスタ信号と、電子計算機から入力されるアドレ
ス信号218とを入力し、フリップ70ツブ19の出力
端192の出力を切換え端61に入力して、切換え端6
1が高レベルに保たれているときは、記号情報信号とラ
スタ信号とを蓄積メモリ15に送出し、アドレス信号2
18’にメモリ15に送出しない。切換え端61が低レ
ベルになると、アドレス切換回路6はアドレス信号21
8を蓄積メモリ15に送出し、記号情報信号とラスタ信
号とを蓄積メモリ15に送出しない。
される記号情報信号と、ラスタカクンタ213から送出
されるラスタ信号と、電子計算機から入力されるアドレ
ス信号218とを入力し、フリップ70ツブ19の出力
端192の出力を切換え端61に入力して、切換え端6
1が高レベルに保たれているときは、記号情報信号とラ
スタ信号とを蓄積メモリ15に送出し、アドレス信号2
18’にメモリ15に送出しない。切換え端61が低レ
ベルになると、アドレス切換回路6はアドレス信号21
8を蓄積メモリ15に送出し、記号情報信号とラスタ信
号とを蓄積メモリ15に送出しない。
バッファ16は、電子計算機からデータバス220に送
出される特殊文字、記号パターンデータを入力とし、オ
アゲート21の出力を入力し、その出力が低レベルのと
きは、前記特殊文字、記号パターンデータを蓄積メモリ
15に送出し、オアゲート21の出力が高レベルの前記
特殊文字。
出される特殊文字、記号パターンデータを入力とし、オ
アゲート21の出力を入力し、その出力が低レベルのと
きは、前記特殊文字、記号パターンデータを蓄積メモリ
15に送出し、オアゲート21の出力が高レベルの前記
特殊文字。
記号パターンデータを蓄積メモリ15に送出しない。蓄
積メモIJ l 5は、アドレス切換回路6から送出さ
れる特殊文字、記号情報信号、ラスタ信号を入力してア
ンドゲート22の低レベルの出力によって、読出し端1
51が低レベルである場合に、オアゲー)21から書込
み端152に低レベルの信号が入力されないときは、前
記特殊文字、記号情報信号に対16する特殊文字、記号
パターンデータを読出し、バッファ17に送出する。蓄
積メモIJ 15は、オアゲー)21から書込み端15
2に−に低レベルの信号が入力されると、バy 7 ア
16から送出される特殊文字、記号パターンデータをア
ドレス切換回路6から送出されるアドレス信号218の
示すアドレスに書込むと同時にこれを続出し、バッファ
17に送出する。蓄積メモリ15は、アンドゲート22
の高レベルの出力によって読出し端151が高レベルで
ある場合には読出しも書込みも行なわない。バッファ1
7は、蓄積メモリ15から送出される特殊文字、記号パ
ターンデータを入力し、オアゲート24の出力を入力し
、オアゲート24の出力が低レベルのときは、前記蓄積
メモリ15から送出される特殊文字、記号パターンデー
タQRAM7に送出し、オアゲート24の出力が高レベ
ルのときは前記バッファ16からの特殊文字、記号パタ
ーンデータが並直列変換回路10に送出されることを禁
止する。RAM7は、デコーーτら低レベルの選択信号
を読出し端71に入力される場合には、CRTコントロ
ーラ2から送出される特殊文字、記号情報信号とラスタ
信号を入力し、書込み端72にオアゲート24から低レ
ベルの信号が入力されないときは、前記ラスタ信号に同
期して、前記特殊文字、記号情報信号に対応した特殊文
字、記号パターンデータの読み出し並直列変換回路10
に送出する。RAM7は、書込み端72にオアゲート2
4から低レベルの信号が一度送出されると、バッファ1
7から送出される特殊文字、記号パターンデータをアド
レス切換回路6から送出されるアドレス信号218の示
すアドレスに書込むと同時にこれを読出し、並直列に僕
回路10に送出する。
積メモIJ l 5は、アドレス切換回路6から送出さ
れる特殊文字、記号情報信号、ラスタ信号を入力してア
ンドゲート22の低レベルの出力によって、読出し端1
51が低レベルである場合に、オアゲー)21から書込
み端152に低レベルの信号が入力されないときは、前
記特殊文字、記号情報信号に対16する特殊文字、記号
パターンデータを読出し、バッファ17に送出する。蓄
積メモIJ 15は、オアゲー)21から書込み端15
2に−に低レベルの信号が入力されると、バy 7 ア
16から送出される特殊文字、記号パターンデータをア
ドレス切換回路6から送出されるアドレス信号218の
示すアドレスに書込むと同時にこれを続出し、バッファ
17に送出する。蓄積メモリ15は、アンドゲート22
の高レベルの出力によって読出し端151が高レベルで
ある場合には読出しも書込みも行なわない。バッファ1
7は、蓄積メモリ15から送出される特殊文字、記号パ
ターンデータを入力し、オアゲート24の出力を入力し
、オアゲート24の出力が低レベルのときは、前記蓄積
メモリ15から送出される特殊文字、記号パターンデー
タQRAM7に送出し、オアゲート24の出力が高レベ
ルのときは前記バッファ16からの特殊文字、記号パタ
ーンデータが並直列変換回路10に送出されることを禁
止する。RAM7は、デコーーτら低レベルの選択信号
を読出し端71に入力される場合には、CRTコントロ
ーラ2から送出される特殊文字、記号情報信号とラスタ
信号を入力し、書込み端72にオアゲート24から低レ
ベルの信号が入力されないときは、前記ラスタ信号に同
期して、前記特殊文字、記号情報信号に対応した特殊文
字、記号パターンデータの読み出し並直列変換回路10
に送出する。RAM7は、書込み端72にオアゲート2
4から低レベルの信号が一度送出されると、バッファ1
7から送出される特殊文字、記号パターンデータをアド
レス切換回路6から送出されるアドレス信号218の示
すアドレスに書込むと同時にこれを読出し、並直列に僕
回路10に送出する。
並直列変換回路10は、ビデオクロック発生回路11か
ら入力されるクロック信号と、キャラクタクロック発生
回路12から入力されるパラレルロード信号とにより、
RAM3から送出される並列屋の文字、記号パターンデ
ータまたはRAM 7から送出される並列型の轡妹文字
、記号パターンデータを並列直列変換し、映像信号VS
とする。
ら入力されるクロック信号と、キャラクタクロック発生
回路12から入力されるパラレルロード信号とにより、
RAM3から送出される並列屋の文字、記号パターンデ
ータまたはRAM 7から送出される並列型の轡妹文字
、記号パターンデータを並列直列変換し、映像信号VS
とする。
水平同期信号発生回路13と垂直同期信号発生回路14
とは、おのおの水平走査制御回路215と垂直走査制御
回路216とから送出される水平走査制御信号と垂直走
査制御信号を入力し、水平同期信号Hと僑直同期信号V
とを映像信号VSとともにCRTに送出しCR’[’に
文字、記号を表示するO 次に、第1図の文字表示装置の各種の動作について説明
する。電子計算機から蓄積メモリ15へ特殊文字、記号
パターンデータを書込む場合には、前記電子計算機から
アドレス信号218がアドレスデコーダ18に送出され
、アドレスデコーダ18は低レベルの信号をフリップフ
ロップ19に送出し、ツリツブフロップ19の出力端1
92はキャラクタクロック信号221に同期して低レベ
ルとなり、この低レベルの出力がオアゲー)21および
アドレス切換回路6の切換端子61に送出される。また
、電子計算機から低レベルのメモリライト信号219が
オアゲー)21に送出されるので1、・オアゲート21
は蓄積メモIJ 15の書込み端152およびバッファ
16に低レベルのメモリライト信号を送出し、データバ
ス220に電子計算機から送出される特殊文字、記号パ
ターンデータがバッファ16を経て蓄積メモリ15に入
力される。このときフリップフロップ19の出力端19
4は高レベルとなり、オアゲート24の第1の入力が高
レベルとなって、オアゲート24はRAM7の書込み端
を高レベルとするので、RAM7の書込みが禁止される
。また、アドレス切換回路6は電子計算機から送出され
るアドレス信号218だけを蓄積メモリ15に送出し、
アンドゲート22は蓄積メモリ15の読出し端151を
低レベルとする。
とは、おのおの水平走査制御回路215と垂直走査制御
回路216とから送出される水平走査制御信号と垂直走
査制御信号を入力し、水平同期信号Hと僑直同期信号V
とを映像信号VSとともにCRTに送出しCR’[’に
文字、記号を表示するO 次に、第1図の文字表示装置の各種の動作について説明
する。電子計算機から蓄積メモリ15へ特殊文字、記号
パターンデータを書込む場合には、前記電子計算機から
アドレス信号218がアドレスデコーダ18に送出され
、アドレスデコーダ18は低レベルの信号をフリップフ
ロップ19に送出し、ツリツブフロップ19の出力端1
92はキャラクタクロック信号221に同期して低レベ
ルとなり、この低レベルの出力がオアゲー)21および
アドレス切換回路6の切換端子61に送出される。また
、電子計算機から低レベルのメモリライト信号219が
オアゲー)21に送出されるので1、・オアゲート21
は蓄積メモIJ 15の書込み端152およびバッファ
16に低レベルのメモリライト信号を送出し、データバ
ス220に電子計算機から送出される特殊文字、記号パ
ターンデータがバッファ16を経て蓄積メモリ15に入
力される。このときフリップフロップ19の出力端19
4は高レベルとなり、オアゲート24の第1の入力が高
レベルとなって、オアゲート24はRAM7の書込み端
を高レベルとするので、RAM7の書込みが禁止される
。また、アドレス切換回路6は電子計算機から送出され
るアドレス信号218だけを蓄積メモリ15に送出し、
アンドゲート22は蓄積メモリ15の読出し端151を
低レベルとする。
その結果、蓄積メモリ15はアドレス信号218に対応
するアドレスに前記特殊文字、記号パターンデータを書
込むと同時にこれをバッファ17に送出する。しかし、
バッファ17はオアゲート24の高レベル出力を入力さ
れて、キャラクタクロック信号221と同期して前記特
殊文字、記号パターンデータが並直列変換回路10%R
AM7.ROM3に送出することを禁止する。蓄積メモ
リー5へ前記特殊文字、記号パターンデータの書込みが
終了し、アドレス信号218が送出されず、アドレスデ
コーダ18はフリップフロップ19に高レベルの信号を
送出し、フリップ70ツブ19はキャラクタクロック信
号221と同期して、高レベルの出力をオアゲート21
に送出し、オアゲート21は蓄積メモリー5の書込み端
152と、バッファ16に高レベルの出力を送出し、蓄
積メモリー5は書込み動作を禁止され、バッファ16は
データバス220を蓄積メモリー5から分離する。
するアドレスに前記特殊文字、記号パターンデータを書
込むと同時にこれをバッファ17に送出する。しかし、
バッファ17はオアゲート24の高レベル出力を入力さ
れて、キャラクタクロック信号221と同期して前記特
殊文字、記号パターンデータが並直列変換回路10%R
AM7.ROM3に送出することを禁止する。蓄積メモ
リー5へ前記特殊文字、記号パターンデータの書込みが
終了し、アドレス信号218が送出されず、アドレスデ
コーダ18はフリップフロップ19に高レベルの信号を
送出し、フリップ70ツブ19はキャラクタクロック信
号221と同期して、高レベルの出力をオアゲート21
に送出し、オアゲート21は蓄積メモリー5の書込み端
152と、バッファ16に高レベルの出力を送出し、蓄
積メモリー5は書込み動作を禁止され、バッファ16は
データバス220を蓄積メモリー5から分離する。
電子計算機から、CRTに記号を表示すべき文字記号情
報信号が入力される場合には、文字、記号情報信号がC
RTコントローラ2を経てROM3およびデコーダ4に
送出され、デコーダ4はROM3の読出し端31に低レ
ベルの選択信号を送出するので、R,0M3は、前記文
字、記号情報信号に対応した文字、記号パターンデータ
を並直列回路10に送出し、CRTに文字、記号が表示
される。予め蓄積メモIj 15に書込まれている特殊
文字、記号をCRTに表示すべき特殊文字、記号情報信
号が電子計算機から入力される場合には、前記特殊文字
、記号情報信号がCRTコントローラ2を経て、ROM
3、デコーダ4、RAM7、アドレス切換回路6に送出
される。デコーダ4は低レベルの選択信号をRAM7の
読出し端71゜オアゲート23、アンドゲート22に送
出する。
報信号が入力される場合には、文字、記号情報信号がC
RTコントローラ2を経てROM3およびデコーダ4に
送出され、デコーダ4はROM3の読出し端31に低レ
ベルの選択信号を送出するので、R,0M3は、前記文
字、記号情報信号に対応した文字、記号パターンデータ
を並直列回路10に送出し、CRTに文字、記号が表示
される。予め蓄積メモIj 15に書込まれている特殊
文字、記号をCRTに表示すべき特殊文字、記号情報信
号が電子計算機から入力される場合には、前記特殊文字
、記号情報信号がCRTコントローラ2を経て、ROM
3、デコーダ4、RAM7、アドレス切換回路6に送出
される。デコーダ4は低レベルの選択信号をRAM7の
読出し端71゜オアゲート23、アンドゲート22に送
出する。
アンドゲート22は低レベルの出力を蓄積用メモリ15
の読出し端151に送出し、睨出し端151を低レベル
とする。オアゲート23は低レベルの選択信号とキャラ
クタクロック信号221を入力して、キャラクタクロッ
ク信号221をオアゲート24に送出する。そこで、こ
のとき電子計算機から蓄積メモリ15へ特殊文字、記号
パターンデータの書込みが行なわれていなければ、オア
ゲート21は高レベルのメモリライト信号219を入力
されて高レベルの出力を蓄積メモ1715の書込み端1
52とバッファ16に送出する。また、アドレス信号2
18が入力されないので、アドレスデコーダ18は7リ
ツプ70ツブ19に高レベルの出力を送出し、フリップ
フロップ19の出力端194け低レベルに保たれ、叶ヤ
ラクタクロック信号221を入力しているオアゲート2
4はRAM7の書込み端72およびバッファ17にキャ
ラクタクロック信号221を送出する。フリップフロッ
プ19の出力端192は高レベルに保たれ、アドレス切
換回路6は前記特殊文字、記号情報信号とラスタ信号だ
けを蓄積メモリ15に送出する。
の読出し端151に送出し、睨出し端151を低レベル
とする。オアゲート23は低レベルの選択信号とキャラ
クタクロック信号221を入力して、キャラクタクロッ
ク信号221をオアゲート24に送出する。そこで、こ
のとき電子計算機から蓄積メモリ15へ特殊文字、記号
パターンデータの書込みが行なわれていなければ、オア
ゲート21は高レベルのメモリライト信号219を入力
されて高レベルの出力を蓄積メモ1715の書込み端1
52とバッファ16に送出する。また、アドレス信号2
18が入力されないので、アドレスデコーダ18は7リ
ツプ70ツブ19に高レベルの出力を送出し、フリップ
フロップ19の出力端194け低レベルに保たれ、叶ヤ
ラクタクロック信号221を入力しているオアゲート2
4はRAM7の書込み端72およびバッファ17にキャ
ラクタクロック信号221を送出する。フリップフロッ
プ19の出力端192は高レベルに保たれ、アドレス切
換回路6は前記特殊文字、記号情報信号とラスタ信号だ
けを蓄積メモリ15に送出する。
#績メモリ15は書込み@152が高レベルで、読出し
端151が低レベルとなり、書込みを乗上から読出され
た特殊文字、記号パターンデータはバッファ17を経て
RAM?および並直列変換回路lOに入力される。RA
M7は書込み婦72に入力されるキャラクタクロック信
号221に同期して蓄積メモ+715から送出される特
殊文字、記号パターンデータの書込みを行い、同時にデ
コーダ4から送出される低レベルの選択信号を書込み端
71に入力されこの書込み中の特殊文字、記号パターン
データを読出し、並直列変換回路lOに送出する。
端151が低レベルとなり、書込みを乗上から読出され
た特殊文字、記号パターンデータはバッファ17を経て
RAM?および並直列変換回路lOに入力される。RA
M7は書込み婦72に入力されるキャラクタクロック信
号221に同期して蓄積メモ+715から送出される特
殊文字、記号パターンデータの書込みを行い、同時にデ
コーダ4から送出される低レベルの選択信号を書込み端
71に入力されこの書込み中の特殊文字、記号パターン
データを読出し、並直列変換回路lOに送出する。
以上のようにしてCRTに特殊文字、記号の表示が行な
われているとき、電子計算機から蓄積メモリ15へ特殊
文字、記号パターンデータの書込みを行うためのアドレ
ス信号218がアドレスデコーダ18に入力されると、
フリップフロップ19の出力端194および出力端19
2がキャラクタクロック信号221に同期して高レベル
および低レベルに変化した出力がオアゲート24および
アンドゲート22に入力されるので、RAM7の書込み
端72は高レベルとなり、蓄積メモリ15の読出し端1
51は低レベルとなり、メモリライト信号219を入力
し、書込み端152は低レベルとなり、メモリ15は電
子計算機からデータバス220に送出される特殊文字、
記号パターンデータの書込みと読出しとを同時に行なう
が、オアゲート24の高レベルの出力がバッファ17に
送出されるのでバッファ17は開放状態となり、RAM
15から読出される特殊文字、記号パターンデータは並
直列変換回路10に送出されず、R,AM7から読出さ
れる前記特殊文学、記号パターンデータのみが引続き並
直列変換回路IOに送出てれ、CRTには引続き特殊文
子、記号の表示が行なわれる。
われているとき、電子計算機から蓄積メモリ15へ特殊
文字、記号パターンデータの書込みを行うためのアドレ
ス信号218がアドレスデコーダ18に入力されると、
フリップフロップ19の出力端194および出力端19
2がキャラクタクロック信号221に同期して高レベル
および低レベルに変化した出力がオアゲート24および
アンドゲート22に入力されるので、RAM7の書込み
端72は高レベルとなり、蓄積メモリ15の読出し端1
51は低レベルとなり、メモリライト信号219を入力
し、書込み端152は低レベルとなり、メモリ15は電
子計算機からデータバス220に送出される特殊文字、
記号パターンデータの書込みと読出しとを同時に行なう
が、オアゲート24の高レベルの出力がバッファ17に
送出されるのでバッファ17は開放状態となり、RAM
15から読出される特殊文字、記号パターンデータは並
直列変換回路10に送出されず、R,AM7から読出さ
れる前記特殊文学、記号パターンデータのみが引続き並
直列変換回路IOに送出てれ、CRTには引続き特殊文
子、記号の表示が行なわれる。
以上述べたように、RAM7から非標準記号パターンデ
ータが読出されCR,Tに特殊文字、記号の表示が行な
われているとき、電子計算機から蓄積メモリ15へ新し
い特殊文字、記号パターンデータを書込む場合は特殊文
字、記号パターンデータ7>り蓄積メモリ15へ書込ま
晶るが、RAM7は引続き特殊文字、記号パターンデー
タの読出しが行なわれるので、CRTに表示されている
文字。
ータが読出されCR,Tに特殊文字、記号の表示が行な
われているとき、電子計算機から蓄積メモリ15へ新し
い特殊文字、記号パターンデータを書込む場合は特殊文
字、記号パターンデータ7>り蓄積メモリ15へ書込ま
晶るが、RAM7は引続き特殊文字、記号パターンデー
タの読出しが行なわれるので、CRTに表示されている
文字。
記号が途中で消えたり途中から表示されたりする見難さ
がない。また、電子計算機から送出される新しい特殊文
字、記号パターンデータは、キャラクタクロック信号2
21に同期して導通状態となるバッファ16から蓄積メ
モリ15およびバッファ17に送出されるが、バッファ
17はオアゲート24から高レベルの出力を入力されて
、バッファ17は開放状態となり、前記特殊文字、記号
パターンデータはRAM7および並直列変換回路10に
送出されない。従りて、電子計算機から蓄積メモ、す1
5に書込むべく送出された新しい特殊文字。
がない。また、電子計算機から送出される新しい特殊文
字、記号パターンデータは、キャラクタクロック信号2
21に同期して導通状態となるバッファ16から蓄積メ
モリ15およびバッファ17に送出されるが、バッファ
17はオアゲート24から高レベルの出力を入力されて
、バッファ17は開放状態となり、前記特殊文字、記号
パターンデータはRAM7および並直列変換回路10に
送出されない。従りて、電子計算機から蓄積メモ、す1
5に書込むべく送出された新しい特殊文字。
記号パターンデータと、RAM7から読み出される特殊
文字、記号パターンデータ、又は前記性しい特殊文字、
記号パターンデータと、R,0M3から読出される文字
、記号パターンデータとが並直列変換回路lOに同時に
送出されて、CB、TK表示中の特殊文字、記号や文字
、記号がチラツクとともない。
文字、記号パターンデータ、又は前記性しい特殊文字、
記号パターンデータと、R,0M3から読出される文字
、記号パターンデータとが並直列変換回路lOに同時に
送出されて、CB、TK表示中の特殊文字、記号や文字
、記号がチラツクとともない。
本発明の文字表示装置は、特殊文字、記号パターンデー
タを蓄積メモリに書込むときに生ずるCRTに表示中の
特殊文字、記号および文字、記号の見雑さやチラッキが
なく、書込み処理の速度にも影響を与えないで、特殊文
字、記号パターンデータの書込みを可能とする効果があ
る。
タを蓄積メモリに書込むときに生ずるCRTに表示中の
特殊文字、記号および文字、記号の見雑さやチラッキが
なく、書込み処理の速度にも影響を与えないで、特殊文
字、記号パターンデータの書込みを可能とする効果があ
る。
第1図は本発明の一実施例を示す回路図、第2図は従来
の文字表示装置を示す回路図である。 1・・・・・・メモリ、2・・・・・・CR’l’コン
トローラ、3・・・・・・ROM、4・・・・・・デコ
ーダ、5・・・・・・ノアゲート、6・・・・・・アド
レス切替回路、7・・・・・・RAM、8・・・・・・
バッファ、9・・・・・・バッファ、10・・・・・・
並直列変換回路、11・・・・・・ビデオクロック発生
回路、12・・・・・・キャラクタクロック発生回路、
13・・・・・・水平同期信号発生回路、14・・・・
・・垂直同期信号発生回路、15・・・・・・蓄積用メ
モlJ、16.17・・・・・・バッファ、31.71
,151・・・・・・読出し端、72,152・・・・
・・書込み端、18・・・・・・アドレスデコーダ、1
9・・・・・・フリップ70ツブ、20・・・・・・イ
ンバータ、21,23,24・・・・・・オアゲート、
22・・・・・・ノアゲー)、211・・・・・・ライ
ンバッファ、212・・・・・・キャラクタカウンタ、
213・・・・・・ラスタカウンタ、214・・・・・
・ラインカウンタ、215・・・・・・水平走査制御回
路、216・・・・・・垂直走査制御回路、220・・
・・・・データバス、219・・・・・・メモリライト
信号、218・・・・・・アドレス信号、217・・・
・・・ロード信号、221・・・・・・キャラクタクロ
ック信号、H・・・・・・水平同期信号、■・・・・・
・垂直同期信号。
の文字表示装置を示す回路図である。 1・・・・・・メモリ、2・・・・・・CR’l’コン
トローラ、3・・・・・・ROM、4・・・・・・デコ
ーダ、5・・・・・・ノアゲート、6・・・・・・アド
レス切替回路、7・・・・・・RAM、8・・・・・・
バッファ、9・・・・・・バッファ、10・・・・・・
並直列変換回路、11・・・・・・ビデオクロック発生
回路、12・・・・・・キャラクタクロック発生回路、
13・・・・・・水平同期信号発生回路、14・・・・
・・垂直同期信号発生回路、15・・・・・・蓄積用メ
モlJ、16.17・・・・・・バッファ、31.71
,151・・・・・・読出し端、72,152・・・・
・・書込み端、18・・・・・・アドレスデコーダ、1
9・・・・・・フリップ70ツブ、20・・・・・・イ
ンバータ、21,23,24・・・・・・オアゲート、
22・・・・・・ノアゲー)、211・・・・・・ライ
ンバッファ、212・・・・・・キャラクタカウンタ、
213・・・・・・ラスタカウンタ、214・・・・・
・ラインカウンタ、215・・・・・・水平走査制御回
路、216・・・・・・垂直走査制御回路、220・・
・・・・データバス、219・・・・・・メモリライト
信号、218・・・・・・アドレス信号、217・・・
・・・ロード信号、221・・・・・・キャラクタクロ
ック信号、H・・・・・・水平同期信号、■・・・・・
・垂直同期信号。
Claims (1)
- 電子計算機等から送出される特殊文字、記号パターンデ
ータを記憶する第一のメモリと、文字、記号情報信号、
特殊文字、記号情報信号を一時記憶してCRTの文字記
号特殊文字、記号の表示を制御する制御手段と、前記文
字、記号情報信号を入力して第一の選択信号を送出し、
前記特殊文字、記号情報信号を入力して第二の選択信号
を送出するデコーダと、文字記号パターンデータを記憶
する第二のメモリと、前記特殊文字、記号情報信号に対
応する特殊文字、記号パターンデータを記憶する第三の
メモリと、前記電子計算機等からメモリライト信号が入
力されると前記電子計算機等から送出されるアドレス信
号で指定されるアドレスに前記キャラクタクロック信号
に同期して前記第一のメモリに特殊文字、記号パターン
データを書込むと同時に読出し、その読出し出力の前記
第三のメモリへの伝達を禁止する第一の手段と、前記第
一の選択信号を前記第二のメモリの読出し端に入力し、
前記文字、記号情報信号に対応する文字、記号パターン
データを前記第二のメモリから読出す第二の手段と、前
記第二の選択信号を前記第三のメモリの読出し端に入力
し、前記ラスタ信号を入力して前記電子計算機等からの
前記特殊文字、記号情報信号に対応する特殊文字、記号
パターンデータを前記第一のメモリから読出して前記第
三のメモリに書込むと同時に前記第三のメモリからその
特殊文字、記号情報信号を読出す第三の手段と、水平走
査制御信号、垂直走査制御信号によって制御され、前記
文字、記号パターンデータ、特殊文字、記号パターンデ
ータに対応する文字、記号、特殊文字、記号を表示する
第四の手段とを有することを特徴とする文字表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60049851A JPS61209481A (ja) | 1985-03-13 | 1985-03-13 | 文字表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60049851A JPS61209481A (ja) | 1985-03-13 | 1985-03-13 | 文字表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61209481A true JPS61209481A (ja) | 1986-09-17 |
Family
ID=12842561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60049851A Pending JPS61209481A (ja) | 1985-03-13 | 1985-03-13 | 文字表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61209481A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6355585A (ja) * | 1986-08-26 | 1988-03-10 | 株式会社東芝 | 画像表示装置のためのインタ−フェ−ス装置 |
-
1985
- 1985-03-13 JP JP60049851A patent/JPS61209481A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6355585A (ja) * | 1986-08-26 | 1988-03-10 | 株式会社東芝 | 画像表示装置のためのインタ−フェ−ス装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0335676B2 (ja) | ||
EP0139932A2 (en) | Apparatus for generating the display of a cursor | |
EP0525986A2 (en) | Apparatus for fast copying between frame buffers in a double buffered output display system | |
JPS61209481A (ja) | 文字表示装置 | |
JPS62249186A (ja) | 表示装置 | |
JPS63174091A (ja) | ビデオ動画表示機能を持つワ−クステ−シヨン | |
JPS646547Y2 (ja) | ||
EP0148659A2 (en) | A video display control circuit | |
JP3694622B2 (ja) | 画像表示データの生成方法 | |
JP2506960B2 (ja) | ディスプレイ制御装置 | |
JPS61254981A (ja) | マルチウインド表示制御装置 | |
JPS6126085A (ja) | 画像表示方式 | |
JPS6122391A (ja) | 表示装置の複写制御方式 | |
JPS6024586A (ja) | 表示デ−タの処理回路 | |
JPH0330074A (ja) | 表示画面合成装置 | |
JPH03287296A (ja) | 画像表示装置 | |
JPH0497390A (ja) | 表示装置 | |
JPS59177590A (ja) | 表示回路 | |
JPH02154296A (ja) | 映像情報スクロール方式 | |
JPH02211521A (ja) | 表示制御装置 | |
JPS61113095A (ja) | 画面表示方式 | |
JPS61226791A (ja) | ラスタスキヤンcrtデイスプレイ制御装置 | |
JPS62231288A (ja) | Crt表示方式 | |
JPS6364085A (ja) | 表示制御装置 | |
JPS6032090A (ja) | Crt表示端末装置 |