JPS6077255A - 複数バス制御方式 - Google Patents

複数バス制御方式

Info

Publication number
JPS6077255A
JPS6077255A JP18542983A JP18542983A JPS6077255A JP S6077255 A JPS6077255 A JP S6077255A JP 18542983 A JP18542983 A JP 18542983A JP 18542983 A JP18542983 A JP 18542983A JP S6077255 A JPS6077255 A JP S6077255A
Authority
JP
Japan
Prior art keywords
bus
bus interface
controller
applies
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18542983A
Other languages
English (en)
Inventor
Yoshio Koda
幸田 芳男
Yoji Akase
赤瀬 洋二
Ryoichi Himeno
姫野 良一
Hisao Koga
古閑 久夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Nippon Telegraph and Telephone Corp
Original Assignee
NEC Corp
Nippon Telegraph and Telephone Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Telegraph and Telephone Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP18542983A priority Critical patent/JPS6077255A/ja
Publication of JPS6077255A publication Critical patent/JPS6077255A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 偵)発明の技術分野 本発明は装置間の情報伝送を行うシステムバスに関し、
特にシステムバスが複数本ある場合のバス制御方式に関
する。
(b) 従来技術と問題点 データ転送制御機能を持ち、データをバスに送り出すト
ーカとそのデータを受け取るリスナでなる複数の機器が
データ線8本と制御線3本と管理lR5本の計16本の
信号線で、それぞれ接続した従来のIEEE488規格
のシステムバスを複数本収容するコントローラの構成は
複数のバスインタフェース部が直接コントローラ内部バ
スに接続されているためシステムバス間に−1:たがっ
た装置の通信も中央制御装置を経由して情報転送が行な
われていた。従って端末装置間の情報転送が比較的多い
システムでは中央制御装置がこのシステムバス間の通信
処理に多くの時間を費やしてしまう欠点があった。
本発明は前記バスインタフェース部とコントローラ内部
バスとの間にバスインタフェース部間接続部を設はシス
テムバス間にまたがる装置間の通信はこのバスインタフ
ェース部間接続部を中継して行ない、中央制御装置の負
荷を軽くすることができる複数バス制御方式を提供する
ものである。
(dl 発明の概要 本発明の複数バス制御方式は、公知のIEEE488規
格システムバスに接続される多数の端末を制御し、複数
のバスを収容できるコントローラにおいて、その内部に
複数のバスインタフェース部、コントローラ内部バスそ
してそのコントローラ内部バスに接続する中央制御装置
および複数の前記バスインタフェース部間を接?pn:
L s かつ日+l1il:コノトローラ内部バスとの
インタフェースを持つバスインタフェース部間接続gl
(より構成され、システムバス間にまたがる端末間の通
信はバスインタフェース部とバスインタフェース部間接
続部を中継して行ない、コントローラ内部バス、中央制
御装置を経由せずに行うことを特徴とする。
(e) 発明の実施例 次に図面を参照して本発明について説明する。
第1図は本発明の一実施例を示すブロック図で、ここで
は2つのシステムバス2A、2Bと該システムバス2A
、2Bに接続する端末装置IA1〜I An+ I J
+〜IB、(nはIEEE規格上最大14となる。)と
システムバス2A。
2Bを制御するコントローラ3を有し、該コントローラ
3はシステムバス2A、2Bとつナカるバスインタフェ
ース部4A、4B、複数のバスインタフェース部間を接
続するバスインタフェース部接#C都5、コントローラ
3の制御部である中央制御装置7、該中央制御装置7と
バスインタフェース部接続部5の間を結ぶコントローラ
内部バス6から構成される。
第2図はシステムバスにつながる装置(コントローラと
端末)のシステムバス上のアドレスの一例を示す図であ
る。バスA、BはシステムバスAとシステムバスBを示
し、アドレスA1〜A5はアドレスのピット配列を示す
。第2図に示しているようにIEEE488規格では1
次アドレスは5ビツトで構成されており、オール″1”
を除く31釉のアドレスが各装置に割付けられる。本実
施例ではオール″0″をコントローラとし残りのアドレ
スビット配列でA5のビット″0″がシステムバス2A
、”1”がシステムバス2Bに対応する端末を識別し、
Al−A4でそれぞれのシステムバスに接続される最大
14の端末を識別している。
以下、第1図において端末IA□から端末IB□に通信
振求があった場合の処理手順を説明する。
装置端末IA□からの通信要求はシステムバス2Aを辿
しバスインタフェース部4Aにて受付けられる。バスイ
ンタフェース部4Aは中央制御装置7に対し割込(IN
T)をかけ、中央制御装置7がそれに答えコントローラ
内部バス6、求かを知るためにポーリング指示を与える
。バスインタフェース部4AはIEEE488規格に従
ったポーリングを行い発信端末(通信要求端末)1A1
 と着信端末IBnのアドレスを抽出しバスインタフェ
ース部接続部5及びコントローラ内部ノ(ス6を通し中
央制御装置7にそのアドレスを報告する。中央制御装置
7は上記のルートでバスインタフェース部4Aに対し装
置端末IA1を発信端末としてトーカに、バスインタフ
ェース部4Bに対し装置端末IBr、を着信端末として
リスナに指定する旨指示を与える。
バスインタフェース94Biシステムパス2Bを通し装
置端末IBnにリスナ指令を与える。
バスインタフェース部4Aはシステムバス2Aを通し装
置端末I A1 にトーカ指令を与えると共にバスイン
タフェース部接続部に対しバスインタフェース部4Aと
4B間のルート指定を行い装置端末IA□に通信開始指
示を与える。装置端末IA1から装置端末IBnに対す
る情報伝送ルートは、装置端末lA1−システムバス茅
 l 珊 串 2 回

Claims (1)

    【特許請求の範囲】
  1. データ転送制御機能を持ち、データをバスに送り出すト
    ーカとそのデータを受け取るリヌナで力る複数の機器が
    データ線8本と制御線3本と管理線5本の計16本の信
    号線で、それぞれ接続されるバスを複数本収容するコン
    トローラにおいて、複数のバスインタフェース部、コン
    トローラ内部バス、該コントローラ内部バスに接続する
    中央制御装置および複数の前記バスインタフェース部間
    を接続し前記コントローラ内部バスとのインタフェース
    を持つバスインタフェース部間接続部より構成され、前
    記のシステムバス間にまたがる端末間の通信はバスイン
    タフェース部とバスインタフェース部間接続部を経由し
    て行う事を特徴とする
JP18542983A 1983-10-04 1983-10-04 複数バス制御方式 Pending JPS6077255A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18542983A JPS6077255A (ja) 1983-10-04 1983-10-04 複数バス制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18542983A JPS6077255A (ja) 1983-10-04 1983-10-04 複数バス制御方式

Publications (1)

Publication Number Publication Date
JPS6077255A true JPS6077255A (ja) 1985-05-01

Family

ID=16170627

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18542983A Pending JPS6077255A (ja) 1983-10-04 1983-10-04 複数バス制御方式

Country Status (1)

Country Link
JP (1) JPS6077255A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0410830A (ja) * 1990-04-27 1992-01-16 Nec Corp 通信制御装置および制御データ通信システム
US5944799A (en) * 1988-02-09 1999-08-31 Samsung Electronics Co., Ltd. State machine bus controller providing function and timing parameters to satisfy requirements of asynchronous bus and more than one type of device on the bus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5944799A (en) * 1988-02-09 1999-08-31 Samsung Electronics Co., Ltd. State machine bus controller providing function and timing parameters to satisfy requirements of asynchronous bus and more than one type of device on the bus
JPH0410830A (ja) * 1990-04-27 1992-01-16 Nec Corp 通信制御装置および制御データ通信システム

Similar Documents

Publication Publication Date Title
JPS63316538A (ja) ロ−カルエリアネツトワ−クシステム
JPH03273352A (ja) オンライン情報処理装置
JPH02303242A (ja) バス中継装置
JPS6163139A (ja) 通信プロトコル制御装置
JPS6077255A (ja) 複数バス制御方式
JPS61127251A (ja) 加入者プロトコル処理方式
JP3067155B2 (ja) データ転送装置
JPH0358214B2 (ja)
JPS627245A (ja) ロ−カルエリアネツトワ−クの端末通信方式
JPS62179241A (ja) 通信端末装置
KR830001773B1 (ko) 원거리 통신 스위칭 장치
JPH0431948A (ja) 入出力制御装置
JPS59126346A (ja) ポ−リング制御方式
JP2758752B2 (ja) 共通バス競合調停方式
JP3351885B2 (ja) 遠隔監視制御システム
JPS6181050A (ja) 多重通信回線の呼制御方式
JPH0137034B2 (ja)
JPS63304742A (ja) 通信装置
JPS61139868A (ja) ブロ−ドキヤストバス制御方式
JPH0225580B2 (ja)
JPS60204062A (ja) マルチデ−タ処理システム
JPS63141429A (ja) パケツト多重化装置
JPS61127252A (ja) 加入者プロトコル処理方式
JPS62166460A (ja) 割込制御方式
JPS59119994A (ja) プロセツサ間通信方式