JPS6055388A - 文字図形表示装置 - Google Patents

文字図形表示装置

Info

Publication number
JPS6055388A
JPS6055388A JP58163239A JP16323983A JPS6055388A JP S6055388 A JPS6055388 A JP S6055388A JP 58163239 A JP58163239 A JP 58163239A JP 16323983 A JP16323983 A JP 16323983A JP S6055388 A JPS6055388 A JP S6055388A
Authority
JP
Japan
Prior art keywords
display
address
character
period
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58163239A
Other languages
English (en)
Inventor
茂 平畠
一秀 西山
茂 小松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP58163239A priority Critical patent/JPS6055388A/ja
Publication of JPS6055388A publication Critical patent/JPS6055388A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は1文字図形信号発生装置に係り、特にパーソナ
ルコンピュータに使用するに好適な文字と図形とを重ね
合わせてラスタースキャン方式で表示でき゛る文字図形
表示装置に関するものである。
〔発明の背景〕
現在、急速に普及しつつあるパーソナルコンピュータは
、一般にシスタースキャンタイプのディスプレイ装置(
以下CRT表示装置と略t)が接続できるものが主流で
ある。パーソナルコンピータは多目的な用途に対応可能
とするため1文字と図形の両方を前記CRT画面上に表
示できるものが多く、なかでも文字と図形を重ね合わせ
て表示できるタイプのものは表示効果や使い勝手の面で
高く評価されている。このような機能を実現する従来例
としては、特願昭57−70571号(昭57年4月2
8日出願1文字図形表示装置」)として本出願人により
出願された第1図だ示すような構成のものをあげること
ができる。第1図において、1はクロック信号発生部、
2は表示クロック信号路、5は表示アドレス発生部、4
は表示アドレス信号の下位アドレス信号路、5は表示ア
ドレス信号の上位アドレス信号路、6は表示文字ラスタ
一番号信号路。
7は図形画面の表示ページ番号を設定するための図形ペ
ージ設定レジスタ、8は図形ページ番号を意味する信号
の通る図形ページ選択信号路。
9は文字図形切換信号路、10は文字図形アドレス切換
部、11は表示用上位アドレス信号路、12は中央演算
処理装置(以下MPUと略す。)と接続するためのMP
U接続端子、13はMpUアドレスバス、14はMpU
表示アドレス切換部。
15は表示期間指示信号路、16は表示用読み書き可能
メモリ(以下表示メモリと略す。)、17は表示メモリ
アトレア信号路、78はMPUデータバス、19は表示
メモリ16かもの表示メモリ出力信号路、20はMpU
が表示メモリ16の内容を読み出す場合にデータを蓄え
るラッチバッファ。
21は図形データラッチ、22は文字データラッチ。
25は文字パターン発生器、24は映像信号合成部。
25はCRT表示装置、26は文字パターン発生器23
の出力信号路である。第1図における概略動作を以下に
述べるが、説明の都合から、上記信号路2 、4 、5
 、6 、8 、 j、N、15.+7.19゜26に
ついて信号路あるいは路をはぶいた形で述べることとす
る。クロック信号発生部1で発生する表示クロック信号
2を基準として5表示アドレス発生部5では、1文字表
示周期で更新される表示下位アドレス41表示上位アド
レス5゜表示文字ラスタ一番号信号6を発生すると同時
に1文字表示期間を2分する文字図形切換信号9、表示
期間と非表示期間を示す表示期間指示信号15を発生す
る。このほか、CRT表示装置25にとって必要な水平
同期信号(Hsync )や垂直同期信号(Vsync
 )なども発生するが、第1図では省いである。また、
この表示アドレス発生部6を1個の大規模集積回路(以
下LSIと略鳴)として市販している例も見うけられる
第2図に、第1図の動作を説明するための表示概念図と
主要タイミング図を示す。第2図の表示概念図に示すよ
うに1表示のための1画面走査期間は、CRT画面に表
示メモリ16の内容が表示される表示期間とCRT画面
に表示されない非表示期間に分割される。これら2つの
期間を分ける信号が2表示期間指示信号15であり。
MpU表示アドレス切換部14に供給され、第2図に示
すように表示メモリ16に表示用上位アドレス11と表
示用下位アドレス4を与えるかMPUアドレス15を与
えるかを制御する。MPUアクセス期間においては、M
PUの読み書き信号に従ってMPUデータバス18を経
てデータを書き込むか、ランチバッファ20を経てデー
タを読み出すかが行なわれる。表示データ読み出し期間
においては1文字図形切換信号9に従って。
文字図形アドレス切換部10が表示用上位アドレス信号
11を生成する。つまり1表示用上位アドレス信号11
は、1文字表示期間の前半と後半とて異なり、前半期間
には前記表示上位アドレス5を、後半期間には図形表示
のための上位アドレス、すなわち前記表示文字ラスク一
番号信号6と図形ページ設定レジスタ7の出力である図
形ページ選択信号8から成っている。そこで。
表示期間に上期表示RA M 16より読み出されたデ
ータのうち、前記1文字表示期間の前半期間の出力デー
タは文字データラッチ22に、後半期間の出力データは
図形データラッチ21に取り込む。前記文字データラッ
チ22の出力は文字パターン発生器26で1表示文字ラ
スタ一番号6を用いて文字パターン出方信号26に変換
され、映像信号合成部24に入力される。一方、前記図
形データラッチ21の出力信号も映像信号合成部24に
入力され、並列直列変換1重ね合わせなどの処理を行な
った後CRT表示装置へ出力され、可視像となる。以上
が、第1図に示す回路の概略動作である。
第5図に、前記表示メモリ16へのアドレスの与え方を
示す。また、この時の表示メモリ16のメモリマツプを
第4図に示す。第4図64−1=ロバイトのメモリ容量
を実現するには、例えば日立製HM6167を62個を
用いると良い。また。
アドレスを多重して与える事九より、IIA/4864
のような64キロピントダイナミックRAMを8個用い
て構成することもできる。第3図に示スように1表示メ
モリ16の最上位アドレスビy トA、、は1文字表示
期間と図形表示期間を分類するために用いる。図形表示
期間のA、4 には。
図形ページ選択信号8を与え、A、5〜A11には表示
文字ラスタ一番号信号6を与える。一方1文字表示期間
には、A14〜A11に対し表示上位アドレス5を与え
る。A、。〜AOについては表示下位アドレス4を画表
示期間共通に与える。このような表示アドレスを与え、
MPUアクセス期間にはM P UアドレスバスのA1
5〜,40をそのまま表示メモリ16のアドレス入力と
して与えることにより、第4図のようなメモリマツプに
なる。
第4図において1ページとは1画面に相当するメモリ容
量を意味する。この図では1文字画面1ページとして8
0文字25行の表示が行なえる2キロバイトの容量を使
用し、第0ページから第15ページまで計16ページの
62キロバイトカ割り当てられている。また1図形画面
1ページは文字画面の8倍にあたる16キロバイトを使
用し。
2ページ計62キロバイトを割り当てられている。
図形画面の1ページは、横640ドツト縦200ドツト
の表示を行なうことができる。
このような方法によれば1文字と図形が同時に表示可能
な文字図形表示装置を実現することができるが、装置の
コストを左右する主な要素は表示メモリ16であると言
える。というのも。
表示メモリ16を除く回路は、1個またはいくつかのL
SIとして構成することができるが、メモリについては
その時期における最も集積度の高いものを使用した方が
1ビツトあたりのコストを低くおさえることができるか
らである。従って、前述の2つのRAMについていえは
、大容量な64キロビットダイナミックRAM 、HM
4864を用いて構成した方が安価にできる。しかし、
HM4864を用いた場合には、コスト的にはすぐれて
いるものの1次のような欠点を持っている。
すなわち、上述した従来方法では、1フィールド周波数
を一定とした時に実現できる図形表示分解能は1表示メ
モリ16のサイクルタイムで決定されることとなる。そ
こで最近のバーソナルコンビーータに要求される日本語
処理機能を実現するために必要な分解能、横640ドツ
ト縦400ドツトについて考えてみると、1フィールド
周波数60Hzとして、上述した2つのRAMのうち、
HM6167はサイクルタイム100nεで十分可能で
あるが、安価なHM4864ではサイクルタイムが27
0nzで実現不可能という問題がある。
また、第2図に示したように1表示中にはMPUが表示
メモリ16をアクセスできない構成のため1表示メモリ
16をアクセスすることによって1水平走査期間の約7
0%程度の時間も待たされることがある。そのため、M
PUが表示メモリ16のデータを高速に処理できないと
いう欠点も持っていた。
〔発明の目的〕
本発明の目的は、従来技術の長所である図形表示用メモ
リと文字表示用メモリの共通化によるコストメリットを
損なうことなく、かつ走査速度を落とさずに、単位時間
に表示読み出しできる情報量を増大して高分解能表示ま
たは表示メモリデータの高速処理を実現できる装置を提
供することにある。
〔発明の概要〕
上記目的を達成するために本発明においては。
文字表示用データを1行分記憶するバッファを2系統設
け、1行を構成する複数の走査線の非表示期間に表示メ
モリ内の次の行に相当する文字データを上記バッファの
1系統に間欠的に記憶し1表示期間は上記表示メモリと
上記バッファの記憶済の1系統とを並列に読み出し1図
形データと文字データを並列に得るように構成する。こ
うすることによって、一定時間に多くの表示データを読
み出し、走査速度を落とさずに高密度表示を行なおうと
するものである。また。
高密度表示を行なわない場合には、従来の文字データを
読み出すのに費やされていた時間を2MPUが表示メモ
リをアクセスできる時間に振向けて1表示メモリデータ
の高速処理を実現するものである〇 〔発明の実施例〕 以下1本発明を図面を用いて詳細に説明する。
第5図は1本発明の一実施例を示すブロック図であり、
同図において第1図と同一機能のブロックには同一符号
を付しである。5oは表示アドレス発生部、51は2行
分の容量を持つ文字パンツアメモリ、52はMpUアク
セス期間と表示データを読み出す期間とを分離する信号
が通るMpU表示切換信号路、56は文字データ転送期
間を示す信号が通る文字データ転送期間信号路。
54は文字アドレス発生部、55は表示メモリ16に供
給する文字データ読出アドレス信号路、36は文字表示
転送アドレス信号路、57は表示アドレス切換部、58
は文字バッファメモリ出力信号路である。
また、第6図は第5図の動作を説明するための表示概念
図と主要タイミング図を示す。さらに、第7図には5表
示メモリ16に供給される表示のためのアドレス信号の
具体例を示す。
第5図において、上記信号路52 、55 、55 、
56゜38については説明の都合上、信号路あるいは路
をはふいた形で述べることとする。表示アドレス発生部
60は、第1図表示アドレス発生部3と同様な回路構成
を持つが、MPU表示切換信号32が第1図の文字図形
切換信号9に変わって出力し、新たに文字データ転送1
期間借号55を出力する。文字アドレス発生部では、こ
の文字データ転送期間信号に従って1表示クロンク信号
2、表示期間信号151表示下位アドレス信号4゜表示
上位アドレス信号51表示文字ラスク一番号信号6を用
いて1文字データの転送および表示に必要な2種類の信
号を生成する。1つの信号は文字データ読出アドレス信
号35で、第6図および第7図で文字データ読出期間中
に表示メモリ16に供給する信号である。もう1つの信
号は文字表示転送アドレス信号56で、上記文字データ
読出期間中に表示メモリ16から読み出された文字デー
タを文字バッファメモリ5jに書き込んだ後2表示デー
タ読出期間に読み込んだ文字データを表示するため文字
パンツアメモリ51を読み出す信号である。文字データ
読出アドレス信号55は1表示アドレス切換部37で文
字データ転送期間信号35によって図形表示のためのア
ドレス信号と切り換えられ、さらに、 Af PU表示
アドレス切換部14でMPU表示切換信号13によって
Hpσアドレスバス15と切り換えられて、第6図に示
すような表示メモリアドレス信号17として表示メモリ
16に供給される。従つ゛C1C1表示データ量し期間
は図形データを読み出すかMPUとデータ授受を行ない
1文字データ読出期間には文字データを読み出すかMp
Uとデータ授受を行なう。その他の期間ではMPUとデ
ータ授受が可能である。
また1文字バッファメモリ31へは文字アドレス発生部
64から文字表示転送アドレス36が供給されているた
め1表示メモリ16から文字データが読み出される期間
は文字データを記憶する(書き込む)時間にあてられ1
表示メモリ16から図形データが読み出される期間は、
対応する位置の文字データを読み出す時間となる。従っ
て。
第6図に示すように1表示データ読出期間においては表
示メモリ16からの出力信号19と文字バッファメモリ
からの出力信号26が同時に得られ。
従来例と同様に文字データ、図形データからCRT表示
装置へ可視像を表示できる。
第6図および第7図の例では、1文字を8ライン、1行
を80文字として、1水平帰線期間にバッファメモリ5
1に転送する容量は10文字(80文字÷8ライン)分
の容量としている。しかし。
本発明は、この方法に限ったものではなく、1水平走査
非表示期間全域をバッファメモリ転送に用い、80文字
分転送した所で転゛送を止める方法を取ることも可能で
ある。また、非表示期間に2″文字分(n=1.2.5
−)の容量を転送し80文字分転送した所、もしくはバ
ッファメモリも2″文字分の容量を転送した所で転送を
止めることも可能である。このように、1行の表示文字
数を1文字のライン数で割った数を転送するに十分な非
表示期間があれば1本発明を適用することができる。ち
なみに、平均的なビデオ信号の場合1水平走査期間が6
4μsでそのうち約40μF程度を表示期間として使っ
ている。1行80文字で1文字8ラインとすると、非表
示期間で約584文字(80文字÷40μ8×24μs
X8ライン)。すなわち、4行以上に相当する文字デー
タを読み出すよう構成できる。
以上述べたように1文字バッファメモリを設け、1水平
走査期間の非表示期間に次行分の文字データを間欠的に
転送し1表示期間に前行の非表示期間で文字バッファメ
モリに転送した文字データと1本来の表示メモリからの
図形データとを並列に読み出すことができ5表示メモリ
のサイクルタイムや走査速度が同じ場合、従来の2倍の
高分解能表示が可能となる。また、従来と同じ表示分解
能で良い場合には、従来の文字データ読み出し期間をM
PUのアクセスするための時間に振向けることができる
ためlMPUが表示メモリアクセスのために待たされる
時間は、最大でも1文字表示期−間となる。そのため1
表示メモリデータの高速処理が可能となる。
以上の例では1図形データと文字データの合成として説
明したが、何も文字パターン如限ったものでなく色情報
など、プロ・ツク単位で扱われる表示情報全般について
適用できることは自明であろう。
さらに5本発明は既に出願済の特開昭55−1666B
2号「文字図形表示装置」や特願昭57−16855+
号(昭和57年9月29日出願「文字図形表示装置」に
示された表示方式と併用することができ、より高密度な
表示や表示メモリの高速処理を達成することができる。
また、上記特願昭57−168531号に示された表示
方式では1文字バッファメモリとして1画面分、約2キ
ロバイト必要であるが1本発明では約160バイトのみ
で済み、2行式を並用する必要がない場合やLSI化を
考えた場合1本発明の方式が有利である。
〔発明の効果〕
本発明によれば、従来技術で述べた図形表示メモリと文
字表示メモリを共通化するという経済性を持ったままで
、走査速度を落とすことなく一定時間に表示読み出しで
きる情報量を従来の約2倍以上に向上できる。従って1
表示の高密度化、多着色化1MpUによる表示処理の高
速化などの性能向上の効果がある。
【図面の簡単な説明】
第1図は従来の文字図形表示装置を示すブロック構成図
、第2図は第1図の動作を説明するための表示概念図お
よびタイミング図、第6図は表示メモリへのアドレス供
給方法の一例を示す図、第4図はその場合のアドレスマ
・ノブを示す図である。また、第5図は本発明の一実施
例を示すブロック図、第6図は本発明の詳細な説明する
ための表示概念図およびタイミング図。 第7図は表示メモリに供給される表示のためのアドレス
信号の具体例を示す図である。 16・・・表示メモリ、60・・・表示アドレス発生部
。 61・・・文字バッファメモリ、口4・・・文字アドレ
ス発生部、67・・・表示アドレス切換部〇第1図 第 3 図 6 第 4− 図

Claims (1)

  1. 【特許請求の範囲】 1水平走査期間のあらかじめ定められた部分期間を表示
    期間とし、かつ、あらかじめ定められた数の水平走査線
    を1行として複数行で1画面を構成する表示装置であっ
    て。 表示のための第1アドレスを発生する表示アドレス発生
    手段と、複数両面分の表示データを記憶する表示メモリ
    と、少くとも1画面の2行分の表示データを記憶するバ
    ッファメモリと。 1水平走査期間の非表示期間に前記表示メモリから次行
    で表示される表示ナータを読み出すための第2のアドレ
    スを発生し、かつ、非表示期間に読み出された表示デー
    タを上記バッファメモリに記憶し表示期間には記憶され
    た表示データを読み出すべき第5のアドレスを発生する
    転送表示アドレス発生手段と、上記アドレス発生手段か
    ら発生する第1のアドレスと上記転送表示アドレス発生
    手段から発生する第2のアドレスを入力し、これら2つ
    のアドレスを切り換えて上記表示メモリに出力するアド
    レス切換手段と、上記転送表示アドレス発生手段からの
    第6のアドレスを上記バッファメモリに供給する手段と
    、上記表示メモリから非表示期間に上記第2のアドレス
    によって読み出された表示データを上記バッファメモリ
    に供給する手段と1表示期間中に前記第1のアドレス九
    より上記表示メモリから読み出される表示データと前記
    第6のアドレスにより上記バッファメモリから読み出さ
    れる表示データとを入力し映像信号に変換する映像信号
    変換手段とを有することを特徴とする文字図形表示装置
JP58163239A 1983-09-07 1983-09-07 文字図形表示装置 Pending JPS6055388A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58163239A JPS6055388A (ja) 1983-09-07 1983-09-07 文字図形表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58163239A JPS6055388A (ja) 1983-09-07 1983-09-07 文字図形表示装置

Publications (1)

Publication Number Publication Date
JPS6055388A true JPS6055388A (ja) 1985-03-30

Family

ID=15769983

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58163239A Pending JPS6055388A (ja) 1983-09-07 1983-09-07 文字図形表示装置

Country Status (1)

Country Link
JP (1) JPS6055388A (ja)

Similar Documents

Publication Publication Date Title
US7602389B2 (en) Graphic processing apparatus and method
US4075620A (en) Video display system
JPS6049391A (ja) ラスタ走査表示システム
JPS6330632B2 (ja)
US4591845A (en) Character and graphic signal generating apparatus
JPS6261092A (ja) 表示装置
JPS6055388A (ja) 文字図形表示装置
JPS63250689A (ja) ラスタ走査表示システム
JPS60217387A (ja) Crt表示装置
JP3122996B2 (ja) 動画・静止画表示装置
JPS61200580A (ja) ビツトマツプ表示制御方式
JPS61137186A (ja) 表示制御装置
JPS6231889A (ja) 画像表示装置
JPS59148091A (ja) 文字図形表示装置
JPS59162587A (ja) 画像表示装置
JPS6146979A (ja) Crt表示装置
JPS60129786A (ja) 画像メモリ装置
JPS5817487A (ja) 表示制御装置
JPH06208504A (ja) メモリコントローラ,メモリ読み出し方法及びメモリ書き込み方法
JPS59216191A (ja) デ−タ処理装置
JPS60159788A (ja) 表示メモリ制御方式
JPS63127287A (ja) カ−ソル表示方式
JPS58187989A (ja) 表示メモリ回路
JPS60195588A (ja) 表示制御装置
JPS60202478A (ja) 文字図形表示装置