JPS60225952A - コンピユ−タ誤動作防止方式 - Google Patents

コンピユ−タ誤動作防止方式

Info

Publication number
JPS60225952A
JPS60225952A JP59081712A JP8171284A JPS60225952A JP S60225952 A JPS60225952 A JP S60225952A JP 59081712 A JP59081712 A JP 59081712A JP 8171284 A JP8171284 A JP 8171284A JP S60225952 A JPS60225952 A JP S60225952A
Authority
JP
Japan
Prior art keywords
sum
bits
telephone number
memory
packaged
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59081712A
Other languages
English (en)
Inventor
Yasushi Takeuchi
靖 竹内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP59081712A priority Critical patent/JPS60225952A/ja
Publication of JPS60225952A publication Critical patent/JPS60225952A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/004Error avoidance

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明はコンビエータを使ったシステムに係り、メモリ
が実装されていないときにコンビ二一タを止める方式に
関するものである〇〔発明の背景〕 コンビエータシステムの一例として、第1[に自動車電
話の場合のマ、イコン(MPU)とその周辺装置のプル
ツク図を示す。このようなシステムでは通常−源ONし
たときRAMのり一ド/ライトチェック、ROMのサム
チェック。
Iloの状態チェック等、本来の処理ルーチンに入る前
に初期チェックを行なう。ここで第1図の電話番号RO
Mはユーザによって異なる内容を持ち、また交換もしな
ければならない関係で取り外し易いソケット実装をして
いるが、このためROMを実装しない状態でうっかり電
源をONすることがあり得る。この場合、従来の方式で
は、電話番号ROMのサムチェック処理の結果、′OK
′として、通過してしまう可能性がある。サムチェック
とはメモリの全ワード(8ピツトマイコンの場合は全バ
イト)の和でオーパフp−ビットを切り捨てたものがO
ならメモリ正常と判定する方法である。メモリが実装さ
れていない場合、これを了り七ス、したときのデータバ
スの状態はへイインピーダンスになっている関係で■直
前の1.0状態、■各素子のインピーダンス で決まる
が一部に1か0か分らない。−例としてメモリが8ピツ
ト×52バイト、アクセスしたときいつも同じ状g C
a(Dv〜D、 = 11001000)だったとする
と32バイトのサムは 00(Dy〜D、= 0000
0000)であり、あたかもメモリが実装されているか
のごとく判定されてしまう。こうなると自動車電話の処
理ルーチンに入ってしまい、一方電話番号はブタラメで
あるので一種のシステム誤動作を起こしかねない@ 〔発明の目的〕 本発明の目的は、メモリが実装されていないとき、CP
Uを止め、システム誤動作を防止することにある・ 〔発明の概要〕 メモリが実装されていないときサムチェックでOKと出
るのはデータバスが浮動電位で1か0が確定しないこと
が原因である。従って、本発明は、データバスの一部ま
たは全部のビットを抵抗またはこれに準するもの(MO
S)ランジスタのD−8間インピーダンス等)を使って
プルアップまたはプルダウンし、和が0にならないよう
゛なビット値に確定し誤動作が生じなし。
ようにしたものである。以下本発明を図に示ゴー実施例
について詳述する。
〔発明の実施側〕
本発明を8ビツト×32バイトの電話番号ROMBを例
にあげて説明すれば、第211に示すように該ROM1
1のデータバス12中、上位6ビツトCD、〜Dt)の
データバスを抵抗13(通常1に〜50にΩ程度)でプ
ルアップする。即ち、このようにプルアップすることで
32バイト共り。
〜D6 =111111 XX (X ’不確定)とな
り和は少なくともり、ビット=1となるので0から崩れ
る・ 〔発明の効果〕 本発明によればメモリが実装されていない場合、確実に
サムチェックで引っかかるのでCPU処理はストップし
システム誤動作を防ぐことができる効果を有する@
【図面の簡単な説明】
第1図は従来のマイコンと周辺のプルツク回部2図はこ
の発明の一実施例を示すもので、プルアップしたデータ
バスの構成図である01・・・データバス、 2・・・
アドレスバス、3・・・制御線。 第1図 第2目

Claims (1)

    【特許請求の範囲】
  1. コンピュータを使つたシステムで、少なくともCPU 
    、プログラムROM、ワークエリア用RA M 、、該
    ROM、RAM以外のメモリを持ち、データバスの一部
    または全部のビットをプルアップまたはプルダウンし、
    ilROM、RAM1u外のメモリが実装されていない
    ときにす・ムチニックでNGとなるようにして、その後
    のコンピュータの誤動作を防ぐようにしたことを特徴と
    するコンビーータ誤動作防止方式。
JP59081712A 1984-04-25 1984-04-25 コンピユ−タ誤動作防止方式 Pending JPS60225952A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59081712A JPS60225952A (ja) 1984-04-25 1984-04-25 コンピユ−タ誤動作防止方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59081712A JPS60225952A (ja) 1984-04-25 1984-04-25 コンピユ−タ誤動作防止方式

Publications (1)

Publication Number Publication Date
JPS60225952A true JPS60225952A (ja) 1985-11-11

Family

ID=13754003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59081712A Pending JPS60225952A (ja) 1984-04-25 1984-04-25 コンピユ−タ誤動作防止方式

Country Status (1)

Country Link
JP (1) JPS60225952A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01305453A (ja) * 1988-06-02 1989-12-08 Fujitsu Ltd Romカード制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01305453A (ja) * 1988-06-02 1989-12-08 Fujitsu Ltd Romカード制御方式

Similar Documents

Publication Publication Date Title
CN117907806A (zh) 故障分析处理设备及双向信号线路的故障方向判断装置
JPS60225952A (ja) コンピユ−タ誤動作防止方式
JPS6055857B2 (ja) メモリの識別方法
JP3483594B2 (ja) 半導体装置
JP3262386B2 (ja) 電気部品接続認識装置
JPH0785562B2 (ja) 通信装置間の障害検出方式
JPH0675813A (ja) 外部記憶装置の疑似障害発生方法
JPH04419Y2 (ja)
JP2555455B2 (ja) デジタル情報伝送装置および情報伝送バスシステム駆動方法
JPS6221344A (ja) パラメ−タ設定回路
JPS6134179B2 (ja)
US5951699A (en) Method and apparatus for verifying integrity of predefined data structures in a computer system
JP2975638B2 (ja) 半導体集積回路
JPS6020779B2 (ja) 複合形電子計算機システム
KR0142369B1 (ko) 시스템 오동작 방지용 신호선 제어회로
JPH0157376B2 (ja)
US20020156961A1 (en) 40/80-Core cable discriminating method and system performing exact discrimination although master and slave storage apparatuses are connected to host
JPS6213155Y2 (ja)
JPS63156265A (ja) マイクロコンピユ−タ
JPH0110654Y2 (ja)
JP3148037B2 (ja) メモリモジュールの実装チェック方法およびチェック装置
JP2924232B2 (ja) コマンドチェック装置
JPH0567733A (ja) 半導体装置
JPS59135527A (ja) システムバス方式
JPS6217855A (ja) インタ−フエイス回路