JPS6020366A - エラ−訂正方法 - Google Patents

エラ−訂正方法

Info

Publication number
JPS6020366A
JPS6020366A JP58128837A JP12883783A JPS6020366A JP S6020366 A JPS6020366 A JP S6020366A JP 58128837 A JP58128837 A JP 58128837A JP 12883783 A JP12883783 A JP 12883783A JP S6020366 A JPS6020366 A JP S6020366A
Authority
JP
Japan
Prior art keywords
error
circuit
error correction
record
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58128837A
Other languages
English (en)
Other versions
JPH0344394B2 (ja
Inventor
Hiroshi Ichii
一井 博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58128837A priority Critical patent/JPS6020366A/ja
Publication of JPS6020366A publication Critical patent/JPS6020366A/ja
Publication of JPH0344394B2 publication Critical patent/JPH0344394B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)発明の技術分野 本発明は、情報を記録/再生する媒体の1ブロツクをN
個のレコードに分割し、各レコードにはレコードマーク
やチェックキャラクタによりレコードエラーが検出出来
るデータフォーマントを使用する記録・再生装置のエラ
ー訂正方法に関する。
(b)技術の背景 最近、情報をデジタル値に変換して記録/再生する技術
は電子計算機システムから家庭電化製品に致るまで各種
の装置で各種の方法を用いて実用化されている。
記録/再生する情報は何れの場合にも重要な物であり高
い信頼度が要求されるのが一般的である。
要求される高信頼度な記録/再生情報を得るためには発
生したエラーの検出や訂正に各種の方法が実施されてい
るが、更にきめ細かなエラー訂正方法の実用化が要望さ
れる。
(c)従来技術と問題点 従来の情報再生時のエラー訂正方法につき図面を参照し
て説明する。
第1図は情報(以下データと称する)を記録/再生する
媒体の1ブロツクのデータフォーマットの実施例であり
、(A)は実際のデータフォーマント、(B)は(A)
のデータフォーマントを各レコード毎に区切って縦に並
び変えた図をそれぞれ示す。
図において、lはデータブロック、2はレコード、3は
シンクバイト、4はデータバイト、5はエラーチェック
符号、6はエラー訂正符号、7はコードワードをそれぞ
れ示す。
本データフォーマントはデータを記録/再生する上で技
術的又は理論的な理由から1つのものとして取り扱うこ
とが出来るように作られたレコードの集まりであるデー
タブロック1、データを取り扱うためのあるまとまった
量のデータの集まりであるレコード2、データブロック
1の始まりを示すシンクバイト3、レコード2の中のデ
ータを示すデータバイト4、レコード2の全体のデータ
バイト4のエラーをチェックするエラーチェック符号5
、コードワード7の中で発生している1つのエラーを訂
正する能力を持つエラー訂正符号6、各レコード2のデ
ータバイト4の縦列の築まりであるコードワード7によ
り構成される。
尚エラーチェック符号5 (ハードウェアポインタ)を
用いる場合のエラー訂正能力は1つのデータブロック1
で2つのエラー(2つのバイト)までであり、エラー訂
正符号6のみのエラー訂正能力は1つのコードワード7
の中で発生ずる1つのエラー(1つのバイト)までであ
る。
従来の方法による本実施例のエラー訂正能力は。
ハードウェアポインタ(エラーチェック符号5を用いる
)を用いてエラー訂正を行う方法の場合は、1つのデー
タブロック1で2つのレコード2に発生したデータエラ
ーしか訂正出来ず、もし3つ以上のレコード2にデータ
エラーが発生した場合。
例えその各エラーが各コードワード7中に1エラーバイ
トづつに分散されてもエラーの訂正は不可能となる。
一方エラー訂正符号6のみでエラー訂正を行う方法では
、もし1つのコードワード7に2つ以上のエラーが発生
すれば1つのエラー訂正能力しかないので訂正不可能或
いは誤訂正となる欠点がある。
(d)発明の目的 本発明は、上記欠点を解消した新規なエラー訂正方法を
提供することを目的とし、特にハードウェアポインタを
用いてエラーをチェック訂正する方法(特殊なチェック
コードで巡回符号の原理にもとすいてエラーをチェック
する方法、即ちエラーチェック符号5を用いる方法)の
欠点とエラー訂正符号(以下ECCと略称する)のみに
よりエラーを訂正する場合の欠点を補完し合い、それぞ
れの特性を生かすエラー訂正方法を実現することにある
(e)発明の構成 本発明は、情報を記録/再生する媒体の1ブロツクをN
個のレコードに分割され、各レコードにはレコードマー
クやチェックキャラクタによりレコードエラーが検出出
来るデータフォーマントを用いてなる記録・再生装置に
おいて、前記1ブロツク内での再生時のエラー発生が一
定数以内であればハードウェアポインタとECCを用い
てエラー訂正を行い、エラー発生が一定数以上であれば
ECCのみでエラー訂正を行うことにより、コートワー
ド個々のECCで訂正可能な範囲で複数レコードにラン
ダムに発生するエラーの救済を可能とする工゛ラー訂正
方法により達成することが出来る。
(f)発明の実施例 以下本発明を図面を参照して説明する。
第2図は本発明に係るエラー訂正方法の回路図を示す。
図において、8はリードレジスタ、9は排他的論理和回
路、10,13.19は否定回路、11は巡回冗長検査
(以下CRCと略称する)用レジスタ回路、12はオー
ル“0”検出論理回路、■4.15.16は論理積回路
、17はポインタカウンタ回路、18はデコーダ回路、
20.21はレジスタ回路、22はフリップフロップ回
路をそれぞれ示す。
本実施例は、読み取ったデータを一時蓄えるリードレジ
スタ8、CRC用レジスタ11とで1つのレコード2の
中のエラーをチェックする排他的論理和回路9、各レコ
ードの読み取り開始時点に発生するレコードスタートパ
ルスをCRC用レジスタ11に導く否定回路10、リー
ドレジスタ8から入力するデータを排他的論理和回路9
とCRC用レジスタ11の出力を用いて1バイトづつ検
査しその結果を一時的に蓄えるCRC用レジスタ回路1
1、CRC用レジスタ11から出力される信号からオー
ル“0°を検出するオール′0′検出論理回路12、オ
ール“0′検出論理回路12の出力の否定信号を出力す
る否定回路13、否定回路13からの信号と各レコード
の読み取り終了時点に発生するレコードエンドタイミン
グ信号との論理積計算をする論理積回路14、論理積回
路14からの信号と否定回路19からの信号(PCNT
O)との論理積計算をする論理積回路15、論理積回路
14からの信号と否定回路19からの信号(PCNTI
 )との論理積計算をする論理積回路16、論理積回路
14からの信号を計数して、計数値をポインタカウント
値としてデコーダ回路18に出力するポインタカウンタ
回路17、ポインタカウンタ回路17からのポインタカ
ウント値を識別してそれぞれの出力信号に変換するデコ
ーダ回路18、デコーダ回路18からの信号の否定信号
を取り出す否定回路19、論理積回路15.16からの
信号と読み取ったレコード番号を一時的に格納してポイ
ンタ0.ポインタ1の信号をE、CC論理回路(図示し
てない)へ出力するレジスタ回路20.21、論理積回
路14からの信号をCL端子へ。
否定回路19からの信号(pcnt2 )をJ端子に。
゛0′信号をに端子に入力してCL=1の時出力端子に
゛1′信号が出力しハードウェアポインタからの出力を
無効にする信号としてECC論理回路(図示してない)
へ出力するフリップフロップ回路22から構成されてい
る。
今、データブロック1の中の最初のレコード2(レコー
ドNO,1)からデータを読み取ってり一ドレジスタ8
に格納しているデータバイト4を取り出し、排他的論理
和回路9とCRC用レジスタ回路11で構成する回路で
エラーの有無をチェックした結果エラーが発見されると
CRC用レジスタ回路11は出力8本の信号の内いずれ
かに゛1′信号を出力する。オール′0′検出論理回路
12は゛1′信号を検出して否定回路13に゛0′信号
を出力する。否定回路13は入力の否定信号である゛1
′信号を論理積回路14に出力する。論理積回路14は
読み取っているレコード2 (NOol)の最終で発生
ずるレコードエンドタイミング信号が入力した時点で、
レコードエンドタイミング信号と否定回路13からの入
力信号゛1′との論理積し、゛1′信号をポインタカウ
ンタ回路17に出力する。この゛l′信号はポインタカ
ウンタ回路17の計数クロックになる。ポインタカウン
タ回路17は゛1′信号入力により計数したポインタカ
ウンタ値(初期設定時の゛1′信号)をデコーダ回路1
8に出力する。デコーダ回路18は入力したポインタカ
ウンタ値(初期設定時の゛1′信号)を翻訳識別して否
定回路19経出でpcnto端子に゛1′信号として論
理積回路15に出力する。レジスタ回路20は論理積回
路15からの′1′信号とレコード2の番号N0. 1
を格納してECC論理回路(図示してない)へポインタ
O信号として出力する。ECC論理回路(図示してない
)はこの入力信号をレコード2NO,1に発生したエラ
ーの訂正に用いる。
次ニNO,2のレコード2を読み取った時にエラーが発
生していれば同様の径路でpcntl端子に゛1′信号
が出力し、このレジスタ回路21の出力のポインタ1信
号をECC論理回路(図示してない)でエラーの訂正に
用いる。更にNo、3のレコード2を読み取った時にも
エラーが発生していればpcnt2端子に゛l′信号が
出力する。この゛1′信号が出力している時に論理積回
路14の出力が′1′になり、フリップフロップ回路2
2は゛1′信号を出力し、この出力信号はECC論理回
路(図示してない)へ出力される。ECC論理回路(図
示してない)はこの信号をハードウェアポインタディス
ニープル信号として受け取り、以降ハードウェアポイン
タ経由の第一のエラー訂正は無効にされ、ECC論理回
路(図示してない)自身のエラー訂正機能による第二の
エラー訂正方法に切り換えられる。
(g)発明の効果 以上のような発明により、コードワード個々のECCで
訂正可能な範囲で複数レコードにランダムに発生してい
るエラーを救済することが出来るエラー訂正方法を提供
出来る効果がある。
【図面の簡単な説明】
第1図はデータを記録/再生する媒体の1ブロツクのデ
ータフォーマントの実施例、第2図は本発明に係るエラ
ー訂正方法の回路図を示す。 図において、1はデータブロック、2はレコード、3は
シンクバイト、4はデータバイト、5はエラーチェック
符号、6はエラー訂正符号、7はコードワード、8ばリ
ードレジスタ、9は排他的論理和回路、10.[3,1
9は否定回路、11はCRC用レジスタ回路、12はオ
ール“0′検出論理回路、14,15.16は論理積回
路、17はポインタカウンタ回路、18はデコーダ回路
、20.21はレジスタ回路、22はフリップフロップ
回路をそれぞれ示す。 茶 2 圀

Claims (1)

    【特許請求の範囲】
  1. 情報を記録/再生する媒体の1ブロツクをN個のレコー
    ドに分割され、各レコードにはレコードマークやチェッ
    クキャラクタによりレコードエラーが検出出来るデータ
    フォーマントを用いてなる記録・再生装置において、前
    記1ブロツク内での再生時のエラー発生が一定数以内で
    あればハードウェアポインタとエラー訂正符号を用いて
    エラー訂正を行い、エラー発生が一定数以上であればエ
    ラー訂正符号のみでエラー訂正を行うことを特徴とする
    エラー訂正方法。
JP58128837A 1983-07-15 1983-07-15 エラ−訂正方法 Granted JPS6020366A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58128837A JPS6020366A (ja) 1983-07-15 1983-07-15 エラ−訂正方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58128837A JPS6020366A (ja) 1983-07-15 1983-07-15 エラ−訂正方法

Publications (2)

Publication Number Publication Date
JPS6020366A true JPS6020366A (ja) 1985-02-01
JPH0344394B2 JPH0344394B2 (ja) 1991-07-05

Family

ID=14994618

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58128837A Granted JPS6020366A (ja) 1983-07-15 1983-07-15 エラ−訂正方法

Country Status (1)

Country Link
JP (1) JPS6020366A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6280875A (ja) * 1985-10-04 1987-04-14 Sony Corp 誤り訂正処理装置
JPS6313174A (ja) * 1986-07-03 1988-01-20 Pioneer Electronic Corp ディスク再生方法及びディスク再生装置
JPS63251968A (ja) * 1987-04-08 1988-10-19 Pioneer Electronic Corp デイスク記録方式
JPH07105633A (ja) * 1990-07-09 1995-04-21 Seagate Technol Internatl ディスク・ドライブ・アレイのデータ再生チャネル

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6280875A (ja) * 1985-10-04 1987-04-14 Sony Corp 誤り訂正処理装置
JPS6313174A (ja) * 1986-07-03 1988-01-20 Pioneer Electronic Corp ディスク再生方法及びディスク再生装置
JPS63251968A (ja) * 1987-04-08 1988-10-19 Pioneer Electronic Corp デイスク記録方式
JPH07105633A (ja) * 1990-07-09 1995-04-21 Seagate Technol Internatl ディスク・ドライブ・アレイのデータ再生チャネル

Also Published As

Publication number Publication date
JPH0344394B2 (ja) 1991-07-05

Similar Documents

Publication Publication Date Title
US4750178A (en) Error correction method
JPS62217468A (ja) デイジタル情報の記録/再生方法及び装置
JPH04222029A (ja) エラー訂正方法
JPS61500390A (ja) サブコ−ドの評価方法
JPH0320832B2 (ja)
US5255272A (en) Predictive tape drive error correction apparatus
JPH0451910B2 (ja)
JPS6020366A (ja) エラ−訂正方法
JP3170920B2 (ja) エラー訂正方法及び訂正回路
JP2722647B2 (ja) 磁気テープ制御装置
JPS60101766A (ja) アドレス検出方式
JPH03250935A (ja) 可変長データ伝送方式及びその送受信装置
JPS5933611A (ja) 同期信号の生成および検出回路
JP2605270B2 (ja) エラー訂正及びチエツク装置
JPS6161188B2 (ja)
JP2603613B2 (ja) 情報記憶装置
KR100234400B1 (ko) 디지탈 비디오 디스크 시스템의 에러 정정 장치 및 방법
JPS63285778A (ja) ディスク記録方法
JPS5847057B2 (ja) 磁気ディスク制御装置
SU769624A1 (ru) Запоминающее устройство
JPS61211879A (ja) 回転ヘツド式デジタルテ−プレコ−ダ
JPH07112160B2 (ja) 誤り訂正符号の復号方法
SU746744A1 (ru) Запоминающее устройство с самоконтролем
JPS624789B2 (ja)
JPH06203487A (ja) 誤り訂正方法及び装置