JPS6019191A - 画像情報処理装置 - Google Patents

画像情報処理装置

Info

Publication number
JPS6019191A
JPS6019191A JP58126039A JP12603983A JPS6019191A JP S6019191 A JPS6019191 A JP S6019191A JP 58126039 A JP58126039 A JP 58126039A JP 12603983 A JP12603983 A JP 12603983A JP S6019191 A JPS6019191 A JP S6019191A
Authority
JP
Japan
Prior art keywords
data
image information
image data
information processing
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58126039A
Other languages
English (en)
Other versions
JPH0536794B2 (ja
Inventor
吉田 重秋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP58126039A priority Critical patent/JPS6019191A/ja
Publication of JPS6019191A publication Critical patent/JPS6019191A/ja
Publication of JPH0536794B2 publication Critical patent/JPH0536794B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Image Generation (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 この発明は1画像処理技術さらKはデジタル化された画
像情報の処理に適用して特に有効な技術に関するもので
、たとえif、CRT (プラクン管)表示装置におけ
る画像情報処理に利用して有効な技術に関するものであ
る。
〔背景技術〕
本発明者は、画像処理技術、特に、ドツト表示による画
像情報の処理技術について以下に述べるような技術を開
発した。
すなわち1表示装置に描かれる画像情報の状態を判断処
理するというものである。これについて、さらに詳細に
説明すると以下のとおりである。
すなわち、CRTによる表示画面内の表示位置とRAM
(ランダム・アクセス・メモリ)のアドレス(記憶番地
)とを対応させる。このRAMの各アドレスに格納され
ているデータを表示画面の対応する表示位置に表示させ
る。その表示は画素単位で行なう。表示画像データは上
記RAMに格納される。このRAMK書込な行なうこと
により、表示画面内に任意の画像を描くことができる。
描画のための画像データの書込は、先ず、表示すべき位
置に対応するアドレスに記憶されているデータすなわち
部分画像データを読出す。次に、その読出したデータと
これから書き加えようとするデータとの論理演算(論理
和、論理積、排他論理和等)を行う。そして、この論理
演算結果を元のアドレスに再書込することにより、該ア
ドレスに対応する表示位置に新たに書込まれた部分画像
データが描かれるようになる。このような操作を繰返す
ことにより、例えば直線や円弧などの画像を描画して行
くことができる。この方式では一旦読出した部分画像デ
ータとこれから書込もうとする部分画像データとの論理
演算を行って再書込を行なうことKより、いわゆる画像
の重ね書きができる。これにより、複雑ある(・は多様
な画像を描画することができる。
ここで、表示画面に表示される画像情報の処理の一例を
示す。
画像情報処理の中で比較的多く行なわれることとしては
、直線あるいは円弧などの線の描画を画素(ドツト)単
位で行なっている場合に、その線の先端が特定の画像内
容のところに達したか否かを判断し、特定画像内容のと
ころに来たならば、そこで線の描画を終了させるか、あ
るいは描画方向などの描画条件を変えたりするなどの処
理がある。このような画像情報処理は、特にテレビゲー
ムなどの分野においては利用価値が大きいことが本発明
者によって初めて明らかにされた。
しかしかかる技術においては、その処理が非常に膨大か
つ複雑なものになってしまうという問題点が生ずるとい
うことが本発明者によってあきらかとされた。すなわち
、前述したような画像情報処理を行なうためには、表示
画面全体の画像データをその表示位置とともにすべて把
握しているか、そのつと計算によりめなければならない
。そして、画素単位の描画を行なっていく過程において
、その描画が行われている位置と画面全体の画像データ
との位置関係を相互に比較する判断を行なわなければな
らない。このことは、例えばマイクロ・プロセッサなど
のような情報処理装置の処理負担を著しく大きくする。
〔発明の目的〕
この発明の1つの目的は、新規な画像情報処理技術を提
供するものである。
本発明の1つの目的は、描画の状態を簡単に判別できる
ようにした画像情報処理技術を提供するものである。一 本発明の1つの目的は、描画を行なって行く際に、その
描画位置が特定の画像内容部分に達したか否かを簡単に
判断できるようにした画像情報処理技術を提供するもの
である。
本発明の1つの目的は、高速の画像処理装置を提供する
ことにある。
本発明の1つの目的は、画像処理におけるソフトウェア
の負担を低減することにある。
本発明の1つの目的は1画像処理における演算処理回路
の負担を低減することにある。
本発明の1つの目的は、画像処理に適合した信号処理技
術を提供することにある。
この発明の前記ならびにそのほかの目的と新規な特徴に
ついては1本明細書の記述および添付図面から明かにな
るであろう。
〔発明の概要〕
本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記のとおりである。
すなわち、画像情報を格納する記憶装置に対して読出と
書込を行なうとともに、そのときの読出データの内容を
比較処理にかけることにより、描画の状態を簡単かつ適
確に把握できるようにするという目的を達成するもので
ある。
〔実施例〕
以下、この発明の代表的な実施例を図面を参照しながら
説明する。
なお、図面において同一あるいは相当する部分は同一符
号で示す。
第1図および第2図は、この発明による画像情報処理装
置の一実施例を示す。
先ず、同図に示す装置の概略を示すと以下のとおりであ
る。
すなわち1表示装置に描かれる画像情報の状態を判断処
理する画像情報処理装置であって、表示画像データを格
納する書込可能な記憶装置から画像データを部分的に読
出し、この読出された部分画像データを所定のデータと
比較処理するデジタルデータ比較手段を備え、この比較
の結果を、該結果を生じた部分画像データが格納されて
いたアドレスデータとともに、出力するようにしたもの
である。
ここで、上記装置には、上記表示画像データを格納する
書込可能な記憶装置から部分的に読出された部分画像デ
ータの格納部分に再書込を行なうことにより所定の描画
を行なうようにした描画機能が設けられている。
また、上記装置はホストコンピータに接続されて使用さ
れるように構成され、上記比較手段の比較結果を割込要
求信号として上記ホストコンピュータへ送るようにしで
ある。
さらに、上記装置には、上記表示画像データを格納する
書込可能な記憶装置から部分的に読出された部分画像デ
ータの格納部分に再書込を行なうことにより所定の描画
を行なうようにした描画機能が備えられるとともに、こ
の描画機能の動作を決めるコマンドを格納するレジスタ
が設けられている。
さらにまた、上記比較手段によって比較されるデータを
格納するレジスタが設けられている。
次に、図面に基づいて具体的に説明する。
第1図および第2図において、10は画像データを格納
する書込可能な記憶装置であって5例えばRAMである
。このRAMl0に格納されたデータは、CRT表示装
置の表示内容となる。RAMl0のアドレスは、表示画
面50内の表示位置に対応させられている。表示内容は
、RAMl0の記憶内容をアドレスごとに更新すること
により、部分的に更新される。各アドレスには例えば8
ビツトの画像データが記憶される。この8ビツトの画像
データは、1ビツトあるいは数ビットが、表示画面50
内の1画素に対応する。また、RAM10は、同じ構成
ものが複数個設けられることもある。表示画面50内の
1画素を複数ビットあるいは複数のRAMに受持たせる
ことにより、1画素ごとに色情報ある(・は濃度情報を
持たせることができる。つまり、カラー画像あるいは中
間調の表示を行なわせることができるようになる。この
RAMl0には、後述する画像情報処理装置30によっ
て読出および書込の制御が行われる。
20は後述する画像情報処理装置20の動作を指令し、
また該処理装置20からの処理結果を受けるデジタルデ
ータ処理システムであって、例えばマイクロ・プロセッ
サあるいはマイクロ・コンピュータを利用したホストコ
ンピュータである。
このホストコンピュータ20が画像処理を含むデータの
処理を行なうが、その画像処理の部分については、後述
する画像情報処理装置30を用〜・て行なう。これによ
り、ホストコンピュータ20は、画像処理のための負担
の大部分から解放され、他の処理を効率良くかつ高速に
行なうことができるようになっている。また、ホストコ
ンピュータ20は、外部からの割込要求信号IRを受付
けることができるようになっている。
30は上述した画像情報処理装置である。この画像情報
処理装置30は1表示装置にて描かれる画像情報の状態
を判断する。この画像情報処理装置30は、単一の半導
体チップに集積回路化された構成とされている。つまり
、LSI(大規模半導体集積回路装置)として構成され
ている。
画像情報処理装置30は、上記RAMl0と上記ホスト
コンピュータ20との間に介入する。RAMl0とは、
アドレスバスABおよびデータバスBDを介して接続さ
れる。また、ホストコンピュータ20とは、アドレスバ
スAB、データバスDBおよび割込信号線工を介して接
続される。
さらに、RAMI Oに対しては、記憶データの読出お
よび書込を行なう。また、ホストコンピュータ20に対
しては、割込要求信号IRの発生および画像情報処理装
置30の処理結果の送出を行なう。他方、ホストコンピ
ュータ20から画像情報処理装置30に対しては、該画
像情報処理装置30の動作を決めるコマンド(指令およ
び必要なパラメータ)データな送出する。
画像情報処理装置30は、描画プロセッサ32、コマン
ドレジスタ34、アドレスデコーダ36、比較データレ
ジスタ38、アドレスデコーダ40、データレジスタ4
2%およびデジタルデータ比較回路CPなどによって構
成される。
描画プロセッサ32は、上記RAMl0を介して行なわ
れる描画のためのデータ処理を行なう。
すなわち、所定のコマンドに基づいて計算されたアドレ
スを発生し、このアドレスでもって上記RAMl0のア
ドレス指定を行なう。そして、そのアドレス指定された
部分の読出を行なう。読出されたデータは描画プロセッ
サ32内にて論理演算処理される。演算が論理和のとき
、読出された部分画像データとこれから書込もうとする
部分画像データとの論理演算を実行する。この論理演算
データは元のアドレスに再び書込まれる。このような操
作を、逐次計算されるアドレスごとに行なっていくこと
により、所定のアドレスすなわち表示画面50内の所定
の表示部分に沿って、例えば線などの描画な行なうこと
ができる。例えば、第2図に示すように、表示画面50
内の任意の起点P。
から矢印方向に線りを描いて行くことができる。
上記アドレスの計算の基礎となる指令およびパラメータ
からなるコマンドは、コマンドレジスタ34に格納され
る。このコマンドレジスタ34への指令データの書込は
、アドレスバスABおよびデータバスDBを介して、ホ
ストコンピュータ20側から行なわれる。ホストコンピ
ュータ20側では、特定アドレスに対する書込操作を行
なうと、その特定アドレスがアドレスデコーダ36によ
ってデコードされてコマンドレジスタ34を書込可能な
状態にする。これにより、その特定アドレスとともに送
られて来た指令データがコマンドレジスタ34に書込ま
れる。
上記描画プロセッサ32が描画のためにRAM10の特
定アドレスから部分画像データを読出すと、このデータ
は、描画のための論理処理が行なわれるとともに、デジ
タルデータ比較回路CPにも比較データとして与えられ
る。比較回路CPは、読出された部分画像データを所定
のデータと比較処理する。この比較のためのデータは比
較データレジスタ38に書込まれている。このレジスタ
38への書込は、ホストコンピュータ20側から行なわ
れる。ホストコンピュータ20側では、特定アドレスに
特定の比較データを書込めばよい。その特定アドレスは
アドレスデコーダ36によりてデコードされて比較デー
タレジスタ38を書込可能な状態にする。これにより、
その特定アドレスとともに送られて来た比較データが比
較データレジスタ38に書込まれる。コマンドレジスタ
は、いわゆるファーストイン・ファーストアウト(書込
順に読出する。)式に動作するように構成されている。
これによって1画像情報処理装置3oは。
ホストコンピュータ20側から順次書込まれたコマンド
をその書込順に実行する。
デジタルデータ比較回路CPは、上記部分画像データと
上記比較データとを逐次比較処理する。
そして、その比較結果があらかじめ定めた特定のもので
あれば1例えば部分画像データが比較データと一致した
ならば、この一致の結果を割込信号線■を介してホスト
コンピュータ20側へ送出−1−る。つまり、比較回路
CPの比較結果をホストコンピュータ20の割込要求信
号IRとする。これと同時K、その比較結果が生じたR
AMl0のアドレスおよび読出データをアドレスレジス
タ40およびデータレジスタ42にそれぞれ保持させる
これにより、ホストコンピュータ20は、描画の状態お
よび描画位置の画像内容を常時管理していなくとも、そ
の描画の先端があらかじめ定めておいた画像部分に達し
たか否かを判断することができる。そして、そのときの
描画位置および該位置での部分画像の内容を、アドレス
レジスタ40およびデータレジスタ42によって検出お
よび確認することができる。
例えば、第2図に示すように、起点Po から線りを描
きはじめて特定の画像内容が表示されている部分Pm〜
Pnに達すると、その達した時点で割込要求信号IRが
発せられる。これにより、その部分Pm〜Pnを描画の
終点Pe としたり、あるいは描画方向の転向点とした
りすることなどが、膨大かつ複雑なデータの処理を行な
うことなく。
簡単に行なえるようになる。従って、複雑な描画動作を
伴うテレビゲームやアニメーションなどにおける画像情
報処理も、簡単に行なうことができるようになる。
なお、上記実施例では線を描画していたが、これは例え
ば、点あるいはキャラクタなどを移動させるような描画
を行なわせるようにしてもよく、この場合も上述の場合
と同様に、その処理を大幅に簡単化することができるこ
とはもちろんである。
また、上記比較回路CPの比較結果は1割込要求信号I
Rとせずに、ホストコンピュータ20側から読出できる
レジスタに書込むようにしてもよい。
〔効果〕
(1)画像情報を格納する書込可能な記憶装置から描画
のために読出される部分画像データを比較処理すること
により、画像情報の処理負担を大幅に軽減することがで
きると〜・う効果が得られる。
(2)画像情報を格納する書込可能な記憶装置から描画
のために読出される部分画像データを比較処理すること
により、描画の状態を簡単に判断できるという効果が得
られる。
(3)画像情報を格納する書込゛可能な記憶装置から描
画のために続出される部分画像データを比較処理するこ
とにより、描画を行なって行く際に、その描画位置が特
定の画像内容部分に達したか否かを簡単に判断できると
いう効果が得られる。
上記(1)〜(3)により、さらにテレビゲームあるい
はアニメーションなど罠おける画像情報処理を、例工ば
ホストコンピュータなどの処理装置に負担をかけずに効
率良く行なうことができるという相乗効果が得られる。
描画開始点と方向を指定することにより描画を開始し、
画面メモリ上特定パターンが検出されるまで描画を継続
させることにより、演算処理するデータ量が減少し、高
速の画像処理装置を提供することができる。
また、上記演算処理をソフトウェアにより実行させた場
合は、同様の理由により、ソフトウェアの負担を著しく
低減することができる。
また、上記特定パターンを任意の図形または色のちが℃
・などとすることにより、グラフィック描画コマンドの
大幅な拡張を行なうことができる。
以上本発明者によってなされた発明を実施例にもとづき
具体的に説明したが、この発明は上記実施例に限定され
るものではなく、その要旨を逸脱しない範囲で種々変更
可能であることはいうまでもない。例えば、上記デジタ
ルデータ比較回路の部分はマイクロ・プロセッサなどを
用いて別に構成したものであってもよい。
〔利用分野〕
以上の説明では主として本発明者によってなされた発明
をその背景となった利用分野であるCR1表示装置の画
像処理技術に適用した場合について説明したが、それに
限定されるものではなく、例えば、液晶などの表示装置
における画像処理技術などにも適用できる。少な!くと
も画像データを記憶する書込可能な記憶装置を有してい
て、この記憶装置から読出した部分画像データに再書込
を行なうことにより描画を行なう条件のものには適用で
きる。
【図面の簡単な説明】
第1図はこの発明に係る画像情報処理装置の一実施例を
示すブロック図。 第2図は第1図の装置の動作例を示す図である。

Claims (1)

  1. 【特許請求の範囲】 1、表示装置に描かれる画像情報の状態を判断処理する
    画像情報処理装置であって、表示画像データを格納する
    書込可能な記憶装置から画像データを部分的に読出し、
    この読出された部分画像データを所定のデータと比較処
    理するデジタルデータ比較手段を備え、この比較の結果
    を、該結果を生じた部分画像データが格納されていたア
    トレアデータとともに、出力するようにした画像情報処
    理装置。 2、上記表示画像データを格納する書込可能な記憶装置
    から部分的に読出された部分画像データの格納部分に再
    書込を行なうことにより所定の描画を行なうようにした
    描画機能を備えたことを特徴とする特許請求の範囲第1
    項記載の画像情報処理装置。 3、 ホストコンピュータに接続される構成であって、
    上記比較手段の比較結果を割込要求信号として上記ホス
    トコンピュータへ送るよ5Ktたことを特徴とする特許
    請求の範囲第1項または第2項記載の画像情報処理装置
    。 4、上記表示画像データを格納する書込可能な記憶装置
    から部分的に読出された部分画像データの格納部・分に
    再書込を行なうことにより所定の描画を行なうようにし
    た描画機能を備えるとともに。 こり描画機能の動作を決めるコマンドを格納するレジス
    タを備えたことを特徴とする特許請求の範囲第1項から
    第3項までの〜・ずれかに記載の画像情報処理装置。 5、上記比較手段によって比較されるデータを格納する
    レジスタを備えたことを特徴とする特許請求の範囲第1
    項から第4項までの℃・ずれかに記載の画像情報処理装
    置。
JP58126039A 1983-07-13 1983-07-13 画像情報処理装置 Granted JPS6019191A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58126039A JPS6019191A (ja) 1983-07-13 1983-07-13 画像情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58126039A JPS6019191A (ja) 1983-07-13 1983-07-13 画像情報処理装置

Publications (2)

Publication Number Publication Date
JPS6019191A true JPS6019191A (ja) 1985-01-31
JPH0536794B2 JPH0536794B2 (ja) 1993-05-31

Family

ID=14925147

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58126039A Granted JPS6019191A (ja) 1983-07-13 1983-07-13 画像情報処理装置

Country Status (1)

Country Link
JP (1) JPS6019191A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4852024A (en) * 1985-08-19 1989-07-25 Fanuc Ltd. Picture processing apparatus

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5456728A (en) * 1977-10-14 1979-05-08 Kyoto Daigaku Souchiyou Graphic display system
JPS561982A (en) * 1979-06-20 1981-01-10 Hitachi Ltd Graphic display device
JPS56142585A (en) * 1980-04-08 1981-11-06 Fuji Electric Co Ltd Coating method for graphic display unit
JPS5856176A (ja) * 1981-09-30 1983-04-02 Victor Co Of Japan Ltd デ−タ識別書き込み制御装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5456728A (en) * 1977-10-14 1979-05-08 Kyoto Daigaku Souchiyou Graphic display system
JPS561982A (en) * 1979-06-20 1981-01-10 Hitachi Ltd Graphic display device
JPS56142585A (en) * 1980-04-08 1981-11-06 Fuji Electric Co Ltd Coating method for graphic display unit
JPS5856176A (ja) * 1981-09-30 1983-04-02 Victor Co Of Japan Ltd デ−タ識別書き込み制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4852024A (en) * 1985-08-19 1989-07-25 Fanuc Ltd. Picture processing apparatus

Also Published As

Publication number Publication date
JPH0536794B2 (ja) 1993-05-31

Similar Documents

Publication Publication Date Title
US6141025A (en) Image generating apparatus with FIFO memory and cache memory
JPS61249175A (ja) 図形処理装置
JPS5995669A (ja) 図形処理装置
EP0173098A2 (en) Pattern outline tracking method and apparatus
JPH0353668B2 (ja)
JPS63298485A (ja) 画像処理装置
JPS6019191A (ja) 画像情報処理装置
JP4022014B2 (ja) イメージデータの管理方法
EP0814428A2 (en) A method and apparatus for transferring pixel data stored in a memory circuit
JP2773458B2 (ja) ベクトル制御装置
JPS62226330A (ja) カ−ソル制御方法
JP2964504B2 (ja) 文書処理装置
JP3225633B2 (ja) 画像データ管理装置
JPS60114926A (ja) 二次元座標データの変換装置
EP0500035A2 (en) Three-dimensional graphic display system
JP2000035782A (ja) 画像表示方法
JPH0245172A (ja) プリンター
JPH03105438A (ja) メモリ制御方法
JPH0261719A (ja) 記憶装置
JPS6324475A (ja) フレ−ムメモリ制御方式
JPS63187372A (ja) アドレス制御装置
JPH02155085A (ja) イメージデータ処理装置
JPH05181788A (ja) 特殊形状領域dma機構
JPH04262472A (ja) グラフィックディスプレイ装置
JPH03171261A (ja) 信号処理装置