JPS60180214A - 信号整形装置 - Google Patents

信号整形装置

Info

Publication number
JPS60180214A
JPS60180214A JP59034408A JP3440884A JPS60180214A JP S60180214 A JPS60180214 A JP S60180214A JP 59034408 A JP59034408 A JP 59034408A JP 3440884 A JP3440884 A JP 3440884A JP S60180214 A JPS60180214 A JP S60180214A
Authority
JP
Japan
Prior art keywords
signal
flip
output
flop
flops
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59034408A
Other languages
English (en)
Inventor
Shuichi Inose
修一 猪瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59034408A priority Critical patent/JPS60180214A/ja
Publication of JPS60180214A publication Critical patent/JPS60180214A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] 本発明は、入力信号を整形出力する信号整形装置に関す
るものである。
[従来技術] スイッチ回路、および、デジタル信号を扱う入力装置等
においては、スイッチ接点信号のチャタリング、信号線
に乗る外来ノイズに対する処理が大きな問題になってい
る。例として、第1図にデジタル信号の一般的な波形を
示した。”a”。
”c”の部分は、スイッチ接点信号に関して言えばチャ
タリングであり、伝送に関して言えば、信号の反射と1
われるものである。“b′°の部分は、外来ノイズと考
えられる。いずれの場合も、入力装置に対して誤動作を
誘発させる重大障害である。その為、第2図に示す様に
入力端子に整合用抵抗R1,R2を挿入したり、ノイズ
カット用のコンデンサCを挿入して改善をしている。
しかしコンデンサCの容量を大きくすると大きな充電電
流が流れ、駆動素子の劣化をまねき、また信号の立上り
が遅くなるため人力バッファの自助発振現象が起きてし
まい、CRによる対策ではこれらを完全に取る事は難し
い。
[目的コ 本発明は上述の欠点を除去することを目的とし、入力信
号のチャタリング、信号の反射にょるオー/ヘーシュー
ト、アンダーシュートや外来ノイズの影響を除去する信
号整形装置を提供することにある。
[実施例コ 以下、図面に従って本発明に係る一実施例を詳細に説明
する。
第3図は、本発明の一実施例におけるブロック図であり
、図中、10は、入力信号用のバッファ回路、R1,R
2は、終端抵抗、11,13゜15はD−タイプノリツ
ブフロップ、12はタイマ回路、16は論理和回路を示
す。
以下、本実施例の第1図に示す入力信号に対する動作状
態を第3図のタイミングチャートに従って説明する。
第3図における信号21は、第2図の427回路10の
出力信号21のタイミングチャートであり、第1図に示
す入力信号のスイッチ接点信号入力のチャタリングもし
くは、反射波により、出力に亀裂が生じている。/ヘラ
2フ回路10の出力信号21は、クリッププロップ11
のクロック端子に人力され、また、出力信号21の一方
は、インバータ14を通って信号26として、フリップ
フロップ15のクロック端子に入力される。フリップフ
ロップ11は、出力信号21の立上りでセットされ、信
号22を出力する。同様にフリップフロップ15は、イ
ンバータ14の出力信号21の立上り、つまり出力信号
21の立下りによってセットし、信号27を出力する。
したがって、出力信号21に対して両方又は、少なくと
も一方のフリップフロップがセットし、このフリップフ
ロップの出力信号は論理和回路16人カーに接続されて
おり、その出力はタイマ回路12のリセット端子に接続
されているため、タイマ回路12のリセットが解除され
、時間計時を開始する。タイマ回路12は設定時間Δを
経過後に出力信号23を出力する。この信号23により
ノリツブフロップ11及び15がリセットされる。同時
に信号23はフリップフロップ13のクロック端子に接
続されており、この信号23出力時の出力信号21の状
態に従いフリップフロップ13をセットする。フリップ
フロップll、15のリセットによりタイマ回路12の
リセット信号28が出力され、再びタイマ回路12かリ
セット状態となり、再びフリップフロップ11又は15
がセットされるまでリセット状態が保持される。
このように入力信号20を実際に整形後出力するタイミ
ングは信号の変化よりタイマ回路12の設定昨間△を経
過後であり、チャタリング及び反射の影響は完全に防げ
る。また外来ノイズは単発のものかほとんどであり、出
力23の出力時にもノイズの人力状態が持続しているこ
とはなく誤動作はなくなる。
また入力信号20にチャタリング、信号の反射などが全
くない場合においても、信号状態の変化に伴ないフリッ
プフロップ11又は15のどちらかが必ずセットされ、
正確に入力信号に対応した出力信号が得られる。
[効果] 以上述べた如く、本発明によれば、スイッチ回路、又は
、デジタル信号伝送部等において発生するチャタリング
や信号の反射波によるオーバーシュート及びアンダーシ
ュートによる、また外来ノイズによる影響を完全に除去
した信号整形装置が提供できる。
しかも、抵抗、コンデンサを使用した回路と違い、波形
に与える影響が少ない。又、タイマの時間設定を変える
ことにより、あらゆる入力に対しても有用である。
【図面の簡単な説明】 第1図は一般的なデジタル信号の入力波形を示す図、 第2図は従来の信号整形装置の構成を示す図、’j< 
3図は本発明に係る一実施例のブロック図、第4図は本
実施例の動作タイミングチャートである。 図中lO・・・入カハッファ、11,13.15・・・
フリップフロップ、12・・・タイマ回路、14・・・
インバータ、16・・・論理和回路である。 第1図 第2図 第3図

Claims (2)

    【特許請求の範囲】
  1. (1)入力信号を2値化して出力する2値化手段と、該
    2値化手段よりの出力の立上り及び立下りの検知により
    第1の信号を出力する第1の出力手段と、該第1の出力
    手段よりの第1の信号の出力より一定詩間後に第2の信
    号を出力する第2の出力手段と、該第2の出力手段より
    の:32の信号出力時の前記2イ16化手段の出力状態
    を出力する第3の出力手段とを備えたことを特徴とする
    信号整形装置。
  2. (2)第1の出力手段を2値化手段よりの出力の立上り
    でセットする第1のフリップフロップと、該2値化手段
    よりの出力のケ上りでセットする第2のフリップフロッ
    プと、該第2のフリップフロップ及び前記第1のフリッ
    プフロップ出力の論理和回路により構成したことを4−
    1F徴とする特許請求の範囲第1項記載の信号整形装置
JP59034408A 1984-02-27 1984-02-27 信号整形装置 Pending JPS60180214A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59034408A JPS60180214A (ja) 1984-02-27 1984-02-27 信号整形装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59034408A JPS60180214A (ja) 1984-02-27 1984-02-27 信号整形装置

Publications (1)

Publication Number Publication Date
JPS60180214A true JPS60180214A (ja) 1985-09-14

Family

ID=12413359

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59034408A Pending JPS60180214A (ja) 1984-02-27 1984-02-27 信号整形装置

Country Status (1)

Country Link
JP (1) JPS60180214A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02168713A (ja) * 1988-12-21 1990-06-28 Nec Corp グリッチ検出回路
JP2008143631A (ja) * 2006-12-07 2008-06-26 Tsubakimoto Bulk Systems Corp チェーンコンベヤ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02168713A (ja) * 1988-12-21 1990-06-28 Nec Corp グリッチ検出回路
JP2008143631A (ja) * 2006-12-07 2008-06-26 Tsubakimoto Bulk Systems Corp チェーンコンベヤ

Similar Documents

Publication Publication Date Title
US5081370A (en) Type "b" flip-flop
US4198579A (en) Input circuit for portable electronic devices
JPS60180214A (ja) 信号整形装置
US4282488A (en) Noise eliminator circuit
JPH0133052B2 (ja)
US4558457A (en) Counter circuit having improved output response
JP2825252B2 (ja) 波形整形回路
JP2956309B2 (ja) 信号受信回路
US4164712A (en) Continuous counting system
JPH04285422A (ja) 過電圧検出回路
KR900008266Y1 (ko) 잡음제거 및 과부하신호 조절회로
KR880003604Y1 (ko) 디지틀 방식을 이용한 설정주파수 대역 감지회로
JP2613903B2 (ja) 積分型アナログ−デジタル変換器
JP2824080B2 (ja) 周期計測回路
JP2666429B2 (ja) 微分回路
JPS6141220A (ja) デイジタル信号遅延回路
JPH0556686B2 (ja)
JP2822680B2 (ja) 信号検出回路
JPS60137120A (ja) デジタル信号弁別回路
JPH0362256A (ja) サンプリング信号発生装置
JPS55147821A (en) Digital filter
JPH0713655A (ja) 半導体集積回路
JPS639354B2 (ja)
JPH10135816A (ja) 接点入力装置
JPH05143199A (ja) リセツト回路