JPS60146507A - 混合回路 - Google Patents

混合回路

Info

Publication number
JPS60146507A
JPS60146507A JP283884A JP283884A JPS60146507A JP S60146507 A JPS60146507 A JP S60146507A JP 283884 A JP283884 A JP 283884A JP 283884 A JP283884 A JP 283884A JP S60146507 A JPS60146507 A JP S60146507A
Authority
JP
Japan
Prior art keywords
signal
collector
signal sources
mixing circuit
gain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP283884A
Other languages
English (en)
Inventor
Hiroshi Haruki
宏志 春木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP283884A priority Critical patent/JPS60146507A/ja
Publication of JPS60146507A publication Critical patent/JPS60146507A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/12Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、複数の信号源よシの信号を能動的に合5皮す
るときに用いる混合回路に関するものである。
従来例の構成とその問題点 第1図に従来の混合回路の一例を示す。第1図において
、1はトランジスタ、2はコレクタ負荷。
3はエミッタ抵抗、4,6は信号源である。2つの信号
源4,6からの入力信号はトランジスタ1のベースに注
入され、混合された信号はコレクタ抵抗2を通して取シ
出される。
しかしながら上記従来例においては、信号源4゜5から
の入力信号は互に干渉しあい、悪影響をおよぼすととも
に、各入力信号に対する利得は一意的にエミッタ抵抗3
の抵抗値R8とコレクタ抵抗2の抵抗値RLの比によっ
て定1す、それぞれ個別に調整することが難しいという
欠点を有していた。
発明の目的 本発明は、上記従来例の欠点全除去するものであシ、複
数の信号源の干渉が少なく、かつそれぞれの信号に対す
る利得が個別に調整することが可能な混合回路を提供す
ることを目的とする。
発明の構成 本発明は上記目的を達成するために、入力信号源に対応
したトランジスタを設け、そのベース端子に信号を入力
するとともに、コレクタの負荷を共通にして混合出力を
取シ出すことにより、互の信号源の干渉が少なく、かつ
それぞれの信号源に対する利得が任意に調整できるとい
う効果を得るものである。
実施例の説明 以下に本発明の一実施例の構成について図面とともに説
明する。
第2図において、6 、7’ 、 8はそれぞれ独立し
た信号源、9,10.11は信号源6,7.8に対応す
るトランジスタ、13,14.15はトランジスタ9,
10.11のそれぞれのエミッタ抵抗、12はトランジ
スタ9,1Q、11の共通コレクタ抵抗である。
第2図かられかるように、トランジスタ9,10゜11
のコレクタからベース端子に帰還する量は少ないため、
信号&6,7,8からの各入力信号の干渉の度合を低レ
ベルに抑えることが可能である。
又共通コレクタ抵抗12の抵抗値RLに対するエミッタ
抵抗13,14.15の抵抗値J S + RR□。
RR3をそれぞれ任意に選択することができるため、各
入力信号に対する利得をそれぞれ最適値に設定すること
が可能と々る。利得Gは一般的にコレクタ抵抗RLとエ
ミッタ抵抗RVL によって決定され、路次式で与えら
れる。
E 第3図に本実施例に基づく混合回路の実測値を示す。第
3図(a)は周波数f、、f2の2個の信号源を用いた
場合の各入力信号のスペクトラム配置を示し、第3図中
)にその特性を示す。同図から干渉の少ない低歪率な混
合回路を実現できることがわかる。
なお、本実施例は単体のトランジスタを用いた例につい
て述べだが、本回路を集積回路で実現する場合、それぞ
れのトランジスタを差動増幅回路で構成しても同一の特
性が得られることは自明である。
発明の効果 本発明は上記のような構成であり、本発明によれば従来
例に比較して、入力信号の干渉が少なくかつそれぞれの
入力信号に必要な最適利得を個別に設定することが可能
であり、その実用的価値は大きい。
【図面の簡単な説明】
第1図は従来の混合回路の電気回路図、第2図は本発明
の一実施例における混合回路の電気回路図、第3図(a
) 、 (t))は本発明の一実施例における混合回路
の特性の実測例を示す図である。 ら、7.εt・・・・入力信号源、?、10.11・・
トランジスタ、12・・・コレクタ抵抗+13 。 14.1ら エミッタ抵抗。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第3
図 周儂紋

Claims (1)

  1. 【特許請求の範囲】 複数個の入力信号源のそれぞれに対応して複数個のトラ
    ンジスタを設け、上記複数個のトランジスタのベース端
    子に入力信号を印加するとともに。 上記複数個のトランジスタのコレクタを共通な一個の負
    荷端子に接続し、上記負荷端子より混合した信号の出力
    信号を取り出すことを特徴とする混合回路。
JP283884A 1984-01-11 1984-01-11 混合回路 Pending JPS60146507A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP283884A JPS60146507A (ja) 1984-01-11 1984-01-11 混合回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP283884A JPS60146507A (ja) 1984-01-11 1984-01-11 混合回路

Publications (1)

Publication Number Publication Date
JPS60146507A true JPS60146507A (ja) 1985-08-02

Family

ID=11540551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP283884A Pending JPS60146507A (ja) 1984-01-11 1984-01-11 混合回路

Country Status (1)

Country Link
JP (1) JPS60146507A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6538963B1 (en) 1996-06-04 2003-03-25 Lg Electronics Inc. Optical disk and recording/reproducing device thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6538963B1 (en) 1996-06-04 2003-03-25 Lg Electronics Inc. Optical disk and recording/reproducing device thereof

Similar Documents

Publication Publication Date Title
EP0114731B1 (en) Differential amplifier with high common-mode rejection
US3918004A (en) Differential amplifier circuit
US4539529A (en) Semiconductor amplifier circuit
JPS60146507A (ja) 混合回路
JPS631768B2 (ja)
JPH06104666A (ja) 可変電圧電流変換回路
US4471320A (en) Voltage controlled element
JPH0253991B2 (ja)
JPS60236509A (ja) 差動可変増幅回路
JPS58181310A (ja) 電圧利得制御増幅装置
JPH03112214A (ja) 電圧比較回路
JPS587736Y2 (ja) 帰還増幅回路
JP2573279B2 (ja) 電流変換回路
JPH09266417A (ja) グランドアイソレーション回路
JPS60163512A (ja) 差動増巾回路
JPS6066511A (ja) 対数圧縮増幅回路
JPH0346406A (ja) 可変利得増幅器
SU824404A1 (ru) Усилитель
JPS58213517A (ja) 利得制御形差動増幅器
JP2806527B2 (ja) ダブルバランスミキサー
JPH066612Y2 (ja) 可変利得回路
JPH0418251Y2 (ja)
JPH05175754A (ja) 差動増幅器
JPH0389704A (ja) 光集積回路
JPH01291507A (ja) 利得制御回路