SU824404A1 - Усилитель - Google Patents

Усилитель Download PDF

Info

Publication number
SU824404A1
SU824404A1 SU792737881A SU2737881A SU824404A1 SU 824404 A1 SU824404 A1 SU 824404A1 SU 792737881 A SU792737881 A SU 792737881A SU 2737881 A SU2737881 A SU 2737881A SU 824404 A1 SU824404 A1 SU 824404A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
input
amplifier
output
current
Prior art date
Application number
SU792737881A
Other languages
English (en)
Inventor
Виолен Макарович Любченко
Original Assignee
Предприятие П/Я Р-6380
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6380 filed Critical Предприятие П/Я Р-6380
Priority to SU792737881A priority Critical patent/SU824404A1/ru
Application granted granted Critical
Publication of SU824404A1 publication Critical patent/SU824404A1/ru

Links

Description

(54) УСИЛИТЕЛЬ

Claims (2)

  1. Изобретение относитс  к информационноизмерительной технике,в частности к усилител м посто нного тока, и может использоватьс  дл  предварительного усилени  малых сигналов (пор дка дес тков микровольт ) . Известен усилитель, содержащий первый, второй, третий и четвертый транзисторы одного типа проводимости, п тый, шестой, седьмой и восьмой транзисторы другого типа проводимости, первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилител , а через последовательно соединенные эмиттер-базовые переходы третьего и четвертого транзисторов - к третьему входу усилител , выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и п того транзисторов подключен к второму входу усилител , а через последовательно соединенные эмиттер-базовые переходы седьмого и восьмого транзисторов - к первому входу усилител  {1. Однако известный усилитель имеет недостаточную стабильность параметров при обработке входного синфазного сигнала. Цель изобретени  - повышение стабильности коэффициента передачи дифференциального сигнала при воздействии синфазной помехи. Поставленна  цель достигаетс  тем,, что в усилитель, содержаш,ий первый, второй, третий и четвертый транзисторы одного типа проводимости, п тый, шестой. Седьмой и восьмой транзисторы другого типа просводимости , первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилител , а через последовательно соединенные эмиттер-базовые переходы третьего и четвертого транзисторов - к третьему входу усилител , выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и п того транзисторов подключен к второму входу усилител , а через последовательно соединенные эмиттер-базовые переходы седьмого и восьмого транзисторов - к первому входу усилител . дополнительно введен блок совмещени  уров ней синфазных сигналов, коллекторы п того и восьмого транзисторов подключены к выходу первого источника тока, коллекторы первого и четвертого транзисторов подключень; к выходу второго источника тока, коллекторы второго и шестого транзисторов подключены к первому выходу усилител  и первому входу блока совмещени  уровней синфазных сигналов, к второму входу которого подключены коллекторы третьего и седьмого транзисторов и второй выход усилител , к его третьему входу подключен выход одного из источников тока, а к его выходу - выход другого источника тока. При этом блок совмещени  уровней синфазных , сигналов выполнен на двух дифференциальных каскадах, первый и второй входы блока совмещени  образованы базовыми входами первого дифференциального каскада, третий вход - первым базовым входом второго дифференциального каскада , а его выход - неинвертирующим относительно первого базового входа - коллекторным выходом второго дифференциального каскада, второй базовый вход которого соединен с эмиттерным выходом первого дифференциального каскада. На чертеже изображена структурна  электрическа  схема предлагаемого усилител - . Усилитель содержит первый, второй, третий , четвертый, п тый, щестой, седьмой и восьмой транзисторы 1-8, первый и второй источники 9 и 10 тока, блок 11 совмещени  уровней синфазных сигналов, выполненный на первом и втором дифференциальных каскадах 12 и 13. Усилитель работает следующим образом. Одной из причин нелинейности и дрейфа нул  выходного напр жени  усилител   вл етс  зависимость параметров транзисторов от коллекторного напр жени  и температуры . Зависимость тока термогенерации,  вл ющегос  основной составл ющей обратного тока коллекторного перехода дл  кремниевых транзисторов, от напр жени  на коллекторе вызывает дополнительный дрейф нул  усилител  при отработке синфазных сигналов. Кроме того, увеличение коллекторного напр жени  транзисторов усилител  при отработке синфазного сигнала вызывает избыточный щум в области коллекторного перехода, а также вызывает саморазогрев транзисторов, что ведет к увеличению обратного тока коллекторного перехода и еще больщему смещению уровн  выходного сигнала. Зависимость коэффициента усилени  по току и входного сопротивлени  транзисторов от коллекторного напр жени  способствует увеличению нелинейности выходного сигнала усилител  при различных уровн х входного синфазного сигнала. При недостаточном коэффициенте подавлени  синфазного сигнала усилител  нелинейность выходного сигнала имеет дополнительную составл ющую. Использование во входном каскаде усилител  «след щего за синфазным входным сигналом коллекторного питани  транзисторов и увеличение коэффициента подавлени  выходного синфазного сигнала относительно входного синфазного сигнала в значительной степени уменьшает вли ние на точность усилител  перечисленных выще дестабилизирующих факторов. Дл  обеспечени  стабильности коллекторного питани  входных транзисторов 5 и 8 используетс  напр жение на эмиттерах транзисторов 2 и 3. В качестве коллекторного питани  входных транзисторов 1 и 4 используетс  на пр жение на эмиттерах транзисторов б и 7. Указанные напр жени  незначительно измен ютс  относительно входного синфазного сигнала. Использование части тока первого источника 9 тока дл  питани  транзисторов 5 и 8 и части тока второго источника 10 тока дл  питани  транзисторов 1 и 4 не вли ет на стабильность рабочей точки выходных транзисторов 2, б и 3, 7, поскольку суммарные токи транзисторов 5, 8 и 1, 4 посто нны и во много раз меньше токов транзисторов 2, б и 3, 7. Входные транзисторы 1, 5 и 4, 8 служат дл  увеличени  входного сопротивлени  усилител , дл  задани  напр жени  между базами выходных транзисторов 2 и б, равного падению, напр жени  на переходах баз.аэмиттер входных транзисторов 1 и 5, и дл  задани  напр жени  между базами выходных транзисторов 3 и 7, равного падению напр жени  на переходах база-эмиттер входных транзисторов 4 и 8. Напр жени  на переходах база-эмиттер входных транзисторов 1, 5 и 4, 8 при питании дифференциальных каскадов 12 и 13 от источников 9 и 10 тока практически не завис т от входного синфазного сигнала в широкой полосе частот. Эти напр жени  ограничивают допустимую амплитуду сигнала, снимаемого с коллекторов выходных транзисторов 2, б и 3, 7. Неизменное напр жение питани  транных каскадов 12 и 13 от источников 9 и 10 тока позвол ет уменьшить нелинейность и дрейф нул  усилител . Соединение между собой коллекторов транзисторов 2 и б и соединение коллекторов транзисторов 3 и 7 при условии высокоомной нагрузки позвол ет получить большой коэффициент усилени  усилител . Однако использование высокоомной динамической нагрузки в коллекторной цепи выходных транзисторов 2, б, 3 и 7 ведет к увеличению дополнительной по отношению к входному сигналу синфазной составл ющей в выходном сигнале, в результате этого транзисторы 2, 3 или 6, 7 Ыогут войти в режим насыщени  и утратить свои усилительные свойства. Использование дополнительно введенного в усилитель блока совмещени  уровней синфазных сигналов 11 позвол ет скомпенсировать рассогласование синфазных уровней , действующее на входы этого блока, путем коррекции тока на токозадающем входе одного из входных дифференциальных каскадов. В качестве первого дифференциального каскада 12 блока совмещени  уровней 11 может использоватьс  второй дифференциальный каскад усилител . Рассогласование между входным и выходным синфазными сигналами при равенстве токов одного из входных и первого дифференциального каскада 12 равно разности напр жений на этих токозадающих входах, котора , воздейству  на входы второго дифференциального каскада 13, вызывает противофазное приращение коллекторного тока Л1ц в одном из его транзисторов . Ток первого источника: тока 9 задаетс  больще тока второго источника 10 тока на величину, равную половине суммарного коллекторного тока транзисторов второго дифференциального каскада 13. За счет составл ющей тока ДП суммарный ток, текущий через транзисторы 2 и 3, измен етс  таким образом, что компенсируетс  рассогласование синфазных уровней , и выходной синфазный сигнал устанавливаетс  в середине линейного диапазона усилител . Таким образом, взаимное подключение коллекторов входных транзисторов дифференциального каскада на составных транзисторах одного типа проводимости к точке соединени  эмиттеров дифференциального каскада на составных транзисторах другого типа проводимости и подключение коллекторов выходных транзисторов, инвертирующих входной парафазный сигнал, к одному выходу усилител , и коллекторов выходных транзисторов, не инвертирующих входной парафазный сигнал, к другому выходу усилител , выгодно отличает предлагаемый усилитель отизвестного вследствие уменьщени  дрейфа нул  и нелинейности, что приводит к повышению стабильности коэффициента передачи дифференциального сигнала при воздействии синфазной помехи. Формула изобретени  1. Усилитель, содержащий первый, второй , третий и четвертый транзисторы одного типа проводимости, п тый, шестой, седьмой и восьмой транзисторы другого типа проводимости , первый и второй источники тока, причем выход первого источника тока через последовательно соединенные эмиттер-базовые переходы второго и первого транзисторов подключен к второму входу усилител , а через последовательно соединенные эмиттер-базовые переходы третьего и четвертого транзисторов - к третьему входу усилител , выход второго источника тока через последовательно соединенные эмиттер-базовые переходы шестого и п того транзисторов подключен к второму входу усилител , а через последовательна соединенные эмиттер-базовые переходы седьмого и восьмого транзисторов - к первому входу усилител , отличающийс  тем, что, с целью повышени  стабильности коэффициента передачи дифференциального сигнала при воздействии синфазной помехи, в него дополнительно введен блок совмещени  уровней синфазных сигналов, коллекторы п того и восьмого транзисторов подключены к выходу первого источника тока, коллекторы первого и четвертого транзисторов подключены к выходу второго источника тока, коллекторы второго, и шестого транзисторов подключ ны к первому выходу усилител  и первому входу блока совмещени  уровней синфазных сигналов, к второму входу которого подключены коллекторы третьего и седьмого транзисторов и второй выход усилител  к его третьему входу подключен выход одного из источников тока, а к его выходу - выход другого источника тока.
  2. 2. Усилитель по п. 1, отличающийс  тем, что блок совмещени  уровней синфазных сигналов выполнен на двух дифференциальных каскадах, первый и второй входы блока совмещени  образованы базовыми входами первого дифференциального каскада, третий вход - первым базовым входом второго дифференциального каскада, а его выход - неинвертирующим относительно первого базового входа - коллекторным выходом второго дифференциального каскада, второй базовый вход которого соединен с эмиттерным выходом первого дифференциального каскада. Источники информации, прин тые во внимание при экспертизе i Патент США № 3816761, кл. Н 03 К 5/20, 1974. ISxod f8fc;xo Q
SU792737881A 1979-03-19 1979-03-19 Усилитель SU824404A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792737881A SU824404A1 (ru) 1979-03-19 1979-03-19 Усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792737881A SU824404A1 (ru) 1979-03-19 1979-03-19 Усилитель

Publications (1)

Publication Number Publication Date
SU824404A1 true SU824404A1 (ru) 1981-04-23

Family

ID=20815745

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792737881A SU824404A1 (ru) 1979-03-19 1979-03-19 Усилитель

Country Status (1)

Country Link
SU (1) SU824404A1 (ru)

Similar Documents

Publication Publication Date Title
KR100214456B1 (ko) 개선된 선형성과 신호 대 잡음비를 가지는 트랜스콘덕턴스 소자에 근거한 쌍극성 차동 소자
Soo et al. A four-quadrant NMOS analog multiplier
EP0058448A1 (en) Transconductance amplifier
JPH0775289B2 (ja) 相互コンダクタンス増幅回路
KR0148324B1 (ko) 가변 이득 증폭 회로
JP2995886B2 (ja) 対数増幅回路
US4468628A (en) Differential amplifier with high common-mode rejection
KR940011052B1 (ko) 대수증폭회로
JPS6014523B2 (ja) カスコ−ド増幅器回路
KR0149650B1 (ko) 전류 증폭기
JP2638494B2 (ja) 電圧/電流変換回路
US4366449A (en) Integrated voltage control variable gain circuit and a signal transmission circuit using the same
SU824404A1 (ru) Усилитель
EP0090543A1 (en) Differential amplifier with improved linear amplification
Pookaiyaudom et al. Integrable electronically variable general-resistance converter-a versatile active circuit element
US4385364A (en) Electronic gain control circuit
JP3080488B2 (ja) 差動増幅器
JPS62183207A (ja) 利得可変増幅器
US5977760A (en) Bipolar operational transconductance amplifier and output circuit used therefor
KR20000010922A (ko) 에러 정정을 갖는 전압-전류 변환기
JP4839572B2 (ja) 入力回路
SU843164A1 (ru) Усилитель низкой частоты
JPH0478044B2 (ru)
SU1022287A1 (ru) Широкополосный повторитель напр жени
JPH01126816A (ja) 広帯域可変利得増幅回路