JPS60134535A - 通信装置の受信クロツク補償装置 - Google Patents

通信装置の受信クロツク補償装置

Info

Publication number
JPS60134535A
JPS60134535A JP58242456A JP24245683A JPS60134535A JP S60134535 A JPS60134535 A JP S60134535A JP 58242456 A JP58242456 A JP 58242456A JP 24245683 A JP24245683 A JP 24245683A JP S60134535 A JPS60134535 A JP S60134535A
Authority
JP
Japan
Prior art keywords
timing signal
signal
reception
circuit
communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58242456A
Other languages
English (en)
Inventor
Shunei Noda
野田 俊英
Yoshihisa Harada
良久 原田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58242456A priority Critical patent/JPS60134535A/ja
Publication of JPS60134535A publication Critical patent/JPS60134535A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は複数個の装置を接続して、これらの装置間で情
報を送受するいわゆる通信装置に関する。
従来例の構成とその問題点 第1図には一般的実施例を示す。1は通信装置A、2は
通信装置B、3は通信装置Aからみれば送信データ信号
(SD)で通信装置Bがらみると受信データ信号(HD
)である。以下説明上、通信装置Aからみた記述とする
。4は送信タイミング信号(ST)、5は受信データ信
号(RD)、そして6は受信タイミング信号(RT)で
ある。
第2図には第1図の受信データ信号6と受信タイミング
信号6とのタイミングチャートの一例を示す。
第1図および2図により動作を説明する。通信装置2は
受信タイミング信号6の立上りエツジで受信データ5を
送出し、通信装置1は受信タイミング信号6の立下シエ
ッジで受信データ5をサンプリングして受信する。
かかる通信装置において、当初受信タイミング信号6に
より正しく受信データ6をサンプリング受信していても
、受信タイミング信号6の中断によシ受信データ5が障
害なく送信されているにもかかわらず受信できなくなる
発明の目的 本発明は上記の様な受信タイミング信号が、中している
発明の構成 本発明は、自分が発生するクロック発振信号と受信タイ
ミング信号とにより、受信信号に近似したタイミング信
号を発生し、前記受信タイミング信号の中断を検出した
とき、前記近似タイミング信号で受信データをサンプリ
ングするものである。
実施例の説明 第3図に本発明の一実施例を示す。11は他の通信装置
から送られてくる送信データ信号(RD)、12は他の
通信装置より入力される受信タイミング信号(RT)、
13はクロック発振回路、14は受信タイミング信号1
2と近似のタイミング信号を発生するタイミング信号発
生回路、15は受信タイミング信号の有無を検出する例
えばリドリガー単安定回路などによる受信タイミング信
号検出回路、16−1および16−2はアンドゲート回
路、17はオアゲート回路そして18はラッチ回路であ
る。又図中■〜[F]は第4図の動作説明の為の信号ポ
イントである。第4a図は、第3図に示す■〜[F]の
信号ポイントに示す各点の正常時の動作タイミング波形
を示すタイミング・チャートである。第4b図は、第3
図の0点の受信タイミング信号(RT )12が中断し
た時の動作タイミング波形を示すタイミング・チャー1
・である。
タイミング信号発生回路14は受信タイミング信号12
とクロック発振回路13からの入力により第4図◎に示
す如く受信タイミング信号12(第4図の■の波形)に
近似したタイミングを発生する回路で、かつ受信タイミ
ング信号12が中断しても、中断直前に認定されていた
近似タイミング信号の争件で継続してタイミング信号を
発生する様構成されている。
受信タイミング信号検出回路16は、受信タイミング信
号12の変化を検出し、定められた時間内に次の変化を
検出しないと受信タイミング信号が中断したと判別する
回路である。そして受信タイミング信号12の変化を検
出している間はその出力Qが”H″となシ、−力変化を
検出しなくなるとその出力Qが” L ”となる(反対
にその出力◇はH″となる)様構成されている。
第4図aに於て、受信タイミング信号12が■の如く正
常に受信されている場合、受信タイミング信号検出回路
16の出力Qは■の如< ” H”となっている。従っ
てアンドゲート回路16−1とオアゲート回路17の出
力は[F]の如く、受信タイミング信号12の信号■が
そのままラッチ回路18に供給されて、このタイミング
信号[F]で受信データ信号11の信号のはランチ回路
18でラッチされ、その出力を[F]に示す如く得る。
次に第6図において、受信タイミング信号12が■の如
く中断した時の動作につき説明する。受信タイミング信
号12が中断すると受信タイミング信号検出回路14は
この中断を検出し、その出力Qを■に示す様に” H”
からL ”にする。従ってアンドゲート回路16−1は
閉じられ、代ってアンドゲート回路16−2が開かれる
。これによシタイミング信号発生回路14の出力信号◎
がアンドゲート回路16−2およびオアゲート回路17
を介して■の如くラッチ回路18に供給さ11る。受信
タイミング信号12が中断している間はこの状態が継続
される。この状態で1は受信データ11はタイミング信
号発生回路で発生ずる近似タイミング信号でサンプリン
グされ[F]に示す様ラッチ回路で出力される。
つづいて受信タイミング信号12が再受信されると、受
信タイミング信号検出回路15はこれを検出する。する
とアンドゲート回路16−2は閉じられて、アンドゲー
ト回路16−1が再び開き、受信タイミング信号12が
再びランチ回路18に[F]で示す如く供給されるので
、ランチ回路18は受信データ11を受信タイミング信
号12でラッチする状態に復旧する。
発明の効果 以上述べた様に本発明(でより、一時的に受信タイミン
グ信号(RT)が切断されても、自己で近似的に発生さ
せたタイミング信号で相手装置の送信データ(RD)を
受信可能とし、かつ相手装置からの送信タイミング信号
の中断による受信装置側の通信状態を保留することなく
通信を継続できるなど、通信の効率を向上する事ができ
る。
【図面の簡単な説明】
第1図1は一般的な通信装置間の接続状態図、第2図ば
は第1図による通信のタイミングチャート、第3図どけ
本発明の一実施例の受信クロック補償装置の要部構成図
、第4図および第5図は第3図の動作説明用波形図であ
る。 13・・・・・・クロック発振回路、14・・・・・・
タイミング信号発生回路、16・・・・・・受信タイミ
ング信号検出回路、16−1および16−2・・・・・
・アンドゲート回路、17・・・・・・オアゲート回路
、16−1.16−2および17・・・・・・切替回路
。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第2
図 第 3 図

Claims (1)

    【特許請求の範囲】
  1. 少なくとも送信データ信号(SD)、送信タイミング信
    号(ST)、受信データ(HD)および受信タイミング
    信号(RT)の4つの信号を使用して相互に通信を行な
    う通信装置において、各通信装置は発生するクロック発
    振信号と相手受信装置から受取る受信タイミング信号(
    RT)とにより後者に近似したタイミング信号を発生す
    るタイミング発生回路と、前記の受信タイミング信号(
    RT )が中断するのを検出する回路と、受信タイミン
    グ信号(R,T)と前記近似タイミング信号とを切替え
    る切替回路を具備し、前記相手受信装置からの受信タイ
    ミング信号(RT)が中断された時に自己で近似的に発
    生した前記タイミング信号により、受信データ(RD)
    をサンプリングして受信することを特徴とする通信装置
    の受信クロック補償装置。
JP58242456A 1983-12-21 1983-12-21 通信装置の受信クロツク補償装置 Pending JPS60134535A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58242456A JPS60134535A (ja) 1983-12-21 1983-12-21 通信装置の受信クロツク補償装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58242456A JPS60134535A (ja) 1983-12-21 1983-12-21 通信装置の受信クロツク補償装置

Publications (1)

Publication Number Publication Date
JPS60134535A true JPS60134535A (ja) 1985-07-17

Family

ID=17089364

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58242456A Pending JPS60134535A (ja) 1983-12-21 1983-12-21 通信装置の受信クロツク補償装置

Country Status (1)

Country Link
JP (1) JPS60134535A (ja)

Similar Documents

Publication Publication Date Title
JPS60134535A (ja) 通信装置の受信クロツク補償装置
JPS6040749B2 (ja) シリアル伝送装置
JPH03158040A (ja) データトランスフォーマ
JPS58225756A (ja) 直列デ−タ通信装置
JP3230308B2 (ja) リング型lan
JP2538682B2 (ja) 基準クロック源自動切替え方式
JP2671426B2 (ja) シリアルデータ転送方法
KR0128896B1 (ko) 캐스캐이드로 접속된 원격 송수신장치
JPH04318732A (ja) 回線インタフェース装置
JP2556169B2 (ja) クロック切替回路
JP2663487B2 (ja) デジタル通信装置
JPS61101142A (ja) デ−タ保護回路
JPS6340921Y2 (ja)
JPH02159152A (ja) 伝送路インタフェース受信装置
KR910005316B1 (ko) 유도 과반수 검출방법에 의한 디지탈 전화기와 데이타 터미날간의 데이타 통신회로
JPS62285553A (ja) デ−タ伝送装置
JPH031610A (ja) 信号検出回路
JPH066341A (ja) 調歩同期方式通信のための受信回路
JPS6392142A (ja) 調歩同期式伝送方式
JPH02148931A (ja) 自動データ通信方式
JPH0323750A (ja) 障害検出方式
JPS63306723A (ja) 監視信号転送回路
JPH05316167A (ja) Dce縦続接続方式
JPH10177547A (ja) シリアルデータ通信回路
JPS603228B2 (ja) 信号受信制御回路