JPS60130953A - Msk復調回路 - Google Patents

Msk復調回路

Info

Publication number
JPS60130953A
JPS60130953A JP24039383A JP24039383A JPS60130953A JP S60130953 A JPS60130953 A JP S60130953A JP 24039383 A JP24039383 A JP 24039383A JP 24039383 A JP24039383 A JP 24039383A JP S60130953 A JPS60130953 A JP S60130953A
Authority
JP
Japan
Prior art keywords
level
waveform
circuit
input signal
residual noise
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP24039383A
Other languages
English (en)
Other versions
JPH0436495B2 (ja
Inventor
Hiroshi Okuhara
奥原 弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP24039383A priority Critical patent/JPS60130953A/ja
Publication of JPS60130953A publication Critical patent/JPS60130953A/ja
Publication of JPH0436495B2 publication Critical patent/JPH0436495B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、M S K (Minimum 5hift
 Keying)信号を遅延検波する復調回路に関し、
特に無変調信号入力時の誤動作を防止しようとするもの
である。
従来技術と問題点 位相連続F S K (Frequency 5hif
t Keying)の一種で変調率0.5のMSK変調
方式は、例えば第1図(a)に示す符号列の“1”に対
して12−00H2の波形を、また0”に対して180
0Hzの波形を位相連続で割り当てることにより同ri
A…)の送信信号を得る。(C)は受信信号で、伝送歪
等がなければ山)の波形と同じ−である。この受信信号
Cは第23!Iの受信BPF (バンドパスフィルタ)
1を通して第1の波形整形回路2に導びかれ、ここでデ
ジタル波形dに変換される。これが第1図(dlの波形
である。
MSK復調方式には種々のものがあるが、遅延検波方式
では遅延検波回路3においてデジタル波形dを送信符号
列の1ビツトに相当する時間遅延させ、これと環デジタ
ル波形dのEOR(排他的論理和)をとって、その結果
化じた微小なヒゲを受信LPF (ローパスフィルタ)
4で除去し、更になまった波形を第2の波形整形回路5
でデジタル波形eに整形する方法をとる。この波形eが
第1図(e)に示す復調出力で、符号誤りがなければ同
図T8)の送信データに一致する。
ところで強電界の状態でデータ伝送を行う場合、受信信
号が無変調のとき(データがない部分)はその残留ノイ
ズが第1図(f)のような波形になる。
この波形の振幅は同図(e)の1/2o程度と小さい−
が、波形整形回路2の反転レベル(スレッショルドレベ
ル)7!+<BPF1出ヵの直流レベルDCに一致して
いると、波形整形出力はあたかもデータがあるかの如く
に1.0に変化する。勿論、これはランダムであるが、
問題はこのようなランダムパルスの復調出力中にフレー
ムパターンが誤検出されると、パーソナル無線の場合誤
受信の原因となる。
第3図+alはパーソナル無線のデータフォーマットで
、1フレーム(200m5)は1.0を繰り返t40m
sのビット同期パターン、I5ビットのフレームパター
ンF、そしてデータ部からなる。
パーソナル無線ではフレームパターンFの14ビツトが
正常に検出されるとそれ以後をデータとして受けるので
、前述したランダムパルスからフレームパターンを誤検
出するとそれ以降をデータとして誤受信することは明ら
かである。第3図(1])は= 変調s分の一部にラン
ダムパルスによるフレームパターンF′が含まれている
ことを示す例である。この場合は、F′を検出した時点
からそれ以降をデータとして受信するが、そこはビット
同期パターン等であるので、正規の交信は期待できない
このような問題を解決するため、従来はフレームパター
ンFに先立つビット同期パターンモ検出し、両者が検出
されたときに初めてデータとして受け入れる様にする方
式がある。しかし、このようにすると逆にビット同期パ
ターンを正常に検出できないと、以後にフレームパター
ンFが正規にある場合でもこれを検出することができず
、従って正規のデータを受けることができない欠点があ
る。また、ビット同期パターンを検出する回路の構成が
複雑である難点もある。
発明の目的 本発明は、遅延検波前の波形整形に際し、反転レベルと
入力信号との間にオフセント電圧を設定して残留ノイズ
は検出しないようにすることにより、簡単な回路構成で
上述した欠点を除去しようとするものである。
発明の構成 本発明は、受信したMSK信号をバンドパスフィルタを
通して波形整形回路に与え、該回路でデジタル波形に変
換した後遅延検波するMSK復調回路において、該波形
整形回路の反転レベルと入力信号の直流レベルとの間に
オフセット電圧を設定することで該入力信号の残留ノイ
ズを検出しないようにするレベルシフト回路を設けたこ
とを特徴とするが、以下図示の実施例を参照しながらこ
れを詳細に説明する。
発明の実施例 第4図は本発明め一実施例を示す構成図で、第1図と同
一部分には同一符号が付しである。本例では受信BPF
Iと波形整形回112の間に、波形整形回路2への入力
信号の直流レベルを該回@20反転レベル(スレッショ
ルドレベル)、jl:す低く(逆でもよい)するレベル
シフト回路6を設けである。具体的には反転レベルはV
DD/2であるが、非反転入力に加えられる入力信号の
直流レベルDCは抵抗R1,R2の分圧比で定まる値に
低下させられている。この分圧比によるオフセット電圧
V as=VDD/ 2− D Cが第1図(f)の残
留ノイズの振幅を越えればノイズによるランダムパター
ンは再生しない。しかし、オフセット電圧Vosが大き
すぎると正規の信号に対する復調パターンのデユーティ
が変化し過ぎて送信データを再生できない。
そこで、一応の目安としてオフセット電圧Vosの設定
幅を受信入力信号の振幅Hの1/20〜1/2とする。
オフセント電圧Vosの下限H/20は、残留ノイズの
振幅に相当する。その理由は残留ノイズの一部を波形整
形しても連続したランダムパターンとはならないので、
フレームパターンと誤る確率は著しく低下するからであ
る。これに対し、オフセット電圧Vsの上限H/2は符
号誤り率との関係で規制される。第5図〜第9図はこれ
を波形上で示すもので、各図の(A)は入力信号の直流
レベルDCと反転レベルVDD/2との間のオフセント
電圧Vosを入力信号の振幅Hとの関係で示したもので
ある。即ち、第5図はV os = 0 %第6図はV
 os= H/ 10、第7図はVos=H/4、第8
図はVos=H/2、第9図はVos=3H/4である
。また各図の(B)は波形整形回路2の出力、(C)は
それを遅延検波回路3で1ビツトシフトしたもの、(D
)は波形B、CのEOR出力、従って遅延検波出力であ
る。
この遅延検波出力りに送信データの情報が含まれている
が、同時に検波時のノイズ(ヒゲ)Nがあるので、これ
を次段のLPF4で除去する必要がある。Vosの上限
はこのノイズNの除去に際し、データが欠落しないこと
である。−例として第5図(D)のスペースSl、S2
とその間のマークM1に注目すると、このマーク部分が
第6図(D)ではノイズ(ヒゲ)NによってMl、とM
1□に分割されるが、ノイズNは充分に細い(周波数が
高い)のでLPF4での除去が可能である。しかし、第
9図(D)ではこのノイズNの幅と両端のマークM、、
、M、2の幅が同様になるので、ノイズNを除去しよう
とすればマークM、、、M、2も欠落する。
第7図(D)或いは第8図(D)はこの中間で、LPF
4の定数設定でノイズNが除去できる。
発明の効果 以上述べたように本発明によれば、簡単なレベルシフト
回路を追加するだけで残留ノイズによる影響を除去でき
、しかも正規のデータ受信には支障のないMSK復鋼復
路回路成できる利点がある。
【図面の簡単な説明】
第1図はMSK方式の波形図、第2図は従来のMSK復
調回路の一例を示すブロック図、第3図はパーソナル無
線のデータフォーマットの説明図、第4図は本発明の一
実施例を示すブロック図、第5図〜第9図はオフセソ)
電圧を異ならせた動作波形図である。 図中、1は受信バンドパスフィルタ、2は波形整形回路
、3は遅延検波回路、6はレベルシフト回路である。 出 願 人 富士通テン株式会社 代理人弁理士 青 柳 稔 第1図 第2図 第8図 第4図

Claims (1)

    【特許請求の範囲】
  1. 受信したMSK信号をバンドパスフィルタを通して波形
    整形回路に与え、該回路でデジタル波形に変換した後遅
    延検波するMSK復調回路において、該波形整形回路の
    反転レベルと入力信号の直流レベルとの間にオフセット
    電圧を設定することで該入力信号の残留ノイズを検出し
    ないようにするレベルシフト回路を設けたことを特徴と
    するMSK復稠復路回
JP24039383A 1983-12-19 1983-12-19 Msk復調回路 Granted JPS60130953A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24039383A JPS60130953A (ja) 1983-12-19 1983-12-19 Msk復調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24039383A JPS60130953A (ja) 1983-12-19 1983-12-19 Msk復調回路

Publications (2)

Publication Number Publication Date
JPS60130953A true JPS60130953A (ja) 1985-07-12
JPH0436495B2 JPH0436495B2 (ja) 1992-06-16

Family

ID=17058809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24039383A Granted JPS60130953A (ja) 1983-12-19 1983-12-19 Msk復調回路

Country Status (1)

Country Link
JP (1) JPS60130953A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5685962A (en) * 1979-12-14 1981-07-13 Nippon Telegr & Teleph Corp <Ntt> Demodulating circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5685962A (en) * 1979-12-14 1981-07-13 Nippon Telegr & Teleph Corp <Ntt> Demodulating circuit

Also Published As

Publication number Publication date
JPH0436495B2 (ja) 1992-06-16

Similar Documents

Publication Publication Date Title
US4870659A (en) FSK demodulation circuit
US3980825A (en) System for the transmission of split-phase Manchester coded bivalent information signals
US4027335A (en) DC free encoding for data transmission system
USRE31311E (en) DC Free encoding for data transmission system
IL39522A (en) Data demodulator employing multiple correlations and filters
US4525848A (en) Manchester decoder
JP3108364B2 (ja) データ復調装置
JPH059975B2 (ja)
JP2572984B2 (ja) フェ−ズコヒレント復調器
JPS60130953A (ja) Msk復調回路
US6617917B2 (en) Caller-ID demodulation apparatus and method using multiple thresholds
JP3383717B2 (ja) 位相変調波の復調装置
JPS6362931B2 (ja)
JP2795761B2 (ja) Msk信号復調回路
US5111482A (en) Msk signal detector
JP3271180B2 (ja) データ復調装置
JP3441378B2 (ja) 符号化方法、符号化装置、復号化方法、復号化装置及び情報記録媒体
JPH0352699B2 (ja)
JPH0528547B2 (ja)
JPH0420297B2 (ja)
JPS61195045A (ja) 監視用制御信号復調回路
JPH0193950A (ja) ディジタルfm検波復調方式
JPH0584100B2 (ja)
JPH0556087A (ja) 変調周波数検出回路
JPS59134938A (ja) デイジタル信号伝送方式