JPS60116286A - 映像同期信号分離装置 - Google Patents
映像同期信号分離装置Info
- Publication number
- JPS60116286A JPS60116286A JP22366183A JP22366183A JPS60116286A JP S60116286 A JPS60116286 A JP S60116286A JP 22366183 A JP22366183 A JP 22366183A JP 22366183 A JP22366183 A JP 22366183A JP S60116286 A JPS60116286 A JP S60116286A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- synchronization signal
- synchronizing signal
- vertical synchronizing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
- H04N5/10—Separation of line synchronising signal from frame synchronising signal or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、映像効果装置やビデオスイ・7チヤーその他
映像信号を扱う機器において、水平同期信号及び垂直同
期信号をおのおの必要とするような機器に使用する映像
同期信号分離装置に関するものである。
映像信号を扱う機器において、水平同期信号及び垂直同
期信号をおのおの必要とするような機器に使用する映像
同期信号分離装置に関するものである。
従来例の構成とその問題点
第1図は従来の映像同期信号分離装置を示している。以
下にこの従来例の構成について各部の信号波形を示した
第2図とともに説明する0第1図において、1は標準映
像信号入力端子で、前置増幅器2に接続されている。前
置増幅器2の出力は低域通過フィルタ3および高域通過
フィルり4に接続され、低域通過フィルタ3の出力は垂
直同期信号出力端子5へ接続され、また高域通過フィル
タ4の出力は水平同期信号出力端子6へ接続されている
。
下にこの従来例の構成について各部の信号波形を示した
第2図とともに説明する0第1図において、1は標準映
像信号入力端子で、前置増幅器2に接続されている。前
置増幅器2の出力は低域通過フィルタ3および高域通過
フィルり4に接続され、低域通過フィルタ3の出力は垂
直同期信号出力端子5へ接続され、また高域通過フィル
タ4の出力は水平同期信号出力端子6へ接続されている
。
次に上記従来例の動作について説明する。第1図および
第2図において、標準映像信号入力端子1に入力された
標準映像信号(イ)は前置増幅器2の増幅特性により振
巾分離され複合同期信号(ロ)のみとなる。複合同1す
」信号(ロ)は低域通過フィルり3、高域通過フィルタ
4へ入力される。低域通過フィルタ3では複合同期信号
の低域成分が通過し、垂直同期信号出力節11子5に垂
直同期信号0として出力される。
第2図において、標準映像信号入力端子1に入力された
標準映像信号(イ)は前置増幅器2の増幅特性により振
巾分離され複合同期信号(ロ)のみとなる。複合同1す
」信号(ロ)は低域通過フィルり3、高域通過フィルタ
4へ入力される。低域通過フィルタ3では複合同期信号
の低域成分が通過し、垂直同期信号出力節11子5に垂
直同期信号0として出力される。
同様に、高域通過フィルタ4では複合同期信号(っの高
域成分が通過し、水平同期信号出力端子6へ出力され、
水平同期信号に)となる。
域成分が通過し、水平同期信号出力端子6へ出力され、
水平同期信号に)となる。
しかしなから、上記従来例においてる−11、低域通過
フィルタ3は原理的には積分回路であるため、(ホ)の
ように1H以上の位相遅延が生じ(ここでHは水平同期
周期とする)、寸だこの出力をデジタル回路等に接続す
る際、接続てれる回路のしきい値のレベルによっては位
相遅延がζらに生じ、捷たは十分に減少していない水平
同期成分によってあや寸って検出してし甘うこともあり
、垂直同期信号用に位相補正回路や、デジタル回路用イ
ンターフェースか別に必要になるといつた欠点かあった
。
フィルタ3は原理的には積分回路であるため、(ホ)の
ように1H以上の位相遅延が生じ(ここでHは水平同期
周期とする)、寸だこの出力をデジタル回路等に接続す
る際、接続てれる回路のしきい値のレベルによっては位
相遅延がζらに生じ、捷たは十分に減少していない水平
同期成分によってあや寸って検出してし甘うこともあり
、垂直同期信号用に位相補正回路や、デジタル回路用イ
ンターフェースか別に必要になるといつた欠点かあった
。
発明の目的
本発明は、」二記従来例の欠点を除去するものであり、
瓜直同1tllイ計号の位相遅ねを生じないようにする
ことを目的とする。
瓜直同1tllイ計号の位相遅ねを生じないようにする
ことを目的とする。
発明の構成
本発明は上記目的を達成するために、標準映像信号から
組合同期信号を検出し、これにより単安定マルチバイブ
レータを駆動し、この出力に」:り複合同1ull信号
をサンプリングして垂iト(同期信号を得るもので、単
純な回路構成で位相遅れの少ない垂直同期信号じを分離
する効果を有するものである。
組合同期信号を検出し、これにより単安定マルチバイブ
レータを駆動し、この出力に」:り複合同1ull信号
をサンプリングして垂iト(同期信号を得るもので、単
純な回路構成で位相遅れの少ない垂直同期信号じを分離
する効果を有するものである。
実施例の説]叫
以下に本発明の一実施例の構成について、図面とともに
説明する。
説明する。
第3図において、7は標準映像信号入力端子であり、こ
の端子7は前置増幅器8に接続され、その出力は高域通
過フィルタ9、単安定マルチバイブレーク−10お」:
びD形フリップフロップ11の入力へ接K16−tXi
’lている。まだ、単安定マルチバイブレータ−10の
出力はD形フリップフロップ11のクロック入力へ接続
されている。ここで単安定マルチバイブレーク−10の
時定数τは’AH以内に決めである。D形フリップフロ
ップ11の出力は垂直同期(i1i’−+;出力端子1
2へ接続をねている。
の端子7は前置増幅器8に接続され、その出力は高域通
過フィルタ9、単安定マルチバイブレーク−10お」:
びD形フリップフロップ11の入力へ接K16−tXi
’lている。まだ、単安定マルチバイブレータ−10の
出力はD形フリップフロップ11のクロック入力へ接続
されている。ここで単安定マルチバイブレーク−10の
時定数τは’AH以内に決めである。D形フリップフロ
ップ11の出力は垂直同期(i1i’−+;出力端子1
2へ接続をねている。
高域通過)、fルク9の出力id水平同期出力端子13
へ接続きノ1ている。
へ接続きノ1ている。
次に上記実力fri例の動作について第3図および第4
図により1;シ1、明ノーる。標準映像信号入力端子了
に入力きねた標準映像信号(イ)は前置増幅器8で振幅
分離さね、組合同期信号(ロ)となる。組合同期信号(
ロ)は、高域通過フィルタ9により高域性分のみ通過し
、水平同期信号(イ)として、水平同期信刊出力1IH
7、;子13へ出力はれる。一方、複合同11Jl信号
(ロ)は単安定マルチバイブレーク−10により一定幅
のパルス列に)に変換される。このパルス列に)によゆ
D形フリップフロップ11を駆動する。D形フリップフ
ロップ11にはデータ入力として組合同期信号(ロ))
か入力でねているため、パルス列に)の立」−リのエッ
ヂ部分て”D形フリップフロップ11は入力データと(
7ての複合同期信+ツ(ロ)をシッテ(サンプリング)
し、D形フリップフロップ11の出力へ伝速する。寸だ
立下りのエッヂ部分で(dD形ラフリップフロップ11
動作しないため立」−り部分でラッチしたデータを保存
している。
図により1;シ1、明ノーる。標準映像信号入力端子了
に入力きねた標準映像信号(イ)は前置増幅器8で振幅
分離さね、組合同期信号(ロ)となる。組合同期信号(
ロ)は、高域通過フィルタ9により高域性分のみ通過し
、水平同期信号(イ)として、水平同期信刊出力1IH
7、;子13へ出力はれる。一方、複合同11Jl信号
(ロ)は単安定マルチバイブレーク−10により一定幅
のパルス列に)に変換される。このパルス列に)によゆ
D形フリップフロップ11を駆動する。D形フリップフ
ロップ11にはデータ入力として組合同期信号(ロ))
か入力でねているため、パルス列に)の立」−リのエッ
ヂ部分て”D形フリップフロップ11は入力データと(
7ての複合同期信+ツ(ロ)をシッテ(サンプリング)
し、D形フリップフロップ11の出力へ伝速する。寸だ
立下りのエッヂ部分で(dD形ラフリップフロップ11
動作しないため立」−り部分でラッチしたデータを保存
している。
すなわち第4図の(ロ)、に)によれ&′1重直問直同
期期間、パルス列に)の立上りエツジ部分て+−J:複
合同>it) 信号(ロ)は論理的にロー(L)レベル
の/こめD形フリップフロップ11の出力はLレベルと
なり、垂直1i、l 1iil IHII”1 r−+
l+l 、i 7 t−n Ttl −y N 、、
−1’ −r −−+’ + a 小入力はハイ(H
)レベルとなるため、D形フリップフロップ11の出)
JI:に論理的にHレベルとなり(ホ)に示すような出
力かイ(1られる。その結果、組合同期信号の水平間h
11I1.、シフを有する部分と垂直同期信号を有する
部分とのレベル差を知るととかでき、D形フリノゾフr
J ノブ11の出力信号として、垂直同期信号(ホ)か
車内同期信号出力端子12へ出力はれ、複合同期信−づ
(ロ)から水平同期信号(ハ)と垂直同期信号゛(ホ)
か分肉11芒れる。
期期間、パルス列に)の立上りエツジ部分て+−J:複
合同>it) 信号(ロ)は論理的にロー(L)レベル
の/こめD形フリップフロップ11の出力はLレベルと
なり、垂直1i、l 1iil IHII”1 r−+
l+l 、i 7 t−n Ttl −y N 、、
−1’ −r −−+’ + a 小入力はハイ(H
)レベルとなるため、D形フリップフロップ11の出)
JI:に論理的にHレベルとなり(ホ)に示すような出
力かイ(1られる。その結果、組合同期信号の水平間h
11I1.、シフを有する部分と垂直同期信号を有する
部分とのレベル差を知るととかでき、D形フリノゾフr
J ノブ11の出力信号として、垂直同期信号(ホ)か
車内同期信号出力端子12へ出力はれ、複合同期信−づ
(ロ)から水平同期信号(ハ)と垂直同期信号゛(ホ)
か分肉11芒れる。
すなわち、木実流側によれば、組合同期信号から作成さ
れたサンプリングパルスにより、組合同期信号をサンプ
リングし、垂直同期信号を有する位置をレベルにより判
定することにより垂直同期信号を分離するため、従来の
方式と比較して、垂直同期信号の位相遅延は歿水平同期
周期内(V2H)と小をくなり、かつ論理的に垂直同期
信号を検出するため、後に論理回路と接続し易く、IC
化しやすいことや部品点数が少々くてよいといった利点
かある。
れたサンプリングパルスにより、組合同期信号をサンプ
リングし、垂直同期信号を有する位置をレベルにより判
定することにより垂直同期信号を分離するため、従来の
方式と比較して、垂直同期信号の位相遅延は歿水平同期
周期内(V2H)と小をくなり、かつ論理的に垂直同期
信号を検出するため、後に論理回路と接続し易く、IC
化しやすいことや部品点数が少々くてよいといった利点
かある。
発明の効果
本発明は上記のよう々構成であり、以下に示す効果が得
られるものである。
られるものである。
(2L) 論理1的に垂直同期信号を分離しているので
、分離σねた垂直同期信号は、位相遅延か最大でも係水
平同期内におaするという利点を有する。
、分離σねた垂直同期信号は、位相遅延か最大でも係水
平同期内におaするという利点を有する。
(b) 論理的に垂直同期信号を分離しているので部品
数が少なくてすみ、コスト低減がしやすいという利点を
有する。
数が少なくてすみ、コスト低減がしやすいという利点を
有する。
(C) 論理的に分離動作を行なうため、IC化しやす
いという利点を有する。 − (Ii) 論理的に分前動作を行なうため、他の論t1
11装置との接続か容易に行なえるという利点かある。
いという利点を有する。 − (Ii) 論理的に分前動作を行なうため、他の論t1
11装置との接続か容易に行なえるという利点かある。
第1図は従来の映像同期イ計号分離装置i?iの構成図
第2図は第1図における各部の波形図、第3図は本発明
の一実施例における映像同期信勺分離装置の構成図、第
4回は第3図における各部の波形図である。 7・・・標準映像信号入力端子、8・・・・・・前置増
幅器、9・・・高域通過フィルター13 ・・水平同期
信号出力端子、10・・・・・単安定マルチノクイフ゛
レータ−111D形フリップフロップ、12・ ・°。 垂直同期信号出力☆:)1子。 代俳人の氏名 弁理士 中 尾 敏 男 は力≧1名第
2図 \ A4→′舅V弓イI号 1u@弗信居d゛−− 第 3 図 第4図
第2図は第1図における各部の波形図、第3図は本発明
の一実施例における映像同期信勺分離装置の構成図、第
4回は第3図における各部の波形図である。 7・・・標準映像信号入力端子、8・・・・・・前置増
幅器、9・・・高域通過フィルター13 ・・水平同期
信号出力端子、10・・・・・単安定マルチノクイフ゛
レータ−111D形フリップフロップ、12・ ・°。 垂直同期信号出力☆:)1子。 代俳人の氏名 弁理士 中 尾 敏 男 は力≧1名第
2図 \ A4→′舅V弓イI号 1u@弗信居d゛−− 第 3 図 第4図
Claims (1)
- 標準映像信号から複合同期信号を検出し、前記複合同期
信号により所望の時定数を有する単安定マルチバイブレ
ータ−を駆動し、前記単安定マルチバイブレータ−の出
力により前記複合同期信号をサンプリングして垂直同期
信号を得ることを特徴とする映像同期信号分離装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22366183A JPS60116286A (ja) | 1983-11-28 | 1983-11-28 | 映像同期信号分離装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22366183A JPS60116286A (ja) | 1983-11-28 | 1983-11-28 | 映像同期信号分離装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60116286A true JPS60116286A (ja) | 1985-06-22 |
Family
ID=16801664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP22366183A Pending JPS60116286A (ja) | 1983-11-28 | 1983-11-28 | 映像同期信号分離装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60116286A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03106268A (ja) * | 1989-09-20 | 1991-05-02 | Sanyo Electric Co Ltd | テレビカメラの同期回路 |
-
1983
- 1983-11-28 JP JP22366183A patent/JPS60116286A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03106268A (ja) * | 1989-09-20 | 1991-05-02 | Sanyo Electric Co Ltd | テレビカメラの同期回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60116286A (ja) | 映像同期信号分離装置 | |
JPS648952B2 (ja) | ||
JPS6269776A (ja) | Pll装置 | |
US4600944A (en) | Low cost synchronizing signal separator | |
GB1001747A (en) | Improvements in and relating to information pulse transmission systems | |
JPS6235731A (ja) | デ−タ信号伝送方式 | |
JPS63318870A (ja) | 画像信号同期パルス分離回路 | |
JPS6033650Y2 (ja) | 同期信号分離装置 | |
JPH05137023A (ja) | 水平同期信号分離回路 | |
JPH0628383B2 (ja) | フレーム同期パターン分離回路 | |
JPS60171870A (ja) | フイ−ルド判定回路 | |
JP2699370B2 (ja) | Pll装置 | |
JP2793726B2 (ja) | 水平同期信号検出装置 | |
JPS6038910B2 (ja) | テレビ同期信号検出回路 | |
SU1141580A1 (ru) | Устройство дл преобразовани кода цифрового сигнала | |
JPS625515B2 (ja) | ||
JPS5833364A (ja) | 垂直同期信号分離回路 | |
SU1755392A1 (ru) | Амплитудный селектор | |
JPS63187876A (ja) | 同期信号分離回路 | |
JPS632468A (ja) | 同期分離回路 | |
SU650096A1 (ru) | Устройство дл воспроизведени информации с магнитного носител | |
JPS603256B2 (ja) | 同期回路 | |
JPS6115627B2 (ja) | ||
JPH02162968A (ja) | 同期判別及びノイズミュート回路 | |
JPS63187744A (ja) | クロツク抽出回路 |