JPS5985547A - マルチタスクプロセツサにおける排他的資源の管理方式 - Google Patents

マルチタスクプロセツサにおける排他的資源の管理方式

Info

Publication number
JPS5985547A
JPS5985547A JP19625982A JP19625982A JPS5985547A JP S5985547 A JPS5985547 A JP S5985547A JP 19625982 A JP19625982 A JP 19625982A JP 19625982 A JP19625982 A JP 19625982A JP S5985547 A JPS5985547 A JP S5985547A
Authority
JP
Japan
Prior art keywords
circuit
address
resource
information
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19625982A
Other languages
English (en)
Inventor
Toshikimi Takagi
高木 利公
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP19625982A priority Critical patent/JPS5985547A/ja
Publication of JPS5985547A publication Critical patent/JPS5985547A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/468Specific access rights for resources, e.g. using capability register

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、プログラム蓄積制御方式のマルチタスクプロ
セッサにおいて、メモリ、■10等の共用資源を排他的
に制御管理する方式に関する。
従来、共用資源の排他制御はプログラムで行なってお如
、空き状態をチェックし、そのチェック結果が空き々ら
ば使用宣言を行なうという逐次制御方式を用いている。
そのため、チェック開始から使用宣言終了までの間に他
のタスクとの競合を防ぐため予約方式とか割込み禁止方
式等の複雑な管理を必要とする欠点があった。
本発明の目的は、資源の使用状況チェックと使用宣言を
同時に行なえる回路を付加することにより、上記欠点を
解決し、資源の排他的管理が簡単に行なえるような排他
的資源の管理方式を提供することにある。
前記目的を達成するために、本発明によるマルチタスク
プロセッサにおける排他的資源の管理方式は、プログラ
ム蓄積制御方式のマルチタスクプロセッサにおいて、こ
のマルチタスクプロセッサに、特定の資源に対応付けし
たアドレス情報を送出するためのアドレスバスと、読出
しを指示するリード指示結線と、書込みを指示するライ
ト指示結線と、前記特定の資源を使用中であるか否かの
情報を受けるデータバスとを設け、一方、前記リード指
示結線とライト指示結線とアドレスバスとを入力とし、
前記リード指示結線より読出し指示があった場合は、そ
のアドレスより資源が使用中であるが否かの情報を読出
し、前記ライト指示結線より1込み指示があった場合は
、そのアドレスに資源未使用の情報が書込まれる記憶回
路と、前記記憶回路より資源未使用情報が出力されたと
きは前記データバスにその資源未使用情報を送出すると
ともにその資源使用情報を反転し、その反転信号をいま
読出した記憶回路のアドレスに書込ませ、前記記憶回路
より資源使用情報が出力されたときは、前記データバス
にその資源使用情報を送出する出力データ変換回路部と
を含む排他制御回路を設け、資源の空き状態チェックお
よび空きの場合の吠用宣言を同時に行なうようにしであ
る。
前記方式によれば、本発明の目的は完全に達成される。
以下、図面を参照して本発明をさらに詳しく説明する。
第1図は本発明方式にしたがって構成したマルチタスク
プロセッサシステムの一実施例を示す回路ブロック図で
あり、プログラム蓄積制御方式装置のうち中央制御装置
(マルチタスクプロセッサシステム)と排他制御回路を
示した図である。
排他制御回路は記憶装置への付加回路として、あるいは
独立したI10装置として構成できる。
本実施例は中央制御装置100と、排他制御回路300
と、中央制御装置100と排他制御回路300間ヲ接続
するデータバス210、アドレスバス220、リード指
示結線230と、およびライト指示結線240よ多構成
されている。
排他制御回路300はアドレスデコード回路310およ
びRAM回路320からなる記憶回路と、出力データ変
換回路330およびAND回路340からなる出力デー
タ変換回路部より構成されている。
アドレスデコード回路310とRAM回路320間は内
部アドレスバス311とRAM選択指示結線312で接
続されている。) RAM回路320と出力データ変換回路330間はRA
M出力結線321とRA M入力結線331で接続され
ている。
AND回路340と出力データ変換回路330間はデー
タバス出力指示結線341で接続されている。
アドレスデコード回路310とAND回路340間はf
’tAM選択指示結線312とリード指示結線220で
接続されている。
ここで中央制御装置100では排他制御を行なう資源と
排他制御回路300のアドレスで示されるデータと1対
1に対応する情報を保持しているものとする。。
まず、中央制御装置100とわ1.他制御回路330間
の各情報の送受から説明する。
中央制御装置100内の任意のタスクが特定の資源?使
用しだい場合、その資源と夕゛・」応するアドレスをア
ドレスバス220を介し、使用したい旨をリード指示結
線230を介し、排他制御回路330に伝える。
排他制御回路330はアドレスバス220で示されたア
ドレスと対応するR A、 M回路320内のデータ値
が未使用を示す「0」の場合は、データバス210を介
して中央制御装置100に使用可能を示す「0」を出力
するとともに、RAM回路320のデータ値を使用中を
示す「1」に変更する。
リド他制御回路300はアドレスバス220で示された
アドレスと対応するRAM回路320内のデータ値が使
用中を示す「1」の場合は、データバス210を介して
中央制御装置100に使用不可を示す「1」を出力する
中央制御装置100内の任童のタスクは自タスクが使用
中の資源の使用が終了した場合、その資源と対応するア
ドレスをアドレスバス220を介し、使用終了1〜だ旨
をライト指示結線240を介し、排他制御回路300に
伝える。
排他制御回路300は、アドレスバス220で示された
アドレスと対応するRAM回路320内のデータ値を未
使用を示す「O」とする。
以上により、中火制御装置100内のタスクにとっては
使用状態チェックと使用宣言が同時に行なわれたことに
なる。
次に排他制御回路300に含まれる、アドレスデコード
回路310、RAM回路32o1 出力データ変換回路
330、AND回路340の動作について説明する。
アドレスデコード回路310はアドレスバス220とリ
ード指示結線230とライト指示結線240を入力とし
、アドレスバス220で示されるアドレス情報が排他制
御回路300を示すかどうかを判定し、排他制御回路3
00を示す場合はfJM回路320にRAM選択指示結
#i!312と内部アドレスバス311を介して伝え、
AND回路340にRAM選択指示結線312を介して
伝える。
RAM回路320は内部アドレスバス311とRAM選
択指示結線312とRA M入力結線331を入力し、
RAM選択指示結線312で指示されると、内部アドレ
スバス311で示されるアドレスのデータ値をR,AM
出力結線321を介して出力データ変換回路330に伝
えた後、そのデータ値の内容をRAM入力結線で示され
る内容に変更する。
出力データ変換回路330はRAM出力結線321とデ
ータバス出力指示結線341を入力とし、データバス出
力指示結線341で指示されると、RAM出力結線32
1で示される値をデータノ(ス210に出力するととも
に、RAM入力結線331には「1」を出力する。 デ
ータバス出力指示結線341で指示されない場合は「O
」をR,AM入力結線331に出力し続ける。
AND回路340はリード指示結線230とRAM選択
指示結線312を入力とし、両入力のAND論理演算の
結果をデータバス出力指示結線341を介して出力デー
タ変換回路330に伝える。
本発明は以上説明したように、状態のチェックおよび状
態宣言を同時に行なう回路を記憶装置の一部等に付加す
ることによシ、プログラム蓄積制御方式における排他制
御を簡単にする効果がある。
【図面の簡単な説明】
第1図は本発明方式にしたがって構成したマルチタスク
プロセッサシステムの一実施例ヲ示ス回路ブロック図で
ある。 100・・・中央制御装置(マルチタスクプロセッサ) 210・・・デー’Iバス  220・・・アドレスバ
ス230・・・リード指示結線 240・・・ライト指示結線 300・・・排他制御回路 310・・・アドレスデコード回路 311・・・内部アドレスバス 312・・・RAM選択指示結線 320・・・比A、M回路 321・・・l−LAM出力結糺j 豆・・・出力データ変換回路 331・・・ルAM入力結線 340・・・ANI)回路 341・・・データバス出力指示結線 特許出願人 日本電気株式会社

Claims (1)

    【特許請求の範囲】
  1. プログラム蓄積制御方式のマルチタスクプロセッサにお
    いて、このマルチタスクプロセッサに、特定の資源に対
    応付けしたアドレス情報を送出するだめのアドレスバス
    と、読出しを指示するリード指示結線と、書込みを指示
    するライト指示結線と、前記特定の資源を使用中である
    か否かの情報を受けるデータバスとを設け1一方、前記
    リード指示結線とライト指示結線とアドレスバスとを入
    力とし、前記リード指示結線よシ読出し指示があった場
    合は、そのアドレスよシ資源が使用中であるか否かの情
    報を読出し、前記ライト指示結線よシ書込み指示があっ
    た場合は、そのアドレスに資源未使用の情報が書込まれ
    る記憶回路と、前記記憶回路より資源未使用情報が出力
    ずれたときは、前記データバスにその資源未使用情報を
    送出するとともにその資源使用情報を反転し、その反転
    信号をい壕読出した記憶回路のアドレスに書込ませ、前
    記記憶回路より資源使用情報が出力されたときは、前記
    データバスにその資源使用情報を送出する出力データ変
    換回路部とを含む排他制御回路を設け、資源の空き状態
    チェックおよび空きの場合の使用宣言を同時に行なうこ
    とを特徴とするマルチタスクプロセッサにおける排他的
    資源の管理方式。
JP19625982A 1982-11-09 1982-11-09 マルチタスクプロセツサにおける排他的資源の管理方式 Pending JPS5985547A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19625982A JPS5985547A (ja) 1982-11-09 1982-11-09 マルチタスクプロセツサにおける排他的資源の管理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19625982A JPS5985547A (ja) 1982-11-09 1982-11-09 マルチタスクプロセツサにおける排他的資源の管理方式

Publications (1)

Publication Number Publication Date
JPS5985547A true JPS5985547A (ja) 1984-05-17

Family

ID=16354830

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19625982A Pending JPS5985547A (ja) 1982-11-09 1982-11-09 マルチタスクプロセツサにおける排他的資源の管理方式

Country Status (1)

Country Link
JP (1) JPS5985547A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992005490A1 (en) * 1990-09-18 1992-04-02 Fujitsu Limited Exclusive control method for shared memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992005490A1 (en) * 1990-09-18 1992-04-02 Fujitsu Limited Exclusive control method for shared memory
US5377324A (en) * 1990-09-18 1994-12-27 Fujitsu Limited Exclusive shared storage control system in computer system

Similar Documents

Publication Publication Date Title
US4737932A (en) Processor
US7725621B2 (en) Semiconductor device and data transfer method
JPS58184668A (ja) メモリの書込み制御方式
US4467454A (en) High-speed external memory system
JPS5985547A (ja) マルチタスクプロセツサにおける排他的資源の管理方式
JPS6111873A (ja) 16ビツトマイクロプロセツサによる8ビツトおよび16ビツトの各周辺装置へのアクセス方法
JPS6146552A (ja) 情報処理装置
JP3266610B2 (ja) Dma転送方式
JPH07319840A (ja) マルチcpu装置
JPH0673099B2 (ja) ファイル装置の占有制御方式
JP2803270B2 (ja) Scsiホストアダプタ回路
JP2576236B2 (ja) プログラマブルコントローラの通信方法
JP2884943B2 (ja) アドレス調停回路
JPH05173936A (ja) データ転送処理装置
JPH1145209A (ja) プログラム転送システム
JPH053018B2 (ja)
JPH10269170A (ja) バス接続装置
JPH0764849A (ja) プロセッサの共有メモリ制御装置
JPH0449460A (ja) Dmaコントローラ
JPH07109599B2 (ja) 処理システムの情報転送装置
JPS60112166A (ja) バス接続インタフェイス装置
JPH09330305A (ja) システム複合型装置
JPH0573473A (ja) 産業用コンピユータシステム
JPH02219105A (ja) プログラマブルコントローラ
JPH1019995A (ja) 試験パターン発生器