JPS59139636A - ボンデイング方法 - Google Patents

ボンデイング方法

Info

Publication number
JPS59139636A
JPS59139636A JP58008366A JP836683A JPS59139636A JP S59139636 A JPS59139636 A JP S59139636A JP 58008366 A JP58008366 A JP 58008366A JP 836683 A JP836683 A JP 836683A JP S59139636 A JPS59139636 A JP S59139636A
Authority
JP
Japan
Prior art keywords
metal
protrusion
lead
semiconductor element
metallic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58008366A
Other languages
English (en)
Other versions
JPH0158864B2 (ja
Inventor
Kenzo Hatada
畑田 賢造
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58008366A priority Critical patent/JPS59139636A/ja
Publication of JPS59139636A publication Critical patent/JPS59139636A/ja
Publication of JPH0158864B2 publication Critical patent/JPH0158864B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/86Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using tape automated bonding [TAB]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の第1」用分野 本発明は半導体素子上の電極と外部金属リードとを接合
する場合のボンディング方法に関するものである。
従来例の構成とその問題点 近年、IC,LST等の半導体素子は各種の家庭電化製
品、産業用機器の分野へ導入されている。
これら家庭電化製品、産業用機器に省資源化、省電力化
のためにあるいは利用範囲を拡大させるために、小型化
、薄型化のいわゆるポータプル化が促進されてきている
半導体素子においてもポータプル化に対応するために1
、パッケージングの小型化、薄型化が要求されてきてい
る。拡散工程、電極配線工程の終了したシリコンスライ
スは半導体素子単位のチップに切断され、チップの周辺
に設けられたアルミ電極端子から外部端子へ電極リード
を取出して取扱いやすくしまた機械的保護のためにパッ
ケージングされる。通常、これら半導体素子のパッケー
ジングにIDIL、チップキャリヤ、テープキャリヤ方
式等が用いられている。この中で接続箇所の信頼性が高
く、小型化、薄型化のパッケージングを提供できるもの
として、テープキャリヤ方式がある。テープキャリヤ方
式による半導体素子のパッケージングは法導体素子上の
電極端子にバリヤメタルと呼ばれる多層金属膜を設け、
さらに、この多層金属膜上に電気メツキ法によシ金属突
起を設ける。そして、一定幅の長尺のポリイミドテープ
上に金属リード端子を設け、半導体素子の電極上の金属
突起とリード端子とを、電極端子数に無関係に同時に一
括接続するものである。しかしながら従来のテープキャ
リヤ方式も種々の問題を含んでいる。そこで本発明者ら
は特願昭56−37499号においてテープキャリヤ方
式を基本にした、新規なる接合方法(以下転写バンプ方
式と呼称する)を提案した。
この発明の主な特徴は半導体素子上に金属突起を形成す
る必要がないとともに、さらに金属突起を転写方式によ
り金属リード側に形成することにある。
第1図をもとにして本発明らが先に提案した上記発明の
一実施例の方法をのべる。
ます長尺のポリイミイド樹脂テープ21上に電極リード
22が形成される。電極リード22は例えば35μm厚
さのCu箔に0.2〜1.Qμm程度ノSn メッキを
施こしたもので、通常のフィルムキャリヤ方式に用いる
構成と同一のものである。
次に基板23上に金属リード220間隔と四−寸法に金
属突起24が電解メッキ法で形成される(第1図&)。
金属突起24と金属リード22とを位置合せし、ツール
26で矢印27のごとく加熱、加圧すれば(第1図b)
、仮に金属突起24がAuで構成されておれば、金属リ
ード22に形成されているSn と共晶を起こし、完全
な接合を得ることができる。加圧2了を取り去れば、金
属突起24は基板23側から剥離され、金属リード22
に接合された状態となる(第1図C)。第1図Cの状態
は基板23の金属突起24を、金属リード22側に転写
したことになる。
次に半導体素子25上のアルミニウム電極28に金属突
起24を位置合せし、ツール26′で27′のごとく加
熱、加圧する(第1図d)。この動作により、金属突起
24のAu  と半導体素子25上のアルミニウム電極
28とは合金化し、完全な接合を得ることができる。こ
の状態を第1図eに示した。
この第1図の方法において、金属リード22の間隔、基
板23上に形成した金属突起24の間隔さらに半導体素
子25上のアルミニウム電極28の間隔は同一値である
以上のべた本発明者らが先に提案した方法は通常用いら
れているフィルムキャリヤのリードに、別の基板上に形
成した金属突起とを接合せしめ、この段階でリードに金
属突起を転写するものである。そしてリードに形成され
た金属突起は半導体素子上のアルミニウム電極と容易に
接合される。
この方式は、基本的にはネイルヘッドのワイヤボンディ
ングの金ボールを一括して、多数個、同時に接合せんと
する思想である。
本発明者は、この方式において、金属突起と接する金属
リードが板状の平坦であると、前記金属突起が半導体素
子上のアルミニムラ電極と接し、加圧、加熱される時、
前記金属突起は前記金属リードにより押圧され、前記金
属リードの巾方向に対しては、塑性変形を起こし、前記
金属リードの1]からはみ出しつつアルミニウム電極表
面の酸化物を除去し、八u−Afiの合金化を促進し、
確実な液化を得ることができるが、金属リードの長さ方
法に対しては、前記金属突起が金属リードで全て覆われ
た状態であるため、単に上面から押しつぶされる形とな
り、前記アルミニウム電極表面の酸化物を除去し、へu
−Aj2合金化を促進する度合が著しるしく小さく、接
合力が低くなることを見いだした。
発明の目的 本発明はこのような従来の問題に鑑み、金属突起を接す
る金属リードに突部を設けた形状にすることにより、半
導体素子上のアルミニウム等の電極と金属突起の接合強
度を高め、接合の信頼性をより高めたボンディング方法
を提供することを目的とする。
発明の構成 本発明は金属リードへ転写された金属突起を半導体素子
上のアルミニウム電極に接合する際の前記金属リードの
前記金属突起と接する領域に突部を形成するものである
。この方法によシ、前記金属突起は、加圧、加熱時に前
記金属リードの突部で押圧され、前記金属リードの中力
法および長さ方向に、おしつぶされ拡がるものである。
すなわち、入力におしつぶされ拡がるものであるが、こ
の時にアルミニウム電極上の酸化物も入力に取り除かれ
、金属突起とアルミニウム電極との接合面が増すもので
ある。
天流側の説明 第2図(a) 、 (b)は本発明の実施例の金属リー
ドの構成を示している。ポリイミド、ポリエステル。
ガラスエポキシ等の樹脂フィルム31に半導体素子を載
置するための開孔部32かあり、金属り−ド33は、前
記樹脂フィルム31上から前記開孔部32−1で延在し
ている。第2図(a)は、平面図であるが、金属リード
33の断面A−A′を示したのが第2図(b)である。
本発明の特徴である金属リード33は半導体素子を載置
するための開孔部32において、その先端に突部34を
形成するものである。
前記金属リード33の突部34は、半導体素子上のアル
ミニウム電極の位置と対応した位置に形成される。金属
リード上に突部34を設ける方法は、光蝕刻法によシ形
成でき、例えば、一定の厚さの金属リードを形成するた
めの金属箔を、前記突部34を形成する領域のみを残し
て、周辺の領域をエツチング除去35 、35’L、L
がる後、再び光蝕刻法により金属リート状にエツチング
にょ9形成すれば、第2図(−)の構成が得られる。
前記金属リード33上の突部34の面積は、光蝕刻法に
より自由に遜抗できるものであるが、少なくとも後述す
る金属突起の平面積よりも小さく形成されるものである
。前記金属リード33は、前記金属突起よυも硬い材料
、すなわち前記突起がAu で構成されるならば、前記
金属リード33は例えばCu で構成され、Sn 、 
Au 、 Ni等の膜36を電解又は無電解メッキ法に
より形成するものである。
次に本発明により転写バンプ方式で半導体素子を実装す
る工程を第3図、第4図、第6図で説明する。
金属層を有する基板37上に形成されたAuの虻桶矢匙
38群とフィルム樹脂上に設けら、f″Lだ金属リード
33の先端の突部34とを位置合せする(第3図(a)
)。この状態において、前記金属突起38の平面積は前
記金属リード33の突起34の平面積よりも大きく形成
するものである。この状態を第4図(a) K:示した
。第4図(−)は前記金属IJ−ドと金属突起を平面的
に観察した状態である。
次に加熱したボンディングツール39により加圧すれば
例えばSn  メッキされた前記金属リード33は前記
金属突起38とAu−3nの合金を形成し、前記ボンデ
ィングツール39を除去すれば第3図(b)の如く、前
記金属突起38は金属リード33の突部34に接合、転
写されるものである。第4図(b)もこの状態を示し、
前述した如く、前記金属リード33の突部の前記金属突
起と接する面は、金属突起の平面よりも小さく形成され
ていることが判る。
次いで、IC,Z、SI等の半導体素子40上に形成さ
れるアルミニウム電極41と前記転写接合した前記金属
リード33上の金属突起38とを位置会せする(第3図
(C))oシかるのち、ポンディグツール42により加
圧、加熱すれば、前記金属突起38は半導体素子40上
のアルミニウム電極に接合されるものである(第3図(
d))。本発明の特徴とするところの第3図(d)の状
態をさらに第6図で詳細に説明する。
第5図(a)は半導体素子40上のアルミニウム電  
 ゛極41上に前記金属リー133に転写した金属突起
38が接合された状態を示している。前記金属リード3
3は金属突起38よりも硬い材料で構成され、さらに前
記金属リード33の突部34が金属突起の平面上の中心
部に接合している。したがって、前記金属リード33を
加圧すれば、前記金属リード33上の突部34は、前記
金属突起38の中心部に喰い込むことになり、このため
に前記突起部34下の金属突起38は、突部34の周辺
に強引に押し出された状態になる。前記突部34によシ
前記金属突起38が押[7出されると同時に、前記半導
体素子40上のアルミニウム電極41の表面も少しく削
に取られる状態となり、アルミニウム電極41上の酸化
物は除去されつつ、新鮮なアルミニウム層が露出し、こ
れが前記押し出されつつある金属突起のAu−ARの合
金化を促進し、強固な接合が得られるものである。
ここで本発明の如き前記金属リード33に突部34を設
けた構成にあっては、前記突部34が前記金属突起38
のほぼ中心部に位置し、加圧する事になるから加圧する
ことにより前記金属突起38は八方に押し出され42,
43、第5図(b)の如く前記突部の周囲に盛り上る事
になる。
すなわち、突部34は、金属突起38を八方に押し広け
、アルミニウム電極上の酸化物を除去し、接合面積を拡
大するものである。
次いで、前記金属リードの先端に突部を形成する他の方
法についてのべる。金属リードへ突部を形成するには前
述した如く、突部領域以外を工・ッチング除去して形成
することもできるが第6図。
第7図に示す如く、機械的に成型することによっても形
成できるものである。
第6図では、先端に突部を設けた金型60で金属リード
33の先端を押圧すれば、前記金属り−ド33は金型5
0の突部に沿って押し下げられ、突部61を形成できる
。又、他の実施例では、凹部を有する金型62で金属リ
ード33を押圧すれば、金型52の凹部の領域に突部5
3を形成できる。
この様に、機械的に押圧する金型50,62等を用いて
、成型し突部を設ければ、著しるしく容易に金属リード
33に突部る形成できるものである。
発明の効果 ■ 前記金属リード上の突部が前記金属突起の中心部に
位置し、加圧時に圧力が金属突起の中心から作用するか
ら、前記金属突起は八方に押し広げられ、その分、アル
ミニウム電極との接合面積を拡大し、強固な接合強度を
得ることができるばかりでなく、接合の信頼性が著しる
しく増大するものである。従来の金属リードであると、
前記金属リードの巾方向(2方向)しが前記金属突起は
押し広げられない、したがって、加圧力が充分に有効的
に作用せJ゛、接合面積は小さくなり、かつ接合強度も
低下するものであるO ■ 従来は金属リードを加圧すれば、前記金属突起が金
属リードの長手力法第5図で言えば43の方向に押しつ
ぶされる。この押しつぶされた金属突起は前記半導体素
子のアルミニウム電極の酸化物を除去する効果はなく、
単に押しつぶれる事のみであって、ついには、半導体素
子の′端部44に達し、電極との電気的リークまたは、
短絡を発生させるものであった。しかしながら本発明の
構成であれば、前記押し出された金属突起は金属リード
に設けた突起周辺に常に介在する事になるから、従来の
如く、半導体素子の端部44に接し、電気的不良を発生
させることがない。
【図面の簡単な説明】
第1図(a)〜(e)は本発明者らがすでに提案した転
写バンブ方式を示す製造工程断面図、第2図(a)。 (b)は本発明に用いる突部を有した金属リードを示す
実施例の平面図と断面図、第3図(、)〜(d)は本発
明の実施例の金属リードを用いた転写バンプ方式を示す
製造工程断面図、第4図(a) 、 (b)は実施例の
金属リードを用いて金属突起を転写した状態を示す平面
図と断面図、第6図(a) 、 (b)は第4図の構成
の金属リードを半導体素子に接合した状態を示す平面図
と断面図、第6図、第7図は金属リードに突部を形成す
るための他の実施例の工程断面図である。 21.31・・ ・・絶縁フィルム、22.33・・・
・金属リード、34・ 突部、24.38・・・金属突
起、25.40・・・・・半導体素子、28.41・・
・・・アルミニウム電極。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図 3/ 第3図 3/ 7 \\\\\\− 塔5図 廣 第6 第7 図 3/

Claims (1)

    【特許請求の範囲】
  1. 基板上に形成された金属突起を金属リードに接合し、前
    記基板より前記金属突起を分離した後、前記金属リード
    に接合した金属突起と半導体素子上の電極とを加圧、加
    熱して接合する方法において、前記金属リードの前記金
    属突起と接する領域に突部を形成したことを特徴とする
    金属リードへのボンディング方法。
JP58008366A 1983-01-20 1983-01-20 ボンデイング方法 Granted JPS59139636A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58008366A JPS59139636A (ja) 1983-01-20 1983-01-20 ボンデイング方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58008366A JPS59139636A (ja) 1983-01-20 1983-01-20 ボンデイング方法

Publications (2)

Publication Number Publication Date
JPS59139636A true JPS59139636A (ja) 1984-08-10
JPH0158864B2 JPH0158864B2 (ja) 1989-12-13

Family

ID=11691236

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58008366A Granted JPS59139636A (ja) 1983-01-20 1983-01-20 ボンデイング方法

Country Status (1)

Country Link
JP (1) JPS59139636A (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63288033A (ja) * 1987-05-20 1988-11-25 Matsushita Electric Ind Co Ltd フイルムキヤリア
US5058800A (en) * 1988-05-30 1991-10-22 Canon Kabushiki Kaisha Method of making electric circuit device
JPH03290937A (ja) * 1989-12-29 1991-12-20 Orient Watch Co Ltd バンプ付き金属リード及びその製造方法
US5081520A (en) * 1989-05-16 1992-01-14 Minolta Camera Kabushiki Kaisha Chip mounting substrate having an integral molded projection and conductive pattern
EP0508462A2 (en) * 1991-04-12 1992-10-14 Texas Instruments Incorporated Microelectronic device incorporating an improved packaging scheme
US5197892A (en) * 1988-05-31 1993-03-30 Canon Kabushiki Kaisha Electric circuit device having an electric connecting member and electric circuit components
US5323535A (en) * 1991-02-25 1994-06-28 Canon Kabushiki Kaisha Electrical connecting member and method of manufacturing the same
US5819406A (en) * 1990-08-29 1998-10-13 Canon Kabushiki Kaisha Method for forming an electrical circuit member
US5860818A (en) * 1991-02-22 1999-01-19 Canon Kabushiki Kaisha Electrical connecting member
US6015081A (en) * 1991-02-25 2000-01-18 Canon Kabushiki Kaisha Electrical connections using deforming compression

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0323257U (ja) * 1989-07-17 1991-03-11
JPH0394468U (ja) * 1990-01-19 1991-09-26
JPH0684067U (ja) * 1993-05-19 1994-12-02 株式会社荒井製作所 往復動用オイルシール

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63288033A (ja) * 1987-05-20 1988-11-25 Matsushita Electric Ind Co Ltd フイルムキヤリア
JPH0793344B2 (ja) * 1987-05-20 1995-10-09 松下電器産業株式会社 フイルムキヤリア
US5058800A (en) * 1988-05-30 1991-10-22 Canon Kabushiki Kaisha Method of making electric circuit device
US5197892A (en) * 1988-05-31 1993-03-30 Canon Kabushiki Kaisha Electric circuit device having an electric connecting member and electric circuit components
US5081520A (en) * 1989-05-16 1992-01-14 Minolta Camera Kabushiki Kaisha Chip mounting substrate having an integral molded projection and conductive pattern
JPH03290937A (ja) * 1989-12-29 1991-12-20 Orient Watch Co Ltd バンプ付き金属リード及びその製造方法
US5819406A (en) * 1990-08-29 1998-10-13 Canon Kabushiki Kaisha Method for forming an electrical circuit member
US5860818A (en) * 1991-02-22 1999-01-19 Canon Kabushiki Kaisha Electrical connecting member
US6511607B1 (en) 1991-02-22 2003-01-28 Canon Kabushiki Kaisha Method of making an electrical connecting member
US5323535A (en) * 1991-02-25 1994-06-28 Canon Kabushiki Kaisha Electrical connecting member and method of manufacturing the same
US6015081A (en) * 1991-02-25 2000-01-18 Canon Kabushiki Kaisha Electrical connections using deforming compression
EP0508462A2 (en) * 1991-04-12 1992-10-14 Texas Instruments Incorporated Microelectronic device incorporating an improved packaging scheme

Also Published As

Publication number Publication date
JPH0158864B2 (ja) 1989-12-13

Similar Documents

Publication Publication Date Title
KR100437436B1 (ko) 반도체패키지의제조법및반도체패키지
US6989291B2 (en) Method for manufacturing circuit devices
JPH08330508A (ja) 半導体集積回路およびその製造方法
JPS59139636A (ja) ボンデイング方法
US20040092129A1 (en) Method for manufacturing circuit devices
JP3279470B2 (ja) 半導体装置およびその製造方法
JP3457926B2 (ja) 半導体装置およびその製造方法
JPH0214779B2 (ja)
JPS6234143B2 (ja)
EP0723293A1 (en) Semiconductor device with a heat sink and method of producing the heat sink
JP3019065B2 (ja) 半導体装置の接続方法
JP3076302B2 (ja) 半導体装置
JP2748759B2 (ja) フィルムキャリアテープの製造方法
JPH0158863B2 (ja)
KR100422271B1 (ko) 마이크로 비지에이 방식 반도체 패키지의 빔 리드
JPH05283473A (ja) フィルムキャリア半導体装置とその製造方法
JP2780376B2 (ja) バンプ付きtabテープの製造方法
JPH0719797B2 (ja) 半導体装置の実装具
JP2001085475A (ja) テープフィルム及び半導体パッケージ
JPH08250545A (ja) 半導体装置およびその製造方法
JPH04154137A (ja) フィルムキャリヤーテープの製造方法
JPH06252215A (ja) フィルムキャリア
JPH10242367A (ja) 半導体装置およびその製造方法
JPS63308330A (ja) 半導体集積回路装置の製造方法
JPH07240420A (ja) バンプ電極付き半導体装置およびその形成方法