JPS59138151A - ロ−カルエリアネツトワ−クにおける初期化方式 - Google Patents

ロ−カルエリアネツトワ−クにおける初期化方式

Info

Publication number
JPS59138151A
JPS59138151A JP1331183A JP1331183A JPS59138151A JP S59138151 A JPS59138151 A JP S59138151A JP 1331183 A JP1331183 A JP 1331183A JP 1331183 A JP1331183 A JP 1331183A JP S59138151 A JPS59138151 A JP S59138151A
Authority
JP
Japan
Prior art keywords
initialization
transmission
receiving
control circuit
station
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1331183A
Other languages
English (en)
Other versions
JPH026262B2 (ja
Inventor
Masahiro Tada
昌弘 多田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP1331183A priority Critical patent/JPS59138151A/ja
Priority to DE8484100872T priority patent/DE3463305D1/de
Priority to CA000446221A priority patent/CA1212738A/en
Priority to EP19840100872 priority patent/EP0115348B1/en
Publication of JPS59138151A publication Critical patent/JPS59138151A/ja
Publication of JPH026262B2 publication Critical patent/JPH026262B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の属する技術分野 本発明は、ローカルエリアネットワークのような、共通
伝送路に複数のステーションが接続されたシステムの初
期化方式に関する。
従来技術 近年、第1図に示すようなループトポロジや第2図に示
すようなパストポロジのローカルエリアネットワークが
数多く使用されるようになってきている。このようなシ
ステムにおいては、しばしば機能が分散配置され、マス
タステーシロンが複数台、スレーブステーシロンが複数
台備えられる。
これら複数のマスタステーションのいずれから複数のス
レーブステーションのいずれにも初期化できるように構
成されることがある。
、:ノ場合、従来はマスタステーションとスレーブステ
ーシロンの関係を固定または、牛固定としたり−、マス
タステーションの内、特定のステーションを初期化制御
のために使用したり、人手の介入を要したりという方法
がとられている。このような方法は、システム再構成の
柔軟性に欠けていたり、操作ミスを惹起したりする欠点
がある。
発明の目的 本発明の目的は上記欠点を除去し柔軟性をもったローカ
ルエリアネットワークにおける初期化方式を提供するこ
とにある。
本発明の方式は、共通伝送路に接続された複数のステー
ション間でメツセージ送受信を行なうローカルエリアネ
ットワークにおける初期化方式にお(・て、 前記複数のステーションのうちの1つは、初期化指示情
報と送信元情報とを含む初期化メツセージを受信する受
信手段と、 この受信手段で受信した初期化指示情報にもとづいて自
身のステーションの初期化動作を実行する実行手段と、 この実行手段による初期化動作の実行とは関係なく前記
送信元情報を記憶する記憶手段と、前記実行手段による
初期化動作の実行終了に応答して前記送信元情報で指定
される送信元のステージ日ンに初期化終了メツセージを
送信する送信手段とを備えたことを特徴とする。
実施例の説明 次に本発明について図面を参照して詳細に説明する。第
3図を参照すると、本発明の一実施例において、ステー
ジ日ン1は、ループ状の共通伝送路2に接続されたルー
−インタフエースユニツ) (LIU)10と、コンピ
ュータ20とから構成されている。LIUI Oとコン
ピュータ20とはビットシリアルな伝送路3で接続され
ている。
伝送路3はビットパラレルであってもよ(・し、LIU
I Oとコンピュータ20とが融合されていてもよい。
このステーション1は第1図の構成のみならず第2図の
構成にも適用できる。
第4図を参照すると、前記コンピュータ20は中央処堺
装置(CPU)40、主記憶装置(MM )50、入出
力処理装置(IOP)60、アダプタ30およびそれら
を接続する内部ノ々ス4から構成される。もちろんコン
ピュータ20はこのような構成のみに限定する必要はな
い。
第5図を参照すると、前記アダプタ30は、マイクロプ
ロセッサ−10、送信部31および受信部32から構成
されている。前記送信部31は送信ダイレクトメモリア
クセス制御回路111、送信メモリ112、送出制御回
路113、並直列データ変換回路114、およびドライ
バー15を備えている。前記受信部32はレシーバ−0
1,直並列データ変換回路102、受信制御回路103
、受信メモ!J 104、受信ダイレクトメモリアクセ
ス制御回路105およフ びタリップフロップ106から構成されて(・る。
次に本実施例の動作を第1図から第9図を参照アドレス
Yのステーション1 のコンピュータを初期化する動作
を詳細に説明する。まず、ステーション1xは、第6図
に示すような初期化指示メツセージをフレームにシテ、
ステーション1y宛に送出する。このフレームは、フラ
グF1宛先アドレスY、送信元アドレスX、制御情報C
I、初期化指示INZ、チェックビ、トFC8%および
フラグFから構成されている。ステーション1yのルー
−1インタフエースユニツ)LIUはフレームの宛先ア
ドレスがYなのでこれを受信する。
第3図を参照すると、ループインタフェース装置10は
受信したフレームを伝送路3を介してコンピュータ20
に送出する。
第5図を参照すると、伝送路3を介して送られてきたフ
レームはまず、レシーバ101で信号整形される。この
後、直並列変換回路102で8ビット単位にまとめられ
、受信制御回路103の制御のもとに受信メモリ104
に格納される。なお、受信制御回路103はマイクロプ
ロセッサ110とは独立に動作可能である。
受信メモリ104へのフレームの格納動作が終了すると
受信制御回路103は々シクロプロセッサ110への割
込み信号201をセットする。
割込み信号線201を介して与えられた割込み信号に応
答して、マイクロプロセッサ110は第8図に示すよう
に受信メモリ104内のフレームをバス203を介して
読み出してチェックする。
もしそのフレームが初期化指示フレームであればフリッ
プフロップ106をセットした後内部バス4に含まれる
イニシャライズ信号をセットする。
この結果コンピュータ20を構成するハードウェアが全
て初期化される。但し、このとき受信メモリ104の内
容と、フリップ70ツブ106とは初期化された(・。
ハードウェアの初期化の完了に応答して、マイクロプロ
セッサ110はファームウェアの最初から実行を開始す
る。第9図に示すような手順で受信メモリ104に格納
されている情報にもとづいて初期化完了メツセージIR
DYを有する第7図に示すフレームが送信メモリ112
内に作られる。送信制御回路113に信号線202を介
して送信開始指示が与えられると送信メモリ112内の
内容は並直列変換回路114およびドライバ115を介
して伝送路3に送出される。
第3図を参照すると、コンピュータ20から伝送u3を
介して送られてきた初期化完了メツセージのフレームは
、ループインタフェース装置1゜を介して共通伝送路2
に送出される。この7レームは宛先アドレスフィールド
にXを含むので、アドレスXをもつステーション叛によ
って受信される。
発明の効果 本発明では、初期化指示を発行したステージ璽ンに初期
化完了の応答が返送されるので、ハードウェアの初期化
と〆えとも通常のデータと同様の1対1の取扱(・が可
能となる。その結果、初期化を指示するステーシロンと
、初期化を指示されるステーションがそれぞれ複数台あ
ってそれらの間の関係が固定化されなくても、容易に初
期化の論理を構築することができるという効果がある。
初期化が完了したときに初期化完了メツセージを全ステ
ーション宛にブロードキャストで送出し、受信側で選択
するという方式も考えられるが、これだと通常のデータ
転送を乱すことになるが、本発明を採用すればそのよ5
なことはない。
【図面の簡単な説明】
第1図はリング型のローカルエリアネットワークを示す
図、第2図はバス型のローカルエリアネットワークを示
す図、第3図は本発明の一実施例を示す図、第4図は第
3図のコンピュータ20の詳細な構成を示す図、第5図
は第4図のアダプタ30の詳細な構成を示す図、第6図
は初期化指示メツセージフレームの形成を示す図、第7
図は初期化完了メツセージフレームの形式を示す図、第
8図は受信メモリ104内のフレームチェック動作を説
明するための図、および第9図は初期化完了メツセージ
フレームの作成動作を説明するための図である。 第1図から第9図において1.1 t 1x+1y・・
・・・・ステーション、2・・・・・・共通伝送路、3
・・・・・・伝送路、4・・・・・・内部ハス、10・
・団・ループインタフェースユニ、ト、20・・・・・
・コンピュータ、30・・・・・・アダプタ、40・・
・・・・中央処理装置、50・・・・・・主記憶装置、
60・・・・・・入出力処理装置、31・・・・・・送
信部、32・・・・・・受信部、110・・・・・・マ
イクロプロセッサ。 81図 ? 8z図 躬4図 1噴”

Claims (1)

  1. 【特許請求の範囲】 共通伝送路に接続された複数のステージ胃ン間でメツセ
    ージ送受信を行なうローカルエリアネットワークにおけ
    る初期化方式において、前記複数のステーシロンのうち
    の1つは、初期化指示情報と送信元情報とを含む初期化
    メツセージを受信する受信手段と、 この受信手段で受信した初期化指示情報にもとづいて自
    身のステーションの初期化動作を実行する実行手段と、 この実行手段による初期化動作の実行とは関係なく前記
    送信元情報を記憶する記憶手段と、前記実行手段による
    初期化動作の実行終了に応答して前記送信元情報で指定
    される送信元のステーシロンに初期化終了メツセージを
    送信する送信手段とを備えたことを特徴とするローカル
    エリアネットワークにおける初期化方式。
JP1331183A 1983-01-28 1983-01-28 ロ−カルエリアネツトワ−クにおける初期化方式 Granted JPS59138151A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP1331183A JPS59138151A (ja) 1983-01-28 1983-01-28 ロ−カルエリアネツトワ−クにおける初期化方式
DE8484100872T DE3463305D1 (en) 1983-01-28 1984-01-27 Remote initialization of interconnected communications stations
CA000446221A CA1212738A (en) 1983-01-28 1984-01-27 Remote initialization of interconnected communications stations
EP19840100872 EP0115348B1 (en) 1983-01-28 1984-01-27 Remote initialization of interconnected communications stations

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1331183A JPS59138151A (ja) 1983-01-28 1983-01-28 ロ−カルエリアネツトワ−クにおける初期化方式

Publications (2)

Publication Number Publication Date
JPS59138151A true JPS59138151A (ja) 1984-08-08
JPH026262B2 JPH026262B2 (ja) 1990-02-08

Family

ID=11829621

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1331183A Granted JPS59138151A (ja) 1983-01-28 1983-01-28 ロ−カルエリアネツトワ−クにおける初期化方式

Country Status (4)

Country Link
EP (1) EP0115348B1 (ja)
JP (1) JPS59138151A (ja)
CA (1) CA1212738A (ja)
DE (1) DE3463305D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008131132A (ja) * 2006-11-17 2008-06-05 Toshiba Corp 二重リング・ネットワークの制御方法、二重リング・ネットワークの初期化方法、二重リング・ネットワークの伝送局及び二重リング・ネットワークの異常発生時の再構築方法並びにネットワークシステム、ネットワークシステムの制御方法、伝送局、伝送局のプログラム

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AT382253B (de) * 1984-06-22 1987-02-10 Austria Mikrosysteme Int Lose gekoppeltes verteiltes computersystem
US4827411A (en) * 1987-06-15 1989-05-02 International Business Machines Corporation Method of maintaining a topology database
JPH0727445B2 (ja) * 1990-09-04 1995-03-29 インターナショナル・ビジネス・マシーンズ・コーポレイション コンピュータプロセッサ動作用ユーザインターフェイス
EP0515760B1 (en) * 1991-05-31 1996-02-28 International Business Machines Corporation Communication controller having line adapters loadable with an application program
JP2519390B2 (ja) * 1992-09-11 1996-07-31 インターナショナル・ビジネス・マシーンズ・コーポレイション デ―タ通信方法及び装置
US5293424A (en) * 1992-10-14 1994-03-08 Bull Hn Information Systems Inc. Secure memory card
WO1995024698A1 (en) * 1992-10-14 1995-09-14 Cp8 Transac A secure memory card
US5442704A (en) * 1994-01-14 1995-08-15 Bull Nh Information Systems Inc. Secure memory card with programmed controlled security access control
US5826068A (en) * 1994-11-09 1998-10-20 Adaptec, Inc. Integrated circuit with a serial port having only one pin
GB2341468B (en) * 1994-11-09 2000-04-26 Adaptec Inc Serial port for a host adapter integrated circuit using a single terminal

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2469751A1 (fr) * 1979-11-07 1981-05-22 Philips Data Syst Processeur d'intercommunication du systeme utilise dans un systeme de traitement de donnees reparti
US4335426A (en) * 1980-03-10 1982-06-15 International Business Machines Corporation Remote processor initialization in a multi-station peer-to-peer intercommunication system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008131132A (ja) * 2006-11-17 2008-06-05 Toshiba Corp 二重リング・ネットワークの制御方法、二重リング・ネットワークの初期化方法、二重リング・ネットワークの伝送局及び二重リング・ネットワークの異常発生時の再構築方法並びにネットワークシステム、ネットワークシステムの制御方法、伝送局、伝送局のプログラム
US8411559B2 (en) 2006-11-17 2013-04-02 Kabushiki Kaisha Toshiba Double ring network system and communication control method thereof, and transmission station, and program for transmission stations
US8705343B2 (en) 2006-11-17 2014-04-22 Kabushiki Kaisha Toshiba Double ring network system and communication control method thereof, and transmission station, and program for transmission stations
US9100211B2 (en) 2006-11-17 2015-08-04 Kabushiki Kaisha Toshiba Double ring network system and communication control method thereof, and transmission station, and program for transmission stations

Also Published As

Publication number Publication date
EP0115348A3 (en) 1984-08-29
EP0115348B1 (en) 1987-04-22
DE3463305D1 (en) 1987-05-27
CA1212738A (en) 1986-10-14
JPH026262B2 (ja) 1990-02-08
EP0115348A2 (en) 1984-08-08

Similar Documents

Publication Publication Date Title
US5958024A (en) System having a receive data register for storing at least nine data bits of frame and status bits indicating the status of asynchronous serial receiver
JPS59138151A (ja) ロ−カルエリアネツトワ−クにおける初期化方式
JPH069361B2 (ja) メツセージ伝送方法
JPS5860851A (ja) デ−タ伝送方式
JPH0378659B2 (ja)
JPS6074842A (ja) ロ−カルエリアネツトワ−ク
JP3799741B2 (ja) バスコントローラ
JP2565281B2 (ja) 並列計算機におけるプロセッサ番号自動設定装置
JPS63146539A (ja) データ伝送装置
JPS5870339A (ja) 多重デ−タバスにおける機能的アドレツシングの方法
JPH0623961B2 (ja) データ転送方式
JPS63234749A (ja) メツセ−ジ伝送装置
JPS59186444A (ja) 遠隔初期化可能なロ−カルエリアネツトステ−シヨン
JPS59207763A (ja) デ−タ伝送回線のル−プ式全二重通信方式
JP2002051087A (ja) 情報処理システム及びデータ受信方法
JPS633346B2 (ja)
JPH0334051A (ja) インターフエース制御方式
JPS6119056B2 (ja)
JPS6029062A (ja) コ−ド変換方式
JPH0666059B2 (ja) データ転送装置
JPH0544053B2 (ja)
JPS6062256A (ja) ロ−カルエリアネツトワ−クアクセス方式
JPH07105797B2 (ja) Hdlc手順のポ−リング制御送信処理方式
JPS62108640A (ja) 回線アダプタ装置
JPS6271351A (ja) シリアルデ−タ転送制御方式