JPS59107498A - メモリのデ−タの読み出し方法 - Google Patents

メモリのデ−タの読み出し方法

Info

Publication number
JPS59107498A
JPS59107498A JP57217163A JP21716382A JPS59107498A JP S59107498 A JPS59107498 A JP S59107498A JP 57217163 A JP57217163 A JP 57217163A JP 21716382 A JP21716382 A JP 21716382A JP S59107498 A JPS59107498 A JP S59107498A
Authority
JP
Japan
Prior art keywords
period
memory
data
time
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57217163A
Other languages
English (en)
Inventor
Noritaka Egami
江上 憲位
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP57217163A priority Critical patent/JPS59107498A/ja
Publication of JPS59107498A publication Critical patent/JPS59107498A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はメモリのデータの読み出し方法に関する。
従来、この種の方法による装置として第1図に示すデー
タ処理装置があった。第1図において、中゛央処理装置
1はアドレス、データ、読出要求及び書込要求をそれぞ
れ受渡しする線i a * 1 b+10及び1dによ
るメモリ2に接続されている。
第2図及び第8図は第1図に示す装置の動作を示すタイ
ミング図である。第1図において、アドレスが図示のよ
うに設定されると、そのうちの期間aに対して続出要求
(ロー・アクティブ信号)が出力される。データは、こ
のアドレスに対して期間す及びCで有効となり、中央処
理装置1は期間Cにおいてデータを読み込む。しかし、
この読み出しによるデータにエラー、 tillちノく
リテイ・エラーが検出されたときは、第3図に示すよう
にメモリ2の定常的なメモリ・サイクルより長−・時間
d@の期間aにおいて再度、硬出要求を出し、中央処理
装置1はI’JI rEilcにおいてデータを読み込
む。
再試行の期間a、b、Cは最初のものと同一長である。
従来の方法は、以上のよ5VC構成されて〜・るもので
、再試行を実行するまでの時間が通常のメモリ・サイク
ルのものとなっており、短い。もし、エラーの原因が外
米ノイズによるものであったときは、外米ノイズが消滅
したil vr再試行を実行することが望ましく、短時
間後に読み出しを角試行しても再びエラーとなる恐れが
ある。
この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、再試行を実行するまでの時間及
び実行する期間を当該メモリの定常的なメモリ・サイク
ルよりも十分に長くとることにより、外米ノイズによる
影響を少なくするこζができるメモリのデータの読み出
し方法を提供することを目的とする。
以下、この発明の一実施例を図について説明する。この
発明を実施する装置のブロック図は第1図と同様である
。第4図はこの発明による動作のタイミング図である。
中央処理装置1がメモリ2にアドレスを与えた後、期間
aにおいて続出要求を出力し、期間b 、cにおいてデ
ータが有効になったとしてデータを読み込んだところ、
エラーが検出されたとする。エラーの検出により、時間
d1後に再試行を実行する。時間d′はメモリ2の定常
的なメモリ・サイクルである時間dより長く、かつ期間
aで発生したと推定されるノイズが十分に減衰する時間
に設定する。また、時1iJ] d!後に設定される続
出要求の期間a′も期間aより充分長くとり、メモリ2
のデータが十分安定する時間を与えるようにする。これ
によって中央処理装置1h;データを読み込む期間CI
を期間Cより長くすることができ、安定したデータを読
み込む。
なお、上記実施例はメモリからデータを読み出す場合に
ついて説明したが、メモリは半導体素子、磁気的媒体等
であってもよい。
以上のように、この発明によれば再試行に十分な時間的
余裕を与えたので、ノイズによる影響を少な(すること
がで、きる効果がある。
【図面の簡単な説明】
第1図はデータ処理装置のブロック図、第2図及び第3
図は従来方法によるメモI)のデータの読み出しタイミ
ング図、第4図はこの発明の一実施例によるメモリの読
み出しのタイミング図である。 1・・・中央処理装置、2・・・メモリ。 代理人 葛野信−(を土力)1名)

Claims (1)

    【特許請求の範囲】
  1. メモリに対してアドレス及び続出要求を入力し、この続
    出要求が付勢されている期間に読み出したデータにエラ
    ーが検出されたときは、上記アドレスにより上記続出要
    求から当該メモリの定常的なメモリ・サイクルより長い
    時間後に再度、上記続出要求より長い期間をもつ再試行
    続出要求を出力し、上記メモリのデータを読み出すよう
    にしたメモリのデータの読み出し方法。
JP57217163A 1982-12-10 1982-12-10 メモリのデ−タの読み出し方法 Pending JPS59107498A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57217163A JPS59107498A (ja) 1982-12-10 1982-12-10 メモリのデ−タの読み出し方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57217163A JPS59107498A (ja) 1982-12-10 1982-12-10 メモリのデ−タの読み出し方法

Publications (1)

Publication Number Publication Date
JPS59107498A true JPS59107498A (ja) 1984-06-21

Family

ID=16699838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57217163A Pending JPS59107498A (ja) 1982-12-10 1982-12-10 メモリのデ−タの読み出し方法

Country Status (1)

Country Link
JP (1) JPS59107498A (ja)

Similar Documents

Publication Publication Date Title
JPH01108653A (ja) メモリ内容保護回路
JPS59107498A (ja) メモリのデ−タの読み出し方法
JP2751822B2 (ja) Fifoメモリ装置のメモリ制御方法
JPS59197946A (ja) メモリ装置
JPH029401Y2 (ja)
KR100283187B1 (ko) 공통 메모리를 사용하는 시스템에서 공통 메모리 억세스장치 및 방법
JP2979918B2 (ja) 割り込み検出回路
JP3434713B2 (ja) レジスタ制御装置およびレジスタ制御方法
JP2884620B2 (ja) ディジタル画像処理装置
JPS6113624B2 (ja)
JPS61183764A (ja) ダイレクトメモリアクセス制御方式
JPH09259074A (ja) メモリーアクセス回路
JPS5999522A (ja) 入出力制御方式
JPS61127025A (ja) 光デイスク制御装置
JPH023853A (ja) Cpuのインタフェース方法
JPS6020250A (ja) プログラムデイレイトレ−ス方式
JPH0271488A (ja) データ処理システム
JPH04297937A (ja) キャッシュ制御回路
JPH01169566A (ja) リセット回路
JPH0830502A (ja) フラッシュメモリ連続書き込み回路
JPH0512121A (ja) データ処理装置
JPS59149538A (ja) 速度変換回路
JPS6215643A (ja) メモリ制御回路
JPS58101252U (ja) パリテイチエツカ誤動作防止回路
JPH0470655B2 (ja)