JPS58101252U - パリテイチエツカ誤動作防止回路 - Google Patents
パリテイチエツカ誤動作防止回路Info
- Publication number
- JPS58101252U JPS58101252U JP19389881U JP19389881U JPS58101252U JP S58101252 U JPS58101252 U JP S58101252U JP 19389881 U JP19389881 U JP 19389881U JP 19389881 U JP19389881 U JP 19389881U JP S58101252 U JPS58101252 U JP S58101252U
- Authority
- JP
- Japan
- Prior art keywords
- parity checker
- parity
- prevention circuit
- instruction
- malfunction prevention
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Detection And Correction Of Errors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のパリティチェッカを含むコンピュータシ
ステムのブロック図、第2図は本考案によるパリティチ
ェッカ誤動作防止回路を含むコン □ピユータシステ
ムの一実施例を示すブロック図、第3.4図は従来例と
本考案回路を含むコンピュータシステムの動作をそれぞ
れ説明するためのタイムチャートである。 1・・・モノマルチ回路、2,9・・・ゲート回路、3
・・・パリティチェッカ誤動作防止回路、4・・・CP
U。 5・・・メモリ、6・・・パリティ用メモリ、7・・・
アドレスゲート、8・・・パリティチェッカ。
ステムのブロック図、第2図は本考案によるパリティチ
ェッカ誤動作防止回路を含むコン □ピユータシステ
ムの一実施例を示すブロック図、第3.4図は従来例と
本考案回路を含むコンピュータシステムの動作をそれぞ
れ説明するためのタイムチャートである。 1・・・モノマルチ回路、2,9・・・ゲート回路、3
・・・パリティチェッカ誤動作防止回路、4・・・CP
U。 5・・・メモリ、6・・・パリティ用メモリ、7・・・
アドレスゲート、8・・・パリティチェッカ。
Claims (1)
- 命令続出しパルスを受けるモノマルチ回路とその出力が
パリティチェッカに入力するゲート回路とからなり、前
記命令読出しパルスを受けたとき、所定の長さの信号を
発生し、その信号でコンビ平−タシステム等におけるフ
ェッチサイクルの開始から前記所定の時間だけパリティ
チェッカのチェックを抑止し、命令読出し時のデータ格
納メモリとパリティ用メモリの立上り時間差によるパリ
ティチェッカの誤動作を防止することを特徴とするパリ
ティチェッカ誤動作防止回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19389881U JPS58101252U (ja) | 1981-12-25 | 1981-12-25 | パリテイチエツカ誤動作防止回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19389881U JPS58101252U (ja) | 1981-12-25 | 1981-12-25 | パリテイチエツカ誤動作防止回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58101252U true JPS58101252U (ja) | 1983-07-09 |
JPS6142185Y2 JPS6142185Y2 (ja) | 1986-12-01 |
Family
ID=30107234
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19389881U Granted JPS58101252U (ja) | 1981-12-25 | 1981-12-25 | パリテイチエツカ誤動作防止回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58101252U (ja) |
-
1981
- 1981-12-25 JP JP19389881U patent/JPS58101252U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS6142185Y2 (ja) | 1986-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58101252U (ja) | パリテイチエツカ誤動作防止回路 | |
JPS60184144U (ja) | マイクロコンピユ−タ装置 | |
JPS6034644U (ja) | 電子装置 | |
JPS59192755U (ja) | エラステイツク・ストア回路 | |
JPS5851361U (ja) | マイクロコンピユ−タ制御回路 | |
JPS613588U (ja) | カウンタ回路 | |
JPS5918763U (ja) | エレベ−タの異常記憶装置 | |
JPS58171556U (ja) | パネル制御装置 | |
JPS60640U (ja) | Dma処理とプログラム計測モ−ドの並行処理システム | |
JPS59165043U (ja) | 誤動作防止回路 | |
JPS5850775U (ja) | 受信装置 | |
JPS60135939U (ja) | 処理装置の暴走検出回路 | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS58165799U (ja) | 半導体記憶装置のリフレツシユ制御回路 | |
JPS59119661U (ja) | 画像メモリ装置 | |
JPS59107800U (ja) | コンピユ−タシステムの機能チエツク装置 | |
JPS59168900U (ja) | プログラムメモリの障害検出回路 | |
JPS63175250U (ja) | ||
JPS5859386U (ja) | 相順切替え装置 | |
JPS59108906U (ja) | 制御装置の仕様デ−タ表示装置 | |
JPS60166036U (ja) | プリセツトデ−タ書込み装置 | |
JPS58118599U (ja) | 記憶装置 | |
JPS5894197U (ja) | 情報書込み器 | |
JPS6133149U (ja) | 誤り情報除去装置 | |
JPS6116648U (ja) | マイクロプログラム制御式情報処理装置 |