JPS5856053A - メモリ・ダンプ・リストの出力処理方式 - Google Patents

メモリ・ダンプ・リストの出力処理方式

Info

Publication number
JPS5856053A
JPS5856053A JP56154503A JP15450381A JPS5856053A JP S5856053 A JPS5856053 A JP S5856053A JP 56154503 A JP56154503 A JP 56154503A JP 15450381 A JP15450381 A JP 15450381A JP S5856053 A JPS5856053 A JP S5856053A
Authority
JP
Japan
Prior art keywords
list
page
memory dump
address
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56154503A
Other languages
English (en)
Inventor
Sadahiro Kitano
北野 定博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP56154503A priority Critical patent/JPS5856053A/ja
Publication of JPS5856053A publication Critical patent/JPS5856053A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、メモリ・ダンプ・リストの出力処理方式に関
し、特にダンプ・リストと仮想アドレスとの対応を容易
にするための、ダンプ・リストのページ番号と仮想アド
レスとの対応表を作成する機構を有するメモリ・ダンプ
・リストの出方処理方式に関する。
従来、メモリ・ダンプ・リストは、デパックあるいは障
害発生時のチェックなどのために使用されており、オペ
レーティング・システムの一部に含まれるダンプ・プロ
グラムを用いてメモリ内容の全部または一部がプリント
出力される。しかし、ダンプ・リストの内容がメモリの
物理アドレス順になっているため、一般に物理アドレス
に対して整列していない仮想アドレスによるチェック作
業は、通常ページ・テーブルを使って仮想アドレスから
物理アドレスへ変換する手順を経て行なわなければなら
ない。これは、作業者にとって大きな負担となるばかり
でなく、間違いが発生したり時間がかかるなどの問題が
あった。
本発明は、上記した従来の問題点を解決するために、メ
モリーダンプ・リストのページが物理アドレスの値によ
って決まり、ひいては仮想アドレスによって対応づけが
できることに着目して、プリント出力されるシートのペ
ージ番号と仮想アドレスとの対応表を作成し、ダンプ・
リストと一緒にプリント出力する機購を提供するもので
ある。
本発明は、そのための構成として、データ処理システム
において、仮想アドレスとその記瞳内容とを物理ア、ド
レス順形式で出力するメモリ・ダンプ・リスト作成手段
と、該メモリ・ダンプ・リストの各ページのサイズと物
理アドレスの値とに基づいてリスト・ページ番号を算出
する手段と、仮想アドレスおよびリスト会ページ番号対
応表を作成する手段とをそなえ、メモリ・ダンプ・リス
トと仮想アドレスおよびリスト・ページ番号対応表とを
一緒にプリント出力することを特徴とするものである。
以下に本発明を実施例にしたがって説明する。
第1図は、本発明の方式により出力されたメモリ・ダン
プ・リストの11!m例を示す。図中、lはメモリーダ
ンプ・リスト、2はメモリ・ダンプ・リストの1ページ
、3は仮想アドレスとリストeページとの対応表のペー
ジを示すO メモリ・ダンプ・リスト2は、メモリの物理アドレスR
8ADDによって順序づけられ、各物理アドレスR8A
DDに対応させて仮想アドレスVS  ADDとその格
納データの内容C0NTと、各シートごとのページ番号
PAGEとからなっている。
他方、仮−想アドレス・ページ対応表3は、仮想アドレ
スV8  ADDの大きさの順で配列され、各V8  
ADDに対応する物理アドレスR8−ADDと対応する
リスト、ページPAGEとからなっている0ただし、R
8ADDの欄は必ずしも必要ではない0対応表3のR,
S  ADD欄が示すように、メそリシステムの要請に
よりVS  ADDに対してR8ADDは番号順に整列
していない0しかし・PAGE欄の表示によって、容易
に目的とするVB  ADDが記載されているダンプ・
1ノスト・ページへのアクセスが可能となる。
112図は本発明の1実施例で、仮想アト°レスとリス
ト・ページとの対応費を作成する処理の説明である。
図において、4はメイン−メモリ、5はvs−、as変
換テーブル、6t−IVB−R8変換テーブルの参照用
vSページ・ポインタ、7乃至16は対応表作成処理の
フローを示す0また、■はvSページ・ポインタ6の内
容、■はvSページがメイン・メモリ中に存在している
か否かを示すFLAG。
■は■sページに対応する88ペ一ジ番号、■はVSペ
ージ番号を示す。
なお、本説明ではプリン)−シートの「ページ」と仮想
記憶上の「ページ」との間の用語′上の混乱を避けるた
め、原則として「ページ」を単独で用いることをせず、
「リスト・ページ」、「vSページ」等のように対で用
いて区別する。
! 2 図f)処理フローにおいて、7で処理を開始し
てから8でvSポインタ6の内容■をクリアし、次rc
9でVB−R,S変換テーブル5のvSページ′O”を
読み出させる。FLAG■がON、すなわちvSページ
“O”がメイン・メモリ上に存在していれば、lOで■
のvSページ1′0”のvSページアドレスを作成し、
llで対応するRSページアドレスを作成する。なお、
9でFLAG■がOFFであれば、該vSページはメイ
ン1メモリ上に存在していないので、次のvSページに
進むためのブロック14に分岐される0FLAGがOF
Fのページは、処理されない。
次の12では、先に11で求められ九R,8ページR8
アドレスを、1枚のプリント・シート(1リスト・ペー
ジ)に印刷できるダンプ・リストの大きさのアドレス数
で除し、それに+Iしてリスト・ページ番号を求める。
これらのデータを基にして、13でvSアドレス、RS
アドレス、リスト・ページ番号゛からなるプリント出力
データを作成する。vSページ@0”分の印刷が済んだ
とき、14でvSページ・ポインタ6の内容■を+1し
て、次のvSベージ11”を参照する0以下同様な繰り
返しが続いて、15でVS−R8変換テーブルの全vS
ページ参照が終ったとき16の終了となる。
その後、13のデータにしたがって、ダンプ・リストを
プリントし1.また13で使用し九データの/ 一部を用いて第1図の対応表3の作成を行なう。
第3図は、実施例のシステム構成図である。図において
、2tlメモリ魯ダンプ・リスト、2αはリスト・ペー
ジ番号、3は仮想アドレス−リスト・ページ対応表、3
cLは各vSアドレスについてのダンプ・リスト・ペー
ジ、4はメイン・メモリ、5はVS−R8変換テーブル
、6はVSページ・ポインタ、17は中央処理装置、1
8はメモリ・ダンプ処理部、19は仮想記憶システムの
2次メモIJ、20FiRSアドレスに対応するメモリ
の内容C0NT、21は入出力制御システムを示す。
動作は第2図のフローにしたがって行なわれる。
メモリ・ダンプ処理部18は、vSページ・ポインタ6
の内容をクリアし、VS−48変換テーブル5の”0#
ページから参照を開始し、FLAGがONのVSページ
についてRSページを求め、これからvs、t−t、s
双方のフル魯アドレスをつくる。更に各R8アドレスの
データ内容を読み出してメモリ・ダンプ・リスト2への
プリント出力とする。
メモリ・ダンプ処理部18は、更に、各R8アドレスに
ついてリスト・ページ番号を算出し、ダンプ・リストの
各シートにリスト・ページ番号2cLを付与するととも
に、参照の目印用として、たと工td V 8 ヘー 
シの先頭アドレスについて、RSアドレス−VSアドレ
ス−リスト・ページ番号3αの対応データを別に格納し
ておく。
メモリ・ダンプ処理部18は、以上の処理をvS−RI
S変換テーブルの全VSページについて完了したとき、
先に格納しておいた参照目印用のデータをvSSベージ
に分類し、仮想アドレス−リスト・ページ対応表として
プリント出力する。
なお、以上の説明では対応表中の目印となるデータは各
vSページに1gとしたが、1枚のリスト・ページに記
載されるデータ数やその他の必要により、適当なVSア
ドレスを任意個数選ぶことができる。
以上説明したように、本発明はデータ処理システム中に
比較的簡単な手段を付加することによって、メモリ・ダ
ンプ・リストの容易な利用を可能にするものである。
【図面の簡単な説明】
第1図は本発明によるメモリ・ダンプ・リストの実施例
を示す図、第2図は実施例の処理フロー図、第3図は実
施例のシステム構成図である。 図中、lはメモリーダンプ・リスト、2はその1ページ
、3は仮想アドレス−リスト・ページ対応表を示す。 特許出願人 富士通株式会社 代理人弁理士  森 1)  寛 伊I図

Claims (1)

    【特許請求の範囲】
  1. データ処理システムにおいて、仮想アドレスとその記憶
    内容とを物理アドレス順形式で出力するメモリ・ダンプ
    ・リスト作成手段と、該メモリ・ダンプ・リストの各ペ
    ージのサイズと物理アドレスの値とに基づいてリスト・
    ページ番号を算出する手段と、仮想アドレスおよびリス
    ト・ページ番号対応表を作成する手段とをそなえ、メモ
    リ・ダンプ・リストと仮想アドレスおよびリスト・ペー
    ジ番号対応表とを一緒にプリント出力することを特徴と
    するメモリ・ダンプ・リストの出力処理方式。
JP56154503A 1981-09-29 1981-09-29 メモリ・ダンプ・リストの出力処理方式 Pending JPS5856053A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56154503A JPS5856053A (ja) 1981-09-29 1981-09-29 メモリ・ダンプ・リストの出力処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56154503A JPS5856053A (ja) 1981-09-29 1981-09-29 メモリ・ダンプ・リストの出力処理方式

Publications (1)

Publication Number Publication Date
JPS5856053A true JPS5856053A (ja) 1983-04-02

Family

ID=15585660

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56154503A Pending JPS5856053A (ja) 1981-09-29 1981-09-29 メモリ・ダンプ・リストの出力処理方式

Country Status (1)

Country Link
JP (1) JPS5856053A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04155545A (ja) * 1990-10-19 1992-05-28 Fujitsu Ltd ダンプ採取処理方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04155545A (ja) * 1990-10-19 1992-05-28 Fujitsu Ltd ダンプ採取処理方法
JP2605476B2 (ja) * 1990-10-19 1997-04-30 富士通株式会社 ダンプ採取処理方法

Similar Documents

Publication Publication Date Title
JP2554395B2 (ja) 印刷書式管理システム
JPH0523956B2 (ja)
JP2855207B2 (ja) 帳票出力装置
JPS5856053A (ja) メモリ・ダンプ・リストの出力処理方式
JP4833134B2 (ja) 個別画像データ生成装置および個別画像データ生成プログラム
JPS6321158A (ja) プリンタ出力装置
JPS63139751A (ja) 印刷システムにおける印刷方法
JPH03282727A (ja) 分散処理における汎用印字制御方式
JP2613881B2 (ja) 船積書類自動作成方式
JPS62250768A (ja) 印刷装置
JPH0962659A (ja) 印刷装置
JPS58158766A (ja) 自動帳票作成装置
JP3979414B2 (ja) 関連図印刷制御処理装置
JP2618863B2 (ja) 画像データ処理装置
JP2598035B2 (ja) 新聞製作システム
JPH0550694A (ja) フオームマージ方式
JP2682984B2 (ja) 出力装置
JPS60110033A (ja) 表示印刷装置
JPS62216077A (ja) アドレス発生器
JP2652973B2 (ja) 画像処理装置
JP2745349B2 (ja) 印字装置
JPH03100548A (ja) コマンド入力処理方式
JPH0596811A (ja) 印字方法
JPH05176010A (ja) 統合文書ファイル転送方式
JP2002169691A (ja) プログラム合成装置