JPS5842487B2 - プログラムのロ−デイング方式 - Google Patents

プログラムのロ−デイング方式

Info

Publication number
JPS5842487B2
JPS5842487B2 JP54097032A JP9703279A JPS5842487B2 JP S5842487 B2 JPS5842487 B2 JP S5842487B2 JP 54097032 A JP54097032 A JP 54097032A JP 9703279 A JP9703279 A JP 9703279A JP S5842487 B2 JPS5842487 B2 JP S5842487B2
Authority
JP
Japan
Prior art keywords
program
loader
routine
storage device
load execution
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54097032A
Other languages
English (en)
Other versions
JPS5621214A (en
Inventor
浩 安沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP54097032A priority Critical patent/JPS5842487B2/ja
Publication of JPS5621214A publication Critical patent/JPS5621214A/ja
Publication of JPS5842487B2 publication Critical patent/JPS5842487B2/ja
Expired legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明は、イニシャル・プログラム・ローダでローダを
主記憶にロードし、ローダで運用プログラムを主記憶装
置にロードするプログラムのローディング方式において
、ローダとして各種補助記憶装置に共通のものを使用し
、ローダが主記憶装置にロードされたとき、ローダの一
部を補助記憶の機種に応じて変更するようにしたプログ
ラムのローディング方式に関するものである。
補助記憶装置内の運用プログラムを主記憶装置にローデ
ィングするため、補助記憶装置に運用プログラムの外、
イニシャル・プログラム・ローダ、およびローダを格納
しておくことは行なわれている。
イニシャル・プログラム・ローダは極めてステップ数の
少ないプログラムであり、■度にローディングできるデ
ータ量も極めて小さい。
ローダは、イニシャル・プログラム・ローダに比して大
きいステップ数をもつプログラムであって、1回の処理
でローディングできるデータ量もイニシャル・プログラ
ム・ローダに比して太きい。
補助記憶装置の種類が異なると、イニシャル・プログラ
ム・ローダおよびローダは相違する。
従来技術においては、補助記憶装置対応に複数種類のイ
ニシャル・プログラム・ローダおよびローダを作成して
おき、イニシャル・プログラム・ローダ、ローダおよび
運用プログラムを編集プログラムで1本化し、1本化さ
れたプログラムを補助記憶に格納している。
勿論、この補助記憶内の運用プログラムは必要に応じて
計算機の主記憶に格納される。
この種の従来技術においては、補助記憶の機種の差に基
づくローダの相違が非常に少ないのにも拘らず、編集プ
ログラムがローダを機種別に意識する必要があり、編集
プログラムの処理が複雑になり、そして大きなメモリを
必要とするという欠点がある。
本発明は、上記の欠点を除去するものであって、編集プ
ログラムがローダを機種別に意識する必要のないこと、
編集プログラムの処理が容易になること、および編集の
際に必要とするメモリの太きさを小さく出来ること等の
特徴を有するプログラムのローディング方式を提供する
ことを目的としている。
そしてそのため、本発明のプログラムのローディング方
式は、中央処理装置、主記憶装置、並びにローダプログ
ラムおよび運用プログラムが格納されている1又は複数
の補助記憶装置を有し、中央処理装置は該ローダプログ
ラムをロードして該ロードされたローダプログラムによ
り当該運用プログラムを主記憶装置にロードする計算機
システムにおいて、上記ローダプログラムは、補助記憶
装置の機種を判別する機種判別ルーチン、運用プログラ
ムのロードを実行するロード実行ルーチン、および判別
された機種に応する上記ロード実行ルーチンに該ロード
実行ルーチンの一部を変更する変更ルーチンを有し、上
記ローダプログラムが上記主記憶装置にロードされたと
き、機種判別ルーチンで補助記憶装置の機種を判別し、
判別結果に基づき変更ルーチンでロード実行ルーチンを
変更し、変更されたロード実行ルーチンで上記運用プロ
グラムをローディングすることを特徴とするものである
以下、本発明を図面を参照しつつ説明する。
第1図は本発明が適用されるシステムの概要を示す図、
第2図は、本発明の処理を示すフローチャート、第3図
は本発明を説明する図である。
第1図において、1は中央処理装置、2は主記憶装置、
3は磁気ディスク装置、4は磁気ドラム装置をそれぞれ
示している。
磁気ディスク装置3および磁気ドラム装置4にはイニシ
ャル・プログラム・ローダおよび運用プログラムが格納
されており、電源投入時またはIPLボタン押下時に指
定された補助記憶装置からのプログラムが主記憶装置2
に格納される。
なお、イニシャル・プログラム・ローダは装置固有のも
のである。
次に第2図および第3図により本発明の1実施例を説明
する。
電源投入時又はIPLボタン押下時に、イニシャル・プ
ログラム・ローディングが開始される。
補助記憶装置、例えば磁気ディスク装置3から先ずイニ
シャル・プログラム・ローダが主記憶装置2に読込まれ
る。
次に、このイニシャル・プログラム・ローダが実行され
、磁気ディスク装置3からローダが主記憶装置2に格納
される。
ローダは、補助記憶装置の機種を判別するルーチンと、
変更ルーチンと、ロード実行ルーチンとから構成されて
いる。
磁気ディスク装置3と磁気ドラム装置4とを区別する場
合には、所定のコマンド、例えばRTZコマンド(Re
turn To Zero)を補助記憶装置に送出する
このコマンドを受信したとき、補助記憶装置が磁気ディ
スク装置である場合にはプログラム・チェック割込は発
生せず、補助記憶装置が磁気ドラム装置である場合には
プログラム・チェック割込が生じ、ステータス・レジス
タの指定ビット位置に「1」が書込まれる。
ロード実行ルーチンが磁気ディスク装置用に作られてい
ると、そのままロード実行ルーチンが実行され、運用プ
ログラムが実行される。
外部記憶装置が磁気ディスク装置である場合には、変更
ルーチンが実行され、ロード実行ルーチンの一部が磁気
ドラム装置用に変更される。
具体例で説明すると、磁気ディスク装置3ではルーコー
ドが256バイトであり、磁気ドラム装置4では、ルー
コードは64バイトである。
したがって、データを転送する際に必要とするアドレス
計算においては、磁気ドラム装置4の場合はルーコード
64バイトとして計算し、磁気ディスク装置3の場合に
はルーコード256バイトとしなくてはならない。
このため、補助記憶装置が磁気ドラム装置4であるとき
には、ロード実行ルーチン内のルーコードの値を64バ
イトに変更する。
ロード実行ルーチンが補助記憶装置に適合するように構
成された後、このロード実行ルーチンにより運用プログ
ラムがローディングされる。
以上の説明から明らかなように、本発明によれば、外部
記憶装置の機種が異なっても、同一のローダを使用でき
るので、編集プログラムがローダを機種別に意識する必
要がなくなり、編集プログラムの処理が容易になり、そ
してメモリを縮少できるという作用効果が得られる。
【図面の簡単な説明】
第1図は本発明が適用されるシステムの概要を示す図、
第2図は本発明の処理を示すフローチャート、第3図は
本発明を説明する図である。 1・・・・・中央処理装置、2・・・・・・主記憶装置
、3・・・・・・磁気ディスク装置、4・・・・・・磁
気ドラム装置。

Claims (1)

    【特許請求の範囲】
  1. 1 中央処理装置、主記憶装置、並びにローダプログラ
    ムおよび運用プログラムが格納されている1又は複数の
    補助記憶装置を有し、中央処理装置は該ローダプログラ
    ムをロードして該ロードされたローダプログラムにより
    当該運用プログラムを主記憶装置にロードする計算機シ
    ステムにおいて、上記ローダプログラムは、補助記憶装
    置の機種を判別する機種判別ルーチン、運用プログラム
    のロードを実行するロード実行ルーチン、および判別さ
    れた機種に応する上記ロード実行ルーチンに該ロード実
    行ルーチンの一部を変更する変更ルーチンを有し、上記
    ローダプログラムが上記主記憶装置にロードされたとき
    、機種判別ルーチンで補助記憶装置の機種を判別し、判
    別結果に基づき変更ルーチンでロード実行ルーチンを変
    更し、変更されたロード実行ルーチンで上記運用プログ
    ラムをローディングすることを特徴とするプログラムの
    ローディング方式。
JP54097032A 1979-07-30 1979-07-30 プログラムのロ−デイング方式 Expired JPS5842487B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP54097032A JPS5842487B2 (ja) 1979-07-30 1979-07-30 プログラムのロ−デイング方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP54097032A JPS5842487B2 (ja) 1979-07-30 1979-07-30 プログラムのロ−デイング方式

Publications (2)

Publication Number Publication Date
JPS5621214A JPS5621214A (en) 1981-02-27
JPS5842487B2 true JPS5842487B2 (ja) 1983-09-20

Family

ID=14181129

Family Applications (1)

Application Number Title Priority Date Filing Date
JP54097032A Expired JPS5842487B2 (ja) 1979-07-30 1979-07-30 プログラムのロ−デイング方式

Country Status (1)

Country Link
JP (1) JPS5842487B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61129320A (ja) * 1984-11-29 1986-06-17 Nissan Motor Co Ltd ク−ラ付自動車のラジエ−タおよびコンデンサの冷却装置
JPS62100853A (ja) * 1985-10-28 1987-05-11 Panafacom Ltd 初期プログラムロ−ド制御方式

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5435643A (en) * 1977-08-25 1979-03-15 Hitachi Ltd Load system of microprogram
JPS5437646A (en) * 1977-08-31 1979-03-20 Toshiba Corp Program loading system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5435643A (en) * 1977-08-25 1979-03-15 Hitachi Ltd Load system of microprogram
JPS5437646A (en) * 1977-08-31 1979-03-20 Toshiba Corp Program loading system

Also Published As

Publication number Publication date
JPS5621214A (en) 1981-02-27

Similar Documents

Publication Publication Date Title
US3924245A (en) Stack mechanism for a data processor
CA1161566A (en) Jump return stack
EP0098172B1 (en) Register control processing system
US5003468A (en) Guest machine execution control system for virutal machine system
EP0240606A2 (en) Pipe-line processing system and microprocessor using the system
JPS5842487B2 (ja) プログラムのロ−デイング方式
JPS6319058A (ja) メモリ装置
JP3130798B2 (ja) バス転送装置
JP2731047B2 (ja) プログラムのオペランドチェック方式
JPH0821009B2 (ja) チャネル制御装置のイニシャライズ方法及びそのイニシャライズのためのシステム
JPS61184643A (ja) 仮想計算機の起動制御方式
JPS62120542A (ja) 情報処理装置
JPS5954091A (ja) 電子計算機
JPH03201032A (ja) 演算処理装置
JP2961781B2 (ja) データ処理装置
KR960011685A (ko) 인터럽트 요구를 처리하기 위한 데이타 처리장치 및 방법
JPS5875229A (ja) デ−タ処理装置のプ−トロ−ド方式
JPS5845683A (ja) プログラムのロ−デイング方式
JPS60160466A (ja) 階層形シ−ケンス制御装置
JPH02232727A (ja) 情報処理装置
JPH044430A (ja) イニシヤルプログラムロード方式
JPH02165358A (ja) 学習機能付きプログラムロード方式
JPH03240836A (ja) 大容量記憶装置の論理シミュレーション方法
JPH0319574B2 (ja)
JPH0480860A (ja) プログラムロード方式